OSDN Git Service

fe093cfa7c96fe3dd65122f575a3e6253b82c2a7
[pf3gnuchains/gcc-fork.git] / gcc / config / i386 / i386.h
1 /* Definitions of target machine for GCC for IA-32.
2    Copyright (C) 1988, 1992, 1994, 1995, 1996, 1997, 1998, 1999, 2000,
3    2001, 2002, 2003, 2004, 2005, 2006, 2007, 2008, 2009, 2010
4    Free Software Foundation, Inc.
5
6 This file is part of GCC.
7
8 GCC is free software; you can redistribute it and/or modify
9 it under the terms of the GNU General Public License as published by
10 the Free Software Foundation; either version 3, or (at your option)
11 any later version.
12
13 GCC is distributed in the hope that it will be useful,
14 but WITHOUT ANY WARRANTY; without even the implied warranty of
15 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16 GNU General Public License for more details.
17
18 Under Section 7 of GPL version 3, you are granted additional
19 permissions described in the GCC Runtime Library Exception, version
20 3.1, as published by the Free Software Foundation.
21
22 You should have received a copy of the GNU General Public License and
23 a copy of the GCC Runtime Library Exception along with this program;
24 see the files COPYING3 and COPYING.RUNTIME respectively.  If not, see
25 <http://www.gnu.org/licenses/>.  */
26
27 /* The purpose of this file is to define the characteristics of the i386,
28    independent of assembler syntax or operating system.
29
30    Three other files build on this one to describe a specific assembler syntax:
31    bsd386.h, att386.h, and sun386.h.
32
33    The actual tm.h file for a particular system should include
34    this file, and then the file for the appropriate assembler syntax.
35
36    Many macros that specify assembler syntax are omitted entirely from
37    this file because they really belong in the files for particular
38    assemblers.  These include RP, IP, LPREFIX, PUT_OP_SIZE, USE_STAR,
39    ADDR_BEG, ADDR_END, PRINT_IREG, PRINT_SCALE, PRINT_B_I_S, and many
40    that start with ASM_ or end in ASM_OP.  */
41
42 /* Redefines for option macros.  */
43
44 #define TARGET_64BIT    OPTION_ISA_64BIT
45 #define TARGET_MMX      OPTION_ISA_MMX
46 #define TARGET_3DNOW    OPTION_ISA_3DNOW
47 #define TARGET_3DNOW_A  OPTION_ISA_3DNOW_A
48 #define TARGET_SSE      OPTION_ISA_SSE
49 #define TARGET_SSE2     OPTION_ISA_SSE2
50 #define TARGET_SSE3     OPTION_ISA_SSE3
51 #define TARGET_SSSE3    OPTION_ISA_SSSE3
52 #define TARGET_SSE4_1   OPTION_ISA_SSE4_1
53 #define TARGET_SSE4_2   OPTION_ISA_SSE4_2
54 #define TARGET_AVX      OPTION_ISA_AVX
55 #define TARGET_FMA      OPTION_ISA_FMA
56 #define TARGET_SSE4A    OPTION_ISA_SSE4A
57 #define TARGET_FMA4     OPTION_ISA_FMA4
58 #define TARGET_XOP      OPTION_ISA_XOP
59 #define TARGET_LWP      OPTION_ISA_LWP
60 #define TARGET_ROUND    OPTION_ISA_ROUND
61 #define TARGET_ABM      OPTION_ISA_ABM
62 #define TARGET_POPCNT   OPTION_ISA_POPCNT
63 #define TARGET_SAHF     OPTION_ISA_SAHF
64 #define TARGET_MOVBE    OPTION_ISA_MOVBE
65 #define TARGET_CRC32    OPTION_ISA_CRC32
66 #define TARGET_AES      OPTION_ISA_AES
67 #define TARGET_PCLMUL   OPTION_ISA_PCLMUL
68 #define TARGET_CMPXCHG16B OPTION_ISA_CX16
69 #define TARGET_FSGSBASE OPTION_ISA_FSGSBASE
70 #define TARGET_RDRND    OPTION_ISA_RDRND
71 #define TARGET_F16C     OPTION_ISA_F16C
72
73
74 /* SSE4.1 defines round instructions */
75 #define OPTION_MASK_ISA_ROUND   OPTION_MASK_ISA_SSE4_1
76 #define OPTION_ISA_ROUND        ((ix86_isa_flags & OPTION_MASK_ISA_ROUND) != 0)
77
78 #include "config/vxworks-dummy.h"
79
80 /* Algorithm to expand string function with.  */
81 enum stringop_alg
82 {
83    no_stringop,
84    libcall,
85    rep_prefix_1_byte,
86    rep_prefix_4_byte,
87    rep_prefix_8_byte,
88    loop_1_byte,
89    loop,
90    unrolled_loop
91 };
92
93 #define NAX_STRINGOP_ALGS 4
94
95 /* Specify what algorithm to use for stringops on known size.
96    When size is unknown, the UNKNOWN_SIZE alg is used.  When size is
97    known at compile time or estimated via feedback, the SIZE array
98    is walked in order until MAX is greater then the estimate (or -1
99    means infinity).  Corresponding ALG is used then.
100    For example initializer:
101     {{256, loop}, {-1, rep_prefix_4_byte}}
102    will use loop for blocks smaller or equal to 256 bytes, rep prefix will
103    be used otherwise.  */
104 struct stringop_algs
105 {
106   const enum stringop_alg unknown_size;
107   const struct stringop_strategy {
108     const int max;
109     const enum stringop_alg alg;
110   } size [NAX_STRINGOP_ALGS];
111 };
112
113 /* Define the specific costs for a given cpu */
114
115 struct processor_costs {
116   const int add;                /* cost of an add instruction */
117   const int lea;                /* cost of a lea instruction */
118   const int shift_var;          /* variable shift costs */
119   const int shift_const;        /* constant shift costs */
120   const int mult_init[5];       /* cost of starting a multiply
121                                    in QImode, HImode, SImode, DImode, TImode*/
122   const int mult_bit;           /* cost of multiply per each bit set */
123   const int divide[5];          /* cost of a divide/mod
124                                    in QImode, HImode, SImode, DImode, TImode*/
125   int movsx;                    /* The cost of movsx operation.  */
126   int movzx;                    /* The cost of movzx operation.  */
127   const int large_insn;         /* insns larger than this cost more */
128   const int move_ratio;         /* The threshold of number of scalar
129                                    memory-to-memory move insns.  */
130   const int movzbl_load;        /* cost of loading using movzbl */
131   const int int_load[3];        /* cost of loading integer registers
132                                    in QImode, HImode and SImode relative
133                                    to reg-reg move (2).  */
134   const int int_store[3];       /* cost of storing integer register
135                                    in QImode, HImode and SImode */
136   const int fp_move;            /* cost of reg,reg fld/fst */
137   const int fp_load[3];         /* cost of loading FP register
138                                    in SFmode, DFmode and XFmode */
139   const int fp_store[3];        /* cost of storing FP register
140                                    in SFmode, DFmode and XFmode */
141   const int mmx_move;           /* cost of moving MMX register.  */
142   const int mmx_load[2];        /* cost of loading MMX register
143                                    in SImode and DImode */
144   const int mmx_store[2];       /* cost of storing MMX register
145                                    in SImode and DImode */
146   const int sse_move;           /* cost of moving SSE register.  */
147   const int sse_load[3];        /* cost of loading SSE register
148                                    in SImode, DImode and TImode*/
149   const int sse_store[3];       /* cost of storing SSE register
150                                    in SImode, DImode and TImode*/
151   const int mmxsse_to_integer;  /* cost of moving mmxsse register to
152                                    integer and vice versa.  */
153   const int l1_cache_size;      /* size of l1 cache, in kilobytes.  */
154   const int l2_cache_size;      /* size of l2 cache, in kilobytes.  */
155   const int prefetch_block;     /* bytes moved to cache for prefetch.  */
156   const int simultaneous_prefetches; /* number of parallel prefetch
157                                    operations.  */
158   const int branch_cost;        /* Default value for BRANCH_COST.  */
159   const int fadd;               /* cost of FADD and FSUB instructions.  */
160   const int fmul;               /* cost of FMUL instruction.  */
161   const int fdiv;               /* cost of FDIV instruction.  */
162   const int fabs;               /* cost of FABS instruction.  */
163   const int fchs;               /* cost of FCHS instruction.  */
164   const int fsqrt;              /* cost of FSQRT instruction.  */
165                                 /* Specify what algorithm
166                                    to use for stringops on unknown size.  */
167   struct stringop_algs memcpy[2], memset[2];
168   const int scalar_stmt_cost;   /* Cost of any scalar operation, excluding
169                                    load and store.  */
170   const int scalar_load_cost;   /* Cost of scalar load.  */
171   const int scalar_store_cost;  /* Cost of scalar store.  */
172   const int vec_stmt_cost;      /* Cost of any vector operation, excluding
173                                    load, store, vector-to-scalar and
174                                    scalar-to-vector operation.  */
175   const int vec_to_scalar_cost;    /* Cost of vect-to-scalar operation.  */
176   const int scalar_to_vec_cost;    /* Cost of scalar-to-vector operation.  */
177   const int vec_align_load_cost;   /* Cost of aligned vector load.  */
178   const int vec_unalign_load_cost; /* Cost of unaligned vector load.  */
179   const int vec_store_cost;        /* Cost of vector store.  */
180   const int cond_taken_branch_cost;    /* Cost of taken branch for vectorizer
181                                           cost model.  */
182   const int cond_not_taken_branch_cost;/* Cost of not taken branch for
183                                           vectorizer cost model.  */
184 };
185
186 extern const struct processor_costs *ix86_cost;
187 extern const struct processor_costs ix86_size_cost;
188
189 #define ix86_cur_cost() \
190   (optimize_insn_for_size_p () ? &ix86_size_cost: ix86_cost)
191
192 /* Macros used in the machine description to test the flags.  */
193
194 /* configure can arrange to make this 2, to force a 486.  */
195
196 #ifndef TARGET_CPU_DEFAULT
197 #define TARGET_CPU_DEFAULT TARGET_CPU_DEFAULT_generic
198 #endif
199
200 #ifndef TARGET_FPMATH_DEFAULT
201 #define TARGET_FPMATH_DEFAULT \
202   (TARGET_64BIT && TARGET_SSE ? FPMATH_SSE : FPMATH_387)
203 #endif
204
205 #define TARGET_FLOAT_RETURNS_IN_80387 TARGET_FLOAT_RETURNS
206
207 /* 64bit Sledgehammer mode.  For libgcc2 we make sure this is a
208    compile-time constant.  */
209 #ifdef IN_LIBGCC2
210 #undef TARGET_64BIT
211 #ifdef __x86_64__
212 #define TARGET_64BIT 1
213 #else
214 #define TARGET_64BIT 0
215 #endif
216 #else
217 #ifndef TARGET_BI_ARCH
218 #undef TARGET_64BIT
219 #if TARGET_64BIT_DEFAULT
220 #define TARGET_64BIT 1
221 #else
222 #define TARGET_64BIT 0
223 #endif
224 #endif
225 #endif
226
227 #define HAS_LONG_COND_BRANCH 1
228 #define HAS_LONG_UNCOND_BRANCH 1
229
230 #define TARGET_386 (ix86_tune == PROCESSOR_I386)
231 #define TARGET_486 (ix86_tune == PROCESSOR_I486)
232 #define TARGET_PENTIUM (ix86_tune == PROCESSOR_PENTIUM)
233 #define TARGET_PENTIUMPRO (ix86_tune == PROCESSOR_PENTIUMPRO)
234 #define TARGET_GEODE (ix86_tune == PROCESSOR_GEODE)
235 #define TARGET_K6 (ix86_tune == PROCESSOR_K6)
236 #define TARGET_ATHLON (ix86_tune == PROCESSOR_ATHLON)
237 #define TARGET_PENTIUM4 (ix86_tune == PROCESSOR_PENTIUM4)
238 #define TARGET_K8 (ix86_tune == PROCESSOR_K8)
239 #define TARGET_ATHLON_K8 (TARGET_K8 || TARGET_ATHLON)
240 #define TARGET_NOCONA (ix86_tune == PROCESSOR_NOCONA)
241 #define TARGET_CORE2 (ix86_tune == PROCESSOR_CORE2)
242 #define TARGET_GENERIC32 (ix86_tune == PROCESSOR_GENERIC32)
243 #define TARGET_GENERIC64 (ix86_tune == PROCESSOR_GENERIC64)
244 #define TARGET_GENERIC (TARGET_GENERIC32 || TARGET_GENERIC64)
245 #define TARGET_AMDFAM10 (ix86_tune == PROCESSOR_AMDFAM10)
246 #define TARGET_BDVER1 (ix86_tune == PROCESSOR_BDVER1)
247 #define TARGET_ATOM (ix86_tune == PROCESSOR_ATOM)
248
249 /* Feature tests against the various tunings.  */
250 enum ix86_tune_indices {
251   X86_TUNE_USE_LEAVE,
252   X86_TUNE_PUSH_MEMORY,
253   X86_TUNE_ZERO_EXTEND_WITH_AND,
254   X86_TUNE_UNROLL_STRLEN,
255   X86_TUNE_DEEP_BRANCH_PREDICTION,
256   X86_TUNE_BRANCH_PREDICTION_HINTS,
257   X86_TUNE_DOUBLE_WITH_ADD,
258   X86_TUNE_USE_SAHF,
259   X86_TUNE_MOVX,
260   X86_TUNE_PARTIAL_REG_STALL,
261   X86_TUNE_PARTIAL_FLAG_REG_STALL,
262   X86_TUNE_USE_HIMODE_FIOP,
263   X86_TUNE_USE_SIMODE_FIOP,
264   X86_TUNE_USE_MOV0,
265   X86_TUNE_USE_CLTD,
266   X86_TUNE_USE_XCHGB,
267   X86_TUNE_SPLIT_LONG_MOVES,
268   X86_TUNE_READ_MODIFY_WRITE,
269   X86_TUNE_READ_MODIFY,
270   X86_TUNE_PROMOTE_QIMODE,
271   X86_TUNE_FAST_PREFIX,
272   X86_TUNE_SINGLE_STRINGOP,
273   X86_TUNE_QIMODE_MATH,
274   X86_TUNE_HIMODE_MATH,
275   X86_TUNE_PROMOTE_QI_REGS,
276   X86_TUNE_PROMOTE_HI_REGS,
277   X86_TUNE_ADD_ESP_4,
278   X86_TUNE_ADD_ESP_8,
279   X86_TUNE_SUB_ESP_4,
280   X86_TUNE_SUB_ESP_8,
281   X86_TUNE_INTEGER_DFMODE_MOVES,
282   X86_TUNE_PARTIAL_REG_DEPENDENCY,
283   X86_TUNE_SSE_PARTIAL_REG_DEPENDENCY,
284   X86_TUNE_SSE_UNALIGNED_LOAD_OPTIMAL,
285   X86_TUNE_SSE_UNALIGNED_STORE_OPTIMAL,
286   X86_TUNE_SSE_PACKED_SINGLE_INSN_OPTIMAL,
287   X86_TUNE_SSE_SPLIT_REGS,
288   X86_TUNE_SSE_TYPELESS_STORES,
289   X86_TUNE_SSE_LOAD0_BY_PXOR,
290   X86_TUNE_MEMORY_MISMATCH_STALL,
291   X86_TUNE_PROLOGUE_USING_MOVE,
292   X86_TUNE_EPILOGUE_USING_MOVE,
293   X86_TUNE_SHIFT1,
294   X86_TUNE_USE_FFREEP,
295   X86_TUNE_INTER_UNIT_MOVES,
296   X86_TUNE_INTER_UNIT_CONVERSIONS,
297   X86_TUNE_FOUR_JUMP_LIMIT,
298   X86_TUNE_SCHEDULE,
299   X86_TUNE_USE_BT,
300   X86_TUNE_USE_INCDEC,
301   X86_TUNE_PAD_RETURNS,
302   X86_TUNE_EXT_80387_CONSTANTS,
303   X86_TUNE_SHORTEN_X87_SSE,
304   X86_TUNE_AVOID_VECTOR_DECODE,
305   X86_TUNE_PROMOTE_HIMODE_IMUL,
306   X86_TUNE_SLOW_IMUL_IMM32_MEM,
307   X86_TUNE_SLOW_IMUL_IMM8,
308   X86_TUNE_MOVE_M1_VIA_OR,
309   X86_TUNE_NOT_UNPAIRABLE,
310   X86_TUNE_NOT_VECTORMODE,
311   X86_TUNE_USE_VECTOR_FP_CONVERTS,
312   X86_TUNE_USE_VECTOR_CONVERTS,
313   X86_TUNE_FUSE_CMP_AND_BRANCH,
314   X86_TUNE_OPT_AGU,
315
316   X86_TUNE_LAST
317 };
318
319 extern unsigned char ix86_tune_features[X86_TUNE_LAST];
320
321 #define TARGET_USE_LEAVE        ix86_tune_features[X86_TUNE_USE_LEAVE]
322 #define TARGET_PUSH_MEMORY      ix86_tune_features[X86_TUNE_PUSH_MEMORY]
323 #define TARGET_ZERO_EXTEND_WITH_AND \
324         ix86_tune_features[X86_TUNE_ZERO_EXTEND_WITH_AND]
325 #define TARGET_UNROLL_STRLEN    ix86_tune_features[X86_TUNE_UNROLL_STRLEN]
326 #define TARGET_DEEP_BRANCH_PREDICTION \
327         ix86_tune_features[X86_TUNE_DEEP_BRANCH_PREDICTION]
328 #define TARGET_BRANCH_PREDICTION_HINTS \
329         ix86_tune_features[X86_TUNE_BRANCH_PREDICTION_HINTS]
330 #define TARGET_DOUBLE_WITH_ADD  ix86_tune_features[X86_TUNE_DOUBLE_WITH_ADD]
331 #define TARGET_USE_SAHF         ix86_tune_features[X86_TUNE_USE_SAHF]
332 #define TARGET_MOVX             ix86_tune_features[X86_TUNE_MOVX]
333 #define TARGET_PARTIAL_REG_STALL ix86_tune_features[X86_TUNE_PARTIAL_REG_STALL]
334 #define TARGET_PARTIAL_FLAG_REG_STALL \
335         ix86_tune_features[X86_TUNE_PARTIAL_FLAG_REG_STALL]
336 #define TARGET_USE_HIMODE_FIOP  ix86_tune_features[X86_TUNE_USE_HIMODE_FIOP]
337 #define TARGET_USE_SIMODE_FIOP  ix86_tune_features[X86_TUNE_USE_SIMODE_FIOP]
338 #define TARGET_USE_MOV0         ix86_tune_features[X86_TUNE_USE_MOV0]
339 #define TARGET_USE_CLTD         ix86_tune_features[X86_TUNE_USE_CLTD]
340 #define TARGET_USE_XCHGB        ix86_tune_features[X86_TUNE_USE_XCHGB]
341 #define TARGET_SPLIT_LONG_MOVES ix86_tune_features[X86_TUNE_SPLIT_LONG_MOVES]
342 #define TARGET_READ_MODIFY_WRITE ix86_tune_features[X86_TUNE_READ_MODIFY_WRITE]
343 #define TARGET_READ_MODIFY      ix86_tune_features[X86_TUNE_READ_MODIFY]
344 #define TARGET_PROMOTE_QImode   ix86_tune_features[X86_TUNE_PROMOTE_QIMODE]
345 #define TARGET_FAST_PREFIX      ix86_tune_features[X86_TUNE_FAST_PREFIX]
346 #define TARGET_SINGLE_STRINGOP  ix86_tune_features[X86_TUNE_SINGLE_STRINGOP]
347 #define TARGET_QIMODE_MATH      ix86_tune_features[X86_TUNE_QIMODE_MATH]
348 #define TARGET_HIMODE_MATH      ix86_tune_features[X86_TUNE_HIMODE_MATH]
349 #define TARGET_PROMOTE_QI_REGS  ix86_tune_features[X86_TUNE_PROMOTE_QI_REGS]
350 #define TARGET_PROMOTE_HI_REGS  ix86_tune_features[X86_TUNE_PROMOTE_HI_REGS]
351 #define TARGET_ADD_ESP_4        ix86_tune_features[X86_TUNE_ADD_ESP_4]
352 #define TARGET_ADD_ESP_8        ix86_tune_features[X86_TUNE_ADD_ESP_8]
353 #define TARGET_SUB_ESP_4        ix86_tune_features[X86_TUNE_SUB_ESP_4]
354 #define TARGET_SUB_ESP_8        ix86_tune_features[X86_TUNE_SUB_ESP_8]
355 #define TARGET_INTEGER_DFMODE_MOVES \
356         ix86_tune_features[X86_TUNE_INTEGER_DFMODE_MOVES]
357 #define TARGET_PARTIAL_REG_DEPENDENCY \
358         ix86_tune_features[X86_TUNE_PARTIAL_REG_DEPENDENCY]
359 #define TARGET_SSE_PARTIAL_REG_DEPENDENCY \
360         ix86_tune_features[X86_TUNE_SSE_PARTIAL_REG_DEPENDENCY]
361 #define TARGET_SSE_UNALIGNED_LOAD_OPTIMAL \
362         ix86_tune_features[X86_TUNE_SSE_UNALIGNED_LOAD_OPTIMAL]
363 #define TARGET_SSE_UNALIGNED_STORE_OPTIMAL \
364         ix86_tune_features[X86_TUNE_SSE_UNALIGNED_STORE_OPTIMAL]
365 #define TARGET_SSE_PACKED_SINGLE_INSN_OPTIMAL \
366         ix86_tune_features[X86_TUNE_SSE_PACKED_SINGLE_INSN_OPTIMAL]
367 #define TARGET_SSE_SPLIT_REGS   ix86_tune_features[X86_TUNE_SSE_SPLIT_REGS]
368 #define TARGET_SSE_TYPELESS_STORES \
369         ix86_tune_features[X86_TUNE_SSE_TYPELESS_STORES]
370 #define TARGET_SSE_LOAD0_BY_PXOR ix86_tune_features[X86_TUNE_SSE_LOAD0_BY_PXOR]
371 #define TARGET_MEMORY_MISMATCH_STALL \
372         ix86_tune_features[X86_TUNE_MEMORY_MISMATCH_STALL]
373 #define TARGET_PROLOGUE_USING_MOVE \
374         ix86_tune_features[X86_TUNE_PROLOGUE_USING_MOVE]
375 #define TARGET_EPILOGUE_USING_MOVE \
376         ix86_tune_features[X86_TUNE_EPILOGUE_USING_MOVE]
377 #define TARGET_SHIFT1           ix86_tune_features[X86_TUNE_SHIFT1]
378 #define TARGET_USE_FFREEP       ix86_tune_features[X86_TUNE_USE_FFREEP]
379 #define TARGET_INTER_UNIT_MOVES ix86_tune_features[X86_TUNE_INTER_UNIT_MOVES]
380 #define TARGET_INTER_UNIT_CONVERSIONS\
381         ix86_tune_features[X86_TUNE_INTER_UNIT_CONVERSIONS]
382 #define TARGET_FOUR_JUMP_LIMIT  ix86_tune_features[X86_TUNE_FOUR_JUMP_LIMIT]
383 #define TARGET_SCHEDULE         ix86_tune_features[X86_TUNE_SCHEDULE]
384 #define TARGET_USE_BT           ix86_tune_features[X86_TUNE_USE_BT]
385 #define TARGET_USE_INCDEC       ix86_tune_features[X86_TUNE_USE_INCDEC]
386 #define TARGET_PAD_RETURNS      ix86_tune_features[X86_TUNE_PAD_RETURNS]
387 #define TARGET_EXT_80387_CONSTANTS \
388         ix86_tune_features[X86_TUNE_EXT_80387_CONSTANTS]
389 #define TARGET_SHORTEN_X87_SSE  ix86_tune_features[X86_TUNE_SHORTEN_X87_SSE]
390 #define TARGET_AVOID_VECTOR_DECODE \
391         ix86_tune_features[X86_TUNE_AVOID_VECTOR_DECODE]
392 #define TARGET_TUNE_PROMOTE_HIMODE_IMUL \
393         ix86_tune_features[X86_TUNE_PROMOTE_HIMODE_IMUL]
394 #define TARGET_SLOW_IMUL_IMM32_MEM \
395         ix86_tune_features[X86_TUNE_SLOW_IMUL_IMM32_MEM]
396 #define TARGET_SLOW_IMUL_IMM8   ix86_tune_features[X86_TUNE_SLOW_IMUL_IMM8]
397 #define TARGET_MOVE_M1_VIA_OR   ix86_tune_features[X86_TUNE_MOVE_M1_VIA_OR]
398 #define TARGET_NOT_UNPAIRABLE   ix86_tune_features[X86_TUNE_NOT_UNPAIRABLE]
399 #define TARGET_NOT_VECTORMODE   ix86_tune_features[X86_TUNE_NOT_VECTORMODE]
400 #define TARGET_USE_VECTOR_FP_CONVERTS \
401         ix86_tune_features[X86_TUNE_USE_VECTOR_FP_CONVERTS]
402 #define TARGET_USE_VECTOR_CONVERTS \
403         ix86_tune_features[X86_TUNE_USE_VECTOR_CONVERTS]
404 #define TARGET_FUSE_CMP_AND_BRANCH \
405         ix86_tune_features[X86_TUNE_FUSE_CMP_AND_BRANCH]
406 #define TARGET_OPT_AGU ix86_tune_features[X86_TUNE_OPT_AGU]
407
408 /* Feature tests against the various architecture variations.  */
409 enum ix86_arch_indices {
410   X86_ARCH_CMOVE,               /* || TARGET_SSE */
411   X86_ARCH_CMPXCHG,
412   X86_ARCH_CMPXCHG8B,
413   X86_ARCH_XADD,
414   X86_ARCH_BSWAP,
415
416   X86_ARCH_LAST
417 };
418
419 extern unsigned char ix86_arch_features[X86_ARCH_LAST];
420
421 #define TARGET_CMOVE            ix86_arch_features[X86_ARCH_CMOVE]
422 #define TARGET_CMPXCHG          ix86_arch_features[X86_ARCH_CMPXCHG]
423 #define TARGET_CMPXCHG8B        ix86_arch_features[X86_ARCH_CMPXCHG8B]
424 #define TARGET_XADD             ix86_arch_features[X86_ARCH_XADD]
425 #define TARGET_BSWAP            ix86_arch_features[X86_ARCH_BSWAP]
426
427 #define TARGET_FISTTP           (TARGET_SSE3 && TARGET_80387)
428
429 extern int x86_prefetch_sse;
430
431 #define TARGET_PREFETCH_SSE     x86_prefetch_sse
432
433 #define ASSEMBLER_DIALECT       (ix86_asm_dialect)
434
435 #define TARGET_SSE_MATH         ((ix86_fpmath & FPMATH_SSE) != 0)
436 #define TARGET_MIX_SSE_I387 \
437  ((ix86_fpmath & (FPMATH_SSE | FPMATH_387)) == (FPMATH_SSE | FPMATH_387))
438
439 #define TARGET_GNU_TLS          (ix86_tls_dialect == TLS_DIALECT_GNU)
440 #define TARGET_GNU2_TLS         (ix86_tls_dialect == TLS_DIALECT_GNU2)
441 #define TARGET_ANY_GNU_TLS      (TARGET_GNU_TLS || TARGET_GNU2_TLS)
442 #define TARGET_SUN_TLS          0
443
444 extern int ix86_isa_flags;
445
446 #ifndef TARGET_64BIT_DEFAULT
447 #define TARGET_64BIT_DEFAULT 0
448 #endif
449 #ifndef TARGET_TLS_DIRECT_SEG_REFS_DEFAULT
450 #define TARGET_TLS_DIRECT_SEG_REFS_DEFAULT 0
451 #endif
452
453 /* Fence to use after loop using storent.  */
454
455 extern tree x86_mfence;
456 #define FENCE_FOLLOWING_MOVNT x86_mfence
457
458 /* Once GDB has been enhanced to deal with functions without frame
459    pointers, we can change this to allow for elimination of
460    the frame pointer in leaf functions.  */
461 #define TARGET_DEFAULT 0
462
463 /* Extra bits to force.  */
464 #define TARGET_SUBTARGET_DEFAULT 0
465 #define TARGET_SUBTARGET_ISA_DEFAULT 0
466
467 /* Extra bits to force on w/ 32-bit mode.  */
468 #define TARGET_SUBTARGET32_DEFAULT 0
469 #define TARGET_SUBTARGET32_ISA_DEFAULT 0
470
471 /* Extra bits to force on w/ 64-bit mode.  */
472 #define TARGET_SUBTARGET64_DEFAULT 0
473 #define TARGET_SUBTARGET64_ISA_DEFAULT 0
474
475 /* This is not really a target flag, but is done this way so that
476    it's analogous to similar code for Mach-O on PowerPC.  darwin.h
477    redefines this to 1.  */
478 #define TARGET_MACHO 0
479
480 /* Branch island 'stubs' are emitted for earlier versions of darwin.
481    This provides a default (over-ridden in darwin.h.)  */
482 #ifndef TARGET_MACHO_BRANCH_ISLANDS
483 #define TARGET_MACHO_BRANCH_ISLANDS 0
484 #endif
485
486 /* For the Windows 64-bit ABI.  */
487 #define TARGET_64BIT_MS_ABI (TARGET_64BIT && ix86_cfun_abi () == MS_ABI)
488
489 /* Available call abi.  */
490 enum calling_abi
491 {
492   SYSV_ABI = 0,
493   MS_ABI = 1
494 };
495
496 /* The abi used by target.  */
497 extern enum calling_abi ix86_abi;
498
499 /* The default abi used by target.  */
500 #define DEFAULT_ABI SYSV_ABI
501
502 /* Subtargets may reset this to 1 in order to enable 96-bit long double
503    with the rounding mode forced to 53 bits.  */
504 #define TARGET_96_ROUND_53_LONG_DOUBLE 0
505
506 /* Sometimes certain combinations of command options do not make
507    sense on a particular target machine.  You can define a macro
508    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
509    defined, is executed once just after all the command options have
510    been parsed.
511
512    Don't use this macro to turn on various extra optimizations for
513    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.  */
514
515 #define OVERRIDE_OPTIONS override_options (true)
516
517 /* Define this to change the optimizations performed by default.  */
518 #define OPTIMIZATION_OPTIONS(LEVEL, SIZE) \
519   optimization_options ((LEVEL), (SIZE))
520
521 /* -march=native handling only makes sense with compiler running on
522    an x86 or x86_64 chip.  If changing this condition, also change
523    the condition in driver-i386.c.  */
524 #if defined(__i386__) || defined(__x86_64__)
525 /* In driver-i386.c.  */
526 extern const char *host_detect_local_cpu (int argc, const char **argv);
527 #define EXTRA_SPEC_FUNCTIONS \
528   { "local_cpu_detect", host_detect_local_cpu },
529 #define HAVE_LOCAL_CPU_DETECT
530 #endif
531
532 #if TARGET_64BIT_DEFAULT
533 #define OPT_ARCH64 "!m32"
534 #define OPT_ARCH32 "m32"
535 #else
536 #define OPT_ARCH64 "m64"
537 #define OPT_ARCH32 "!m64"
538 #endif
539
540 /* Support for configure-time defaults of some command line options.
541    The order here is important so that -march doesn't squash the
542    tune or cpu values.  */
543 #define OPTION_DEFAULT_SPECS                                       \
544   {"tune", "%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}" }, \
545   {"tune_32", "%{" OPT_ARCH32 ":%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}}" }, \
546   {"tune_64", "%{" OPT_ARCH64 ":%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}}" }, \
547   {"cpu", "%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}" },  \
548   {"cpu_32", "%{" OPT_ARCH32 ":%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}}" }, \
549   {"cpu_64", "%{" OPT_ARCH64 ":%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}}" }, \
550   {"arch", "%{!march=*:-march=%(VALUE)}"},                         \
551   {"arch_32", "%{" OPT_ARCH32 ":%{!march=*:-march=%(VALUE)}}"},    \
552   {"arch_64", "%{" OPT_ARCH64 ":%{!march=*:-march=%(VALUE)}}"},
553
554 /* Specs for the compiler proper */
555
556 #ifndef CC1_CPU_SPEC
557 #define CC1_CPU_SPEC_1 "\
558 %{mcpu=*:-mtune=%* \
559 %n`-mcpu=' is deprecated. Use `-mtune=' or '-march=' instead.\n} \
560 %<mcpu=* \
561 %{mintel-syntax:-masm=intel \
562 %n`-mintel-syntax' is deprecated. Use `-masm=intel' instead.\n} \
563 %{msse5:-mavx \
564 %n'-msse5' was removed.\n} \
565 %{mno-intel-syntax:-masm=att \
566 %n`-mno-intel-syntax' is deprecated. Use `-masm=att' instead.\n}"
567
568 #ifndef HAVE_LOCAL_CPU_DETECT
569 #define CC1_CPU_SPEC CC1_CPU_SPEC_1
570 #else
571 #define CC1_CPU_SPEC CC1_CPU_SPEC_1 \
572 "%{march=native:%<march=native %:local_cpu_detect(arch) \
573   %{!mtune=*:%<mtune=native %:local_cpu_detect(tune)}} \
574 %{mtune=native:%<mtune=native %:local_cpu_detect(tune)}"
575 #endif
576 #endif
577 \f
578 /* Target CPU builtins.  */
579 #define TARGET_CPU_CPP_BUILTINS() ix86_target_macros ()
580
581 /* Target Pragmas.  */
582 #define REGISTER_TARGET_PRAGMAS() ix86_register_pragmas ()
583
584 enum target_cpu_default
585 {
586   TARGET_CPU_DEFAULT_generic = 0,
587
588   TARGET_CPU_DEFAULT_i386,
589   TARGET_CPU_DEFAULT_i486,
590   TARGET_CPU_DEFAULT_pentium,
591   TARGET_CPU_DEFAULT_pentium_mmx,
592   TARGET_CPU_DEFAULT_pentiumpro,
593   TARGET_CPU_DEFAULT_pentium2,
594   TARGET_CPU_DEFAULT_pentium3,
595   TARGET_CPU_DEFAULT_pentium4,
596   TARGET_CPU_DEFAULT_pentium_m,
597   TARGET_CPU_DEFAULT_prescott,
598   TARGET_CPU_DEFAULT_nocona,
599   TARGET_CPU_DEFAULT_core2,
600   TARGET_CPU_DEFAULT_atom,
601
602   TARGET_CPU_DEFAULT_geode,
603   TARGET_CPU_DEFAULT_k6,
604   TARGET_CPU_DEFAULT_k6_2,
605   TARGET_CPU_DEFAULT_k6_3,
606   TARGET_CPU_DEFAULT_athlon,
607   TARGET_CPU_DEFAULT_athlon_sse,
608   TARGET_CPU_DEFAULT_k8,
609   TARGET_CPU_DEFAULT_amdfam10,
610   TARGET_CPU_DEFAULT_bdver1,
611
612   TARGET_CPU_DEFAULT_max
613 };
614
615 #ifndef CC1_SPEC
616 #define CC1_SPEC "%(cc1_cpu) "
617 #endif
618
619 /* This macro defines names of additional specifications to put in the
620    specs that can be used in various specifications like CC1_SPEC.  Its
621    definition is an initializer with a subgrouping for each command option.
622
623    Each subgrouping contains a string constant, that defines the
624    specification name, and a string constant that used by the GCC driver
625    program.
626
627    Do not define this macro if it does not need to do anything.  */
628
629 #ifndef SUBTARGET_EXTRA_SPECS
630 #define SUBTARGET_EXTRA_SPECS
631 #endif
632
633 #define EXTRA_SPECS                                                     \
634   { "cc1_cpu",  CC1_CPU_SPEC },                                         \
635   SUBTARGET_EXTRA_SPECS
636 \f
637
638 /* Set the value of FLT_EVAL_METHOD in float.h.  When using only the
639    FPU, assume that the fpcw is set to extended precision; when using
640    only SSE, rounding is correct; when using both SSE and the FPU,
641    the rounding precision is indeterminate, since either may be chosen
642    apparently at random.  */
643 #define TARGET_FLT_EVAL_METHOD \
644   (TARGET_MIX_SSE_I387 ? -1 : TARGET_SSE_MATH ? 0 : 2)
645
646 /* Whether to allow x87 floating-point arithmetic on MODE (one of
647    SFmode, DFmode and XFmode) in the current excess precision
648    configuration.  */
649 #define X87_ENABLE_ARITH(MODE) \
650   (flag_excess_precision == EXCESS_PRECISION_FAST || (MODE) == XFmode)
651
652 /* Likewise, whether to allow direct conversions from integer mode
653    IMODE (HImode, SImode or DImode) to MODE.  */
654 #define X87_ENABLE_FLOAT(MODE, IMODE)                   \
655   (flag_excess_precision == EXCESS_PRECISION_FAST       \
656    || (MODE) == XFmode                                  \
657    || ((MODE) == DFmode && (IMODE) == SImode)           \
658    || (IMODE) == HImode)
659
660 /* target machine storage layout */
661
662 #define SHORT_TYPE_SIZE 16
663 #define INT_TYPE_SIZE 32
664 #define FLOAT_TYPE_SIZE 32
665 #define LONG_TYPE_SIZE BITS_PER_WORD
666 #define DOUBLE_TYPE_SIZE 64
667 #define LONG_LONG_TYPE_SIZE 64
668 #define LONG_DOUBLE_TYPE_SIZE 80
669
670 #define WIDEST_HARDWARE_FP_SIZE LONG_DOUBLE_TYPE_SIZE
671
672 #if defined (TARGET_BI_ARCH) || TARGET_64BIT_DEFAULT
673 #define MAX_BITS_PER_WORD 64
674 #else
675 #define MAX_BITS_PER_WORD 32
676 #endif
677
678 /* Define this if most significant byte of a word is the lowest numbered.  */
679 /* That is true on the 80386.  */
680
681 #define BITS_BIG_ENDIAN 0
682
683 /* Define this if most significant byte of a word is the lowest numbered.  */
684 /* That is not true on the 80386.  */
685 #define BYTES_BIG_ENDIAN 0
686
687 /* Define this if most significant word of a multiword number is the lowest
688    numbered.  */
689 /* Not true for 80386 */
690 #define WORDS_BIG_ENDIAN 0
691
692 /* Width of a word, in units (bytes).  */
693 #define UNITS_PER_WORD          (TARGET_64BIT ? 8 : 4)
694 #ifdef IN_LIBGCC2
695 #define MIN_UNITS_PER_WORD      (TARGET_64BIT ? 8 : 4)
696 #else
697 #define MIN_UNITS_PER_WORD      4
698 #endif
699
700 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
701 #define PARM_BOUNDARY BITS_PER_WORD
702
703 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
704 #define STACK_BOUNDARY \
705  (TARGET_64BIT && ix86_abi == MS_ABI ? 128 : BITS_PER_WORD)
706
707 /* Stack boundary of the main function guaranteed by OS.  */
708 #define MAIN_STACK_BOUNDARY (TARGET_64BIT ? 128 : 32)
709
710 /* Minimum stack boundary.  */
711 #define MIN_STACK_BOUNDARY (TARGET_64BIT ? 128 : 32)
712
713 /* Boundary (in *bits*) on which the stack pointer prefers to be
714    aligned; the compiler cannot rely on having this alignment.  */
715 #define PREFERRED_STACK_BOUNDARY ix86_preferred_stack_boundary
716
717 /* It should be MIN_STACK_BOUNDARY.  But we set it to 128 bits for
718    both 32bit and 64bit, to support codes that need 128 bit stack
719    alignment for SSE instructions, but can't realign the stack.  */
720 #define PREFERRED_STACK_BOUNDARY_DEFAULT 128
721
722 /* 1 if -mstackrealign should be turned on by default.  It will
723    generate an alternate prologue and epilogue that realigns the
724    runtime stack if nessary.  This supports mixing codes that keep a
725    4-byte aligned stack, as specified by i386 psABI, with codes that
726    need a 16-byte aligned stack, as required by SSE instructions.  */
727 #define STACK_REALIGN_DEFAULT 0
728
729 /* Boundary (in *bits*) on which the incoming stack is aligned.  */
730 #define INCOMING_STACK_BOUNDARY ix86_incoming_stack_boundary
731
732 /* Target OS keeps a vector-aligned (128-bit, 16-byte) stack.  This is
733    mandatory for the 64-bit ABI, and may or may not be true for other
734    operating systems.  */
735 #define TARGET_KEEPS_VECTOR_ALIGNED_STACK TARGET_64BIT
736
737 /* Minimum allocation boundary for the code of a function.  */
738 #define FUNCTION_BOUNDARY 8
739
740 /* C++ stores the virtual bit in the lowest bit of function pointers.  */
741 #define TARGET_PTRMEMFUNC_VBIT_LOCATION ptrmemfunc_vbit_in_pfn
742
743 /* Alignment of field after `int : 0' in a structure.  */
744
745 #define EMPTY_FIELD_BOUNDARY BITS_PER_WORD
746
747 /* Minimum size in bits of the largest boundary to which any
748    and all fundamental data types supported by the hardware
749    might need to be aligned. No data type wants to be aligned
750    rounder than this.
751
752    Pentium+ prefers DFmode values to be aligned to 64 bit boundary
753    and Pentium Pro XFmode values at 128 bit boundaries.  */
754
755 #define BIGGEST_ALIGNMENT (TARGET_AVX ? 256: 128)
756
757 /* Maximum stack alignment.  */
758 #define MAX_STACK_ALIGNMENT MAX_OFILE_ALIGNMENT
759
760 /* Alignment value for attribute ((aligned)).  It is a constant since
761    it is the part of the ABI.  We shouldn't change it with -mavx.  */
762 #define ATTRIBUTE_ALIGNED_VALUE 128
763
764 /* Decide whether a variable of mode MODE should be 128 bit aligned.  */
765 #define ALIGN_MODE_128(MODE) \
766  ((MODE) == XFmode || SSE_REG_MODE_P (MODE))
767
768 /* The published ABIs say that doubles should be aligned on word
769    boundaries, so lower the alignment for structure fields unless
770    -malign-double is set.  */
771
772 /* ??? Blah -- this macro is used directly by libobjc.  Since it
773    supports no vector modes, cut out the complexity and fall back
774    on BIGGEST_FIELD_ALIGNMENT.  */
775 #ifdef IN_TARGET_LIBS
776 #ifdef __x86_64__
777 #define BIGGEST_FIELD_ALIGNMENT 128
778 #else
779 #define BIGGEST_FIELD_ALIGNMENT 32
780 #endif
781 #else
782 #define ADJUST_FIELD_ALIGN(FIELD, COMPUTED) \
783    x86_field_alignment (FIELD, COMPUTED)
784 #endif
785
786 /* If defined, a C expression to compute the alignment given to a
787    constant that is being placed in memory.  EXP is the constant
788    and ALIGN is the alignment that the object would ordinarily have.
789    The value of this macro is used instead of that alignment to align
790    the object.
791
792    If this macro is not defined, then ALIGN is used.
793
794    The typical use of this macro is to increase alignment for string
795    constants to be word aligned so that `strcpy' calls that copy
796    constants can be done inline.  */
797
798 #define CONSTANT_ALIGNMENT(EXP, ALIGN) ix86_constant_alignment ((EXP), (ALIGN))
799
800 /* If defined, a C expression to compute the alignment for a static
801    variable.  TYPE is the data type, and ALIGN is the alignment that
802    the object would ordinarily have.  The value of this macro is used
803    instead of that alignment to align the object.
804
805    If this macro is not defined, then ALIGN is used.
806
807    One use of this macro is to increase alignment of medium-size
808    data to make it all fit in fewer cache lines.  Another is to
809    cause character arrays to be word-aligned so that `strcpy' calls
810    that copy constants to character arrays can be done inline.  */
811
812 #define DATA_ALIGNMENT(TYPE, ALIGN) ix86_data_alignment ((TYPE), (ALIGN))
813
814 /* If defined, a C expression to compute the alignment for a local
815    variable.  TYPE is the data type, and ALIGN is the alignment that
816    the object would ordinarily have.  The value of this macro is used
817    instead of that alignment to align the object.
818
819    If this macro is not defined, then ALIGN is used.
820
821    One use of this macro is to increase alignment of medium-size
822    data to make it all fit in fewer cache lines.  */
823
824 #define LOCAL_ALIGNMENT(TYPE, ALIGN) \
825   ix86_local_alignment ((TYPE), VOIDmode, (ALIGN))
826
827 /* If defined, a C expression to compute the alignment for stack slot.
828    TYPE is the data type, MODE is the widest mode available, and ALIGN
829    is the alignment that the slot would ordinarily have.  The value of
830    this macro is used instead of that alignment to align the slot.
831
832    If this macro is not defined, then ALIGN is used when TYPE is NULL,
833    Otherwise, LOCAL_ALIGNMENT will be used.
834
835    One use of this macro is to set alignment of stack slot to the
836    maximum alignment of all possible modes which the slot may have.  */
837
838 #define STACK_SLOT_ALIGNMENT(TYPE, MODE, ALIGN) \
839   ix86_local_alignment ((TYPE), (MODE), (ALIGN))
840
841 /* If defined, a C expression to compute the alignment for a local
842    variable DECL.
843
844    If this macro is not defined, then
845    LOCAL_ALIGNMENT (TREE_TYPE (DECL), DECL_ALIGN (DECL)) will be used.
846
847    One use of this macro is to increase alignment of medium-size
848    data to make it all fit in fewer cache lines.  */
849
850 #define LOCAL_DECL_ALIGNMENT(DECL) \
851   ix86_local_alignment ((DECL), VOIDmode, DECL_ALIGN (DECL))
852
853 /* If defined, a C expression to compute the minimum required alignment
854    for dynamic stack realignment purposes for EXP (a TYPE or DECL),
855    MODE, assuming normal alignment ALIGN.
856
857    If this macro is not defined, then (ALIGN) will be used.  */
858
859 #define MINIMUM_ALIGNMENT(EXP, MODE, ALIGN) \
860   ix86_minimum_alignment (EXP, MODE, ALIGN)
861
862
863 /* If defined, a C expression that gives the alignment boundary, in
864    bits, of an argument with the specified mode and type.  If it is
865    not defined, `PARM_BOUNDARY' is used for all arguments.  */
866
867 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
868   ix86_function_arg_boundary ((MODE), (TYPE))
869
870 /* Set this nonzero if move instructions will actually fail to work
871    when given unaligned data.  */
872 #define STRICT_ALIGNMENT 0
873
874 /* If bit field type is int, don't let it cross an int,
875    and give entire struct the alignment of an int.  */
876 /* Required on the 386 since it doesn't have bit-field insns.  */
877 #define PCC_BITFIELD_TYPE_MATTERS 1
878 \f
879 /* Standard register usage.  */
880
881 /* This processor has special stack-like registers.  See reg-stack.c
882    for details.  */
883
884 #define STACK_REGS
885
886 #define IS_STACK_MODE(MODE)                                     \
887   (((MODE) == SFmode && (!TARGET_SSE || !TARGET_SSE_MATH))      \
888    || ((MODE) == DFmode && (!TARGET_SSE2 || !TARGET_SSE_MATH))  \
889    || (MODE) == XFmode)
890
891 /* Cover class containing the stack registers.  */
892 #define STACK_REG_COVER_CLASS FLOAT_REGS
893
894 /* Number of actual hardware registers.
895    The hardware registers are assigned numbers for the compiler
896    from 0 to just below FIRST_PSEUDO_REGISTER.
897    All registers that the compiler knows about must be given numbers,
898    even those that are not normally considered general registers.
899
900    In the 80386 we give the 8 general purpose registers the numbers 0-7.
901    We number the floating point registers 8-15.
902    Note that registers 0-7 can be accessed as a  short or int,
903    while only 0-3 may be used with byte `mov' instructions.
904
905    Reg 16 does not correspond to any hardware register, but instead
906    appears in the RTL as an argument pointer prior to reload, and is
907    eliminated during reloading in favor of either the stack or frame
908    pointer.  */
909
910 #define FIRST_PSEUDO_REGISTER 53
911
912 /* Number of hardware registers that go into the DWARF-2 unwind info.
913    If not defined, equals FIRST_PSEUDO_REGISTER.  */
914
915 #define DWARF_FRAME_REGISTERS 17
916
917 /* 1 for registers that have pervasive standard uses
918    and are not available for the register allocator.
919    On the 80386, the stack pointer is such, as is the arg pointer.
920
921    The value is zero if the register is not fixed on either 32 or
922    64 bit targets, one if the register if fixed on both 32 and 64
923    bit targets, two if it is only fixed on 32bit targets and three
924    if its only fixed on 64bit targets.
925    Proper values are computed in the CONDITIONAL_REGISTER_USAGE.
926  */
927 #define FIXED_REGISTERS                                         \
928 /*ax,dx,cx,bx,si,di,bp,sp,st,st1,st2,st3,st4,st5,st6,st7*/      \
929 {  0, 0, 0, 0, 0, 0, 0, 1, 0,  0,  0,  0,  0,  0,  0,  0,       \
930 /*arg,flags,fpsr,fpcr,frame*/                                   \
931     1,    1,   1,   1,    1,                                    \
932 /*xmm0,xmm1,xmm2,xmm3,xmm4,xmm5,xmm6,xmm7*/                     \
933      0,   0,   0,   0,   0,   0,   0,   0,                      \
934 /* mm0, mm1, mm2, mm3, mm4, mm5, mm6, mm7*/                     \
935      0,   0,   0,   0,   0,   0,   0,   0,                      \
936 /*  r8,  r9, r10, r11, r12, r13, r14, r15*/                     \
937      2,   2,   2,   2,   2,   2,   2,   2,                      \
938 /*xmm8,xmm9,xmm10,xmm11,xmm12,xmm13,xmm14,xmm15*/               \
939      2,   2,    2,    2,    2,    2,    2,    2 }
940
941
942 /* 1 for registers not available across function calls.
943    These must include the FIXED_REGISTERS and also any
944    registers that can be used without being saved.
945    The latter must include the registers where values are returned
946    and the register where structure-value addresses are passed.
947    Aside from that, you can include as many other registers as you like.
948
949    The value is zero if the register is not call used on either 32 or
950    64 bit targets, one if the register if call used on both 32 and 64
951    bit targets, two if it is only call used on 32bit targets and three
952    if its only call used on 64bit targets.
953    Proper values are computed in the CONDITIONAL_REGISTER_USAGE.
954 */
955 #define CALL_USED_REGISTERS                                     \
956 /*ax,dx,cx,bx,si,di,bp,sp,st,st1,st2,st3,st4,st5,st6,st7*/      \
957 {  1, 1, 1, 0, 3, 3, 0, 1, 1,  1,  1,  1,  1,  1,  1,  1,       \
958 /*arg,flags,fpsr,fpcr,frame*/                                   \
959     1,   1,    1,   1,    1,                                    \
960 /*xmm0,xmm1,xmm2,xmm3,xmm4,xmm5,xmm6,xmm7*/                     \
961      1,   1,   1,   1,   1,   1,   1,   1,                      \
962 /* mm0, mm1, mm2, mm3, mm4, mm5, mm6, mm7*/                     \
963      1,   1,   1,   1,   1,   1,   1,   1,                      \
964 /*  r8,  r9, r10, r11, r12, r13, r14, r15*/                     \
965      1,   1,   1,   1,   2,   2,   2,   2,                      \
966 /*xmm8,xmm9,xmm10,xmm11,xmm12,xmm13,xmm14,xmm15*/               \
967      1,   1,    1,    1,    1,    1,    1,    1 }
968
969 /* Order in which to allocate registers.  Each register must be
970    listed once, even those in FIXED_REGISTERS.  List frame pointer
971    late and fixed registers last.  Note that, in general, we prefer
972    registers listed in CALL_USED_REGISTERS, keeping the others
973    available for storage of persistent values.
974
975    The ADJUST_REG_ALLOC_ORDER actually overwrite the order,
976    so this is just empty initializer for array.  */
977
978 #define REG_ALLOC_ORDER                                         \
979 {  0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15, 16, 17,\
980    18, 19, 20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30, 31, 32,  \
981    33, 34, 35, 36, 37, 38, 39, 40, 41, 42, 43, 44, 45, 46, 47,  \
982    48, 49, 50, 51, 52 }
983
984 /* ADJUST_REG_ALLOC_ORDER is a macro which permits reg_alloc_order
985    to be rearranged based on a particular function.  When using sse math,
986    we want to allocate SSE before x87 registers and vice versa.  */
987
988 #define ADJUST_REG_ALLOC_ORDER x86_order_regs_for_local_alloc ()
989
990
991 #define OVERRIDE_ABI_FORMAT(FNDECL) ix86_call_abi_override (FNDECL)
992
993 /* Macro to conditionally modify fixed_regs/call_used_regs.  */
994 #define CONDITIONAL_REGISTER_USAGE  ix86_conditional_register_usage ()
995
996 /* Return number of consecutive hard regs needed starting at reg REGNO
997    to hold something of mode MODE.
998    This is ordinarily the length in words of a value of mode MODE
999    but can be less for certain modes in special long registers.
1000
1001    Actually there are no two word move instructions for consecutive
1002    registers.  And only registers 0-3 may have mov byte instructions
1003    applied to them.
1004    */
1005
1006 #define HARD_REGNO_NREGS(REGNO, MODE)                                   \
1007   (FP_REGNO_P (REGNO) || SSE_REGNO_P (REGNO) || MMX_REGNO_P (REGNO)     \
1008    ? (COMPLEX_MODE_P (MODE) ? 2 : 1)                                    \
1009    : ((MODE) == XFmode                                                  \
1010       ? (TARGET_64BIT ? 2 : 3)                                          \
1011       : (MODE) == XCmode                                                \
1012       ? (TARGET_64BIT ? 4 : 6)                                          \
1013       : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)))
1014
1015 #define HARD_REGNO_NREGS_HAS_PADDING(REGNO, MODE)                       \
1016   ((TARGET_128BIT_LONG_DOUBLE && !TARGET_64BIT)                         \
1017    ? (FP_REGNO_P (REGNO) || SSE_REGNO_P (REGNO) || MMX_REGNO_P (REGNO)  \
1018       ? 0                                                               \
1019       : ((MODE) == XFmode || (MODE) == XCmode))                         \
1020    : 0)
1021
1022 #define HARD_REGNO_NREGS_WITH_PADDING(REGNO, MODE) ((MODE) == XFmode ? 4 : 8)
1023
1024 #define VALID_AVX256_REG_MODE(MODE)                                     \
1025   ((MODE) == V32QImode || (MODE) == V16HImode || (MODE) == V8SImode     \
1026    || (MODE) == V4DImode || (MODE) == V8SFmode || (MODE) == V4DFmode)
1027
1028 #define VALID_SSE2_REG_MODE(MODE)                                       \
1029   ((MODE) == V16QImode || (MODE) == V8HImode || (MODE) == V2DFmode      \
1030    || (MODE) == V2DImode || (MODE) == DFmode)
1031
1032 #define VALID_SSE_REG_MODE(MODE)                                        \
1033   ((MODE) == V1TImode || (MODE) == TImode                               \
1034    || (MODE) == V4SFmode || (MODE) == V4SImode                          \
1035    || (MODE) == SFmode || (MODE) == TFmode)
1036
1037 #define VALID_MMX_REG_MODE_3DNOW(MODE) \
1038   ((MODE) == V2SFmode || (MODE) == SFmode)
1039
1040 #define VALID_MMX_REG_MODE(MODE)                                        \
1041   ((MODE == V1DImode) || (MODE) == DImode                               \
1042    || (MODE) == V2SImode || (MODE) == SImode                            \
1043    || (MODE) == V4HImode || (MODE) == V8QImode)
1044
1045 /* ??? No autovectorization into MMX or 3DNOW until we can reliably
1046    place emms and femms instructions.
1047    FIXME: AVX has 32byte floating point vector operations and 16byte
1048    integer vector operations.  But vectorizer doesn't support
1049    different sizes for integer and floating point vectors.  We limit
1050    vector size to 16byte.  */
1051 #define UNITS_PER_SIMD_WORD(MODE)                                       \
1052   (TARGET_AVX ? (((MODE) == DFmode || (MODE) == SFmode) ? 16 : 16)      \
1053               : (TARGET_SSE ? 16 : UNITS_PER_WORD))
1054
1055 #define VALID_DFP_MODE_P(MODE) \
1056   ((MODE) == SDmode || (MODE) == DDmode || (MODE) == TDmode)
1057
1058 #define VALID_FP_MODE_P(MODE)                                           \
1059   ((MODE) == SFmode || (MODE) == DFmode || (MODE) == XFmode             \
1060    || (MODE) == SCmode || (MODE) == DCmode || (MODE) == XCmode)         \
1061
1062 #define VALID_INT_MODE_P(MODE)                                          \
1063   ((MODE) == QImode || (MODE) == HImode || (MODE) == SImode             \
1064    || (MODE) == DImode                                                  \
1065    || (MODE) == CQImode || (MODE) == CHImode || (MODE) == CSImode       \
1066    || (MODE) == CDImode                                                 \
1067    || (TARGET_64BIT && ((MODE) == TImode || (MODE) == CTImode           \
1068                         || (MODE) == TFmode || (MODE) == TCmode)))
1069
1070 /* Return true for modes passed in SSE registers.  */
1071 #define SSE_REG_MODE_P(MODE)                                            \
1072   ((MODE) == V1TImode || (MODE) == TImode || (MODE) == V16QImode        \
1073    || (MODE) == TFmode || (MODE) == V8HImode || (MODE) == V2DFmode      \
1074    || (MODE) == V2DImode || (MODE) == V4SFmode || (MODE) == V4SImode    \
1075    || (MODE) == V32QImode || (MODE) == V16HImode || (MODE) == V8SImode  \
1076    || (MODE) == V4DImode || (MODE) == V8SFmode || (MODE) == V4DFmode)
1077
1078 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.  */
1079
1080 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
1081    ix86_hard_regno_mode_ok ((REGNO), (MODE))
1082
1083 /* Value is 1 if it is a good idea to tie two pseudo registers
1084    when one has mode MODE1 and one has mode MODE2.
1085    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1086    for any hard reg, then this must be 0 for correct output.  */
1087
1088 #define MODES_TIEABLE_P(MODE1, MODE2)  ix86_modes_tieable_p (MODE1, MODE2)
1089
1090 /* It is possible to write patterns to move flags; but until someone
1091    does it,  */
1092 #define AVOID_CCMODE_COPIES
1093
1094 /* Specify the modes required to caller save a given hard regno.
1095    We do this on i386 to prevent flags from being saved at all.
1096
1097    Kill any attempts to combine saving of modes.  */
1098
1099 #define HARD_REGNO_CALLER_SAVE_MODE(REGNO, NREGS, MODE)                 \
1100   (CC_REGNO_P (REGNO) ? VOIDmode                                        \
1101    : (MODE) == VOIDmode && (NREGS) != 1 ? VOIDmode                      \
1102    : (MODE) == VOIDmode ? choose_hard_reg_mode ((REGNO), (NREGS), false) \
1103    : (MODE) == HImode && !TARGET_PARTIAL_REG_STALL ? SImode             \
1104    : (MODE) == QImode && (REGNO) > BX_REG && !TARGET_64BIT ? SImode     \
1105    : (MODE))
1106
1107 /* Specify the registers used for certain standard purposes.
1108    The values of these macros are register numbers.  */
1109
1110 /* on the 386 the pc register is %eip, and is not usable as a general
1111    register.  The ordinary mov instructions won't work */
1112 /* #define PC_REGNUM  */
1113
1114 /* Register to use for pushing function arguments.  */
1115 #define STACK_POINTER_REGNUM 7
1116
1117 /* Base register for access to local variables of the function.  */
1118 #define HARD_FRAME_POINTER_REGNUM 6
1119
1120 /* Base register for access to local variables of the function.  */
1121 #define FRAME_POINTER_REGNUM 20
1122
1123 /* First floating point reg */
1124 #define FIRST_FLOAT_REG 8
1125
1126 /* First & last stack-like regs */
1127 #define FIRST_STACK_REG FIRST_FLOAT_REG
1128 #define LAST_STACK_REG (FIRST_FLOAT_REG + 7)
1129
1130 #define FIRST_SSE_REG (FRAME_POINTER_REGNUM + 1)
1131 #define LAST_SSE_REG  (FIRST_SSE_REG + 7)
1132
1133 #define FIRST_MMX_REG  (LAST_SSE_REG + 1)
1134 #define LAST_MMX_REG   (FIRST_MMX_REG + 7)
1135
1136 #define FIRST_REX_INT_REG  (LAST_MMX_REG + 1)
1137 #define LAST_REX_INT_REG   (FIRST_REX_INT_REG + 7)
1138
1139 #define FIRST_REX_SSE_REG  (LAST_REX_INT_REG + 1)
1140 #define LAST_REX_SSE_REG   (FIRST_REX_SSE_REG + 7)
1141
1142 /* Override this in other tm.h files to cope with various OS lossage
1143    requiring a frame pointer.  */
1144 #ifndef SUBTARGET_FRAME_POINTER_REQUIRED
1145 #define SUBTARGET_FRAME_POINTER_REQUIRED 0
1146 #endif
1147
1148 /* Make sure we can access arbitrary call frames.  */
1149 #define SETUP_FRAME_ADDRESSES()  ix86_setup_frame_addresses ()
1150
1151 /* Base register for access to arguments of the function.  */
1152 #define ARG_POINTER_REGNUM 16
1153
1154 /* Register to hold the addressing base for position independent
1155    code access to data items.  We don't use PIC pointer for 64bit
1156    mode.  Define the regnum to dummy value to prevent gcc from
1157    pessimizing code dealing with EBX.
1158
1159    To avoid clobbering a call-saved register unnecessarily, we renumber
1160    the pic register when possible.  The change is visible after the
1161    prologue has been emitted.  */
1162
1163 #define REAL_PIC_OFFSET_TABLE_REGNUM  BX_REG
1164
1165 #define PIC_OFFSET_TABLE_REGNUM                         \
1166   ((TARGET_64BIT && ix86_cmodel == CM_SMALL_PIC)        \
1167    || !flag_pic ? INVALID_REGNUM                        \
1168    : reload_completed ? REGNO (pic_offset_table_rtx)    \
1169    : REAL_PIC_OFFSET_TABLE_REGNUM)
1170
1171 #define GOT_SYMBOL_NAME "_GLOBAL_OFFSET_TABLE_"
1172
1173 /* This is overridden by <cygwin.h>.  */
1174 #define MS_AGGREGATE_RETURN 0
1175
1176 /* This is overridden by <netware.h>.  */
1177 #define KEEP_AGGREGATE_RETURN_POINTER 0
1178 \f
1179 /* Define the classes of registers for register constraints in the
1180    machine description.  Also define ranges of constants.
1181
1182    One of the classes must always be named ALL_REGS and include all hard regs.
1183    If there is more than one class, another class must be named NO_REGS
1184    and contain no registers.
1185
1186    The name GENERAL_REGS must be the name of a class (or an alias for
1187    another name such as ALL_REGS).  This is the class of registers
1188    that is allowed by "g" or "r" in a register constraint.
1189    Also, registers outside this class are allocated only when
1190    instructions express preferences for them.
1191
1192    The classes must be numbered in nondecreasing order; that is,
1193    a larger-numbered class must never be contained completely
1194    in a smaller-numbered class.
1195
1196    For any two classes, it is very desirable that there be another
1197    class that represents their union.
1198
1199    It might seem that class BREG is unnecessary, since no useful 386
1200    opcode needs reg %ebx.  But some systems pass args to the OS in ebx,
1201    and the "b" register constraint is useful in asms for syscalls.
1202
1203    The flags, fpsr and fpcr registers are in no class.  */
1204
1205 enum reg_class
1206 {
1207   NO_REGS,
1208   AREG, DREG, CREG, BREG, SIREG, DIREG,
1209   AD_REGS,                      /* %eax/%edx for DImode */
1210   CLOBBERED_REGS,               /* call-clobbered integers */
1211   Q_REGS,                       /* %eax %ebx %ecx %edx */
1212   NON_Q_REGS,                   /* %esi %edi %ebp %esp */
1213   INDEX_REGS,                   /* %eax %ebx %ecx %edx %esi %edi %ebp */
1214   LEGACY_REGS,                  /* %eax %ebx %ecx %edx %esi %edi %ebp %esp */
1215   GENERAL_REGS,                 /* %eax %ebx %ecx %edx %esi %edi %ebp %esp %r8 - %r15*/
1216   FP_TOP_REG, FP_SECOND_REG,    /* %st(0) %st(1) */
1217   FLOAT_REGS,
1218   SSE_FIRST_REG,
1219   SSE_REGS,
1220   MMX_REGS,
1221   FP_TOP_SSE_REGS,
1222   FP_SECOND_SSE_REGS,
1223   FLOAT_SSE_REGS,
1224   FLOAT_INT_REGS,
1225   INT_SSE_REGS,
1226   FLOAT_INT_SSE_REGS,
1227   ALL_REGS, LIM_REG_CLASSES
1228 };
1229
1230 #define N_REG_CLASSES ((int) LIM_REG_CLASSES)
1231
1232 #define INTEGER_CLASS_P(CLASS) \
1233   reg_class_subset_p ((CLASS), GENERAL_REGS)
1234 #define FLOAT_CLASS_P(CLASS) \
1235   reg_class_subset_p ((CLASS), FLOAT_REGS)
1236 #define SSE_CLASS_P(CLASS) \
1237   reg_class_subset_p ((CLASS), SSE_REGS)
1238 #define MMX_CLASS_P(CLASS) \
1239   ((CLASS) == MMX_REGS)
1240 #define MAYBE_INTEGER_CLASS_P(CLASS) \
1241   reg_classes_intersect_p ((CLASS), GENERAL_REGS)
1242 #define MAYBE_FLOAT_CLASS_P(CLASS) \
1243   reg_classes_intersect_p ((CLASS), FLOAT_REGS)
1244 #define MAYBE_SSE_CLASS_P(CLASS) \
1245   reg_classes_intersect_p (SSE_REGS, (CLASS))
1246 #define MAYBE_MMX_CLASS_P(CLASS) \
1247   reg_classes_intersect_p (MMX_REGS, (CLASS))
1248
1249 #define Q_CLASS_P(CLASS) \
1250   reg_class_subset_p ((CLASS), Q_REGS)
1251
1252 /* Give names of register classes as strings for dump file.  */
1253
1254 #define REG_CLASS_NAMES \
1255 {  "NO_REGS",                           \
1256    "AREG", "DREG", "CREG", "BREG",      \
1257    "SIREG", "DIREG",                    \
1258    "AD_REGS",                           \
1259    "CLOBBERED_REGS",                    \
1260    "Q_REGS", "NON_Q_REGS",              \
1261    "INDEX_REGS",                        \
1262    "LEGACY_REGS",                       \
1263    "GENERAL_REGS",                      \
1264    "FP_TOP_REG", "FP_SECOND_REG",       \
1265    "FLOAT_REGS",                        \
1266    "SSE_FIRST_REG",                     \
1267    "SSE_REGS",                          \
1268    "MMX_REGS",                          \
1269    "FP_TOP_SSE_REGS",                   \
1270    "FP_SECOND_SSE_REGS",                \
1271    "FLOAT_SSE_REGS",                    \
1272    "FLOAT_INT_REGS",                    \
1273    "INT_SSE_REGS",                      \
1274    "FLOAT_INT_SSE_REGS",                \
1275    "ALL_REGS" }
1276
1277 /* Define which registers fit in which classes.  This is an initializer
1278    for a vector of HARD_REG_SET of length N_REG_CLASSES.
1279
1280    Note that the default setting of CLOBBERED_REGS is for 32-bit; this
1281    is adjusted by CONDITIONAL_REGISTER_USAGE for the 64-bit ABI in effect.  */
1282
1283 #define REG_CLASS_CONTENTS                                              \
1284 {     { 0x00,     0x0 },                                                \
1285       { 0x01,     0x0 }, { 0x02, 0x0 }, /* AREG, DREG */                \
1286       { 0x04,     0x0 }, { 0x08, 0x0 }, /* CREG, BREG */                \
1287       { 0x10,     0x0 }, { 0x20, 0x0 }, /* SIREG, DIREG */              \
1288       { 0x03,     0x0 },                /* AD_REGS */                   \
1289       { 0x07,     0x0 },                /* CLOBBERED_REGS */            \
1290       { 0x0f,     0x0 },                /* Q_REGS */                    \
1291   { 0x1100f0,  0x1fe0 },                /* NON_Q_REGS */                \
1292       { 0x7f,  0x1fe0 },                /* INDEX_REGS */                \
1293   { 0x1100ff,     0x0 },                /* LEGACY_REGS */               \
1294   { 0x1100ff,  0x1fe0 },                /* GENERAL_REGS */              \
1295      { 0x100,     0x0 }, { 0x0200, 0x0 },/* FP_TOP_REG, FP_SECOND_REG */\
1296     { 0xff00,     0x0 },                /* FLOAT_REGS */                \
1297   { 0x200000,     0x0 },                /* SSE_FIRST_REG */             \
1298 { 0x1fe00000,0x1fe000 },                /* SSE_REGS */                  \
1299 { 0xe0000000,    0x1f },                /* MMX_REGS */                  \
1300 { 0x1fe00100,0x1fe000 },                /* FP_TOP_SSE_REG */            \
1301 { 0x1fe00200,0x1fe000 },                /* FP_SECOND_SSE_REG */         \
1302 { 0x1fe0ff00,0x3fe000 },                /* FLOAT_SSE_REGS */            \
1303    { 0x1ffff,  0x1fe0 },                /* FLOAT_INT_REGS */            \
1304 { 0x1fe100ff,0x1fffe0 },                /* INT_SSE_REGS */              \
1305 { 0x1fe1ffff,0x1fffe0 },                /* FLOAT_INT_SSE_REGS */        \
1306 { 0xffffffff,0x1fffff }                                                 \
1307 }
1308
1309 /* The same information, inverted:
1310    Return the class number of the smallest class containing
1311    reg number REGNO.  This could be a conditional expression
1312    or could index an array.  */
1313
1314 #define REGNO_REG_CLASS(REGNO) (regclass_map[REGNO])
1315
1316 /* When this hook returns true for MODE, the compiler allows
1317    registers explicitly used in the rtl to be used as spill registers
1318    but prevents the compiler from extending the lifetime of these
1319    registers.  */
1320 #define TARGET_SMALL_REGISTER_CLASSES_FOR_MODE_P hook_bool_mode_true
1321
1322 #define QI_REG_P(X) (REG_P (X) && REGNO (X) <= BX_REG)
1323
1324 #define GENERAL_REGNO_P(N) \
1325   ((N) <= STACK_POINTER_REGNUM || REX_INT_REGNO_P (N))
1326
1327 #define GENERAL_REG_P(X) \
1328   (REG_P (X) && GENERAL_REGNO_P (REGNO (X)))
1329
1330 #define ANY_QI_REG_P(X) (TARGET_64BIT ? GENERAL_REG_P(X) : QI_REG_P (X))
1331
1332 #define REX_INT_REGNO_P(N) \
1333   IN_RANGE ((N), FIRST_REX_INT_REG, LAST_REX_INT_REG)
1334 #define REX_INT_REG_P(X) (REG_P (X) && REX_INT_REGNO_P (REGNO (X)))
1335
1336 #define FP_REG_P(X) (REG_P (X) && FP_REGNO_P (REGNO (X)))
1337 #define FP_REGNO_P(N) IN_RANGE ((N), FIRST_STACK_REG, LAST_STACK_REG)
1338 #define ANY_FP_REG_P(X) (REG_P (X) && ANY_FP_REGNO_P (REGNO (X)))
1339 #define ANY_FP_REGNO_P(N) (FP_REGNO_P (N) || SSE_REGNO_P (N))
1340
1341 #define X87_FLOAT_MODE_P(MODE)  \
1342   (TARGET_80387 && ((MODE) == SFmode || (MODE) == DFmode || (MODE) == XFmode))
1343
1344 #define SSE_REG_P(N) (REG_P (N) && SSE_REGNO_P (REGNO (N)))
1345 #define SSE_REGNO_P(N)                                          \
1346   (IN_RANGE ((N), FIRST_SSE_REG, LAST_SSE_REG)                  \
1347    || REX_SSE_REGNO_P (N))
1348
1349 #define REX_SSE_REGNO_P(N) \
1350   IN_RANGE ((N), FIRST_REX_SSE_REG, LAST_REX_SSE_REG)
1351
1352 #define SSE_REGNO(N) \
1353   ((N) < 8 ? FIRST_SSE_REG + (N) : FIRST_REX_SSE_REG + (N) - 8)
1354
1355 #define SSE_FLOAT_MODE_P(MODE) \
1356   ((TARGET_SSE && (MODE) == SFmode) || (TARGET_SSE2 && (MODE) == DFmode))
1357
1358 #define SSE_VEC_FLOAT_MODE_P(MODE) \
1359   ((TARGET_SSE && (MODE) == V4SFmode) || (TARGET_SSE2 && (MODE) == V2DFmode))
1360
1361 #define AVX_FLOAT_MODE_P(MODE) \
1362   (TARGET_AVX && ((MODE) == SFmode || (MODE) == DFmode))
1363
1364 #define AVX128_VEC_FLOAT_MODE_P(MODE) \
1365   (TARGET_AVX && ((MODE) == V4SFmode || (MODE) == V2DFmode))
1366
1367 #define AVX256_VEC_FLOAT_MODE_P(MODE) \
1368   (TARGET_AVX && ((MODE) == V8SFmode || (MODE) == V4DFmode))
1369
1370 #define AVX_VEC_FLOAT_MODE_P(MODE) \
1371   (TARGET_AVX && ((MODE) == V4SFmode || (MODE) == V2DFmode \
1372                   || (MODE) == V8SFmode || (MODE) == V4DFmode))
1373
1374 #define FMA4_VEC_FLOAT_MODE_P(MODE) \
1375   (TARGET_FMA4 && ((MODE) == V4SFmode || (MODE) == V2DFmode \
1376                   || (MODE) == V8SFmode || (MODE) == V4DFmode))
1377
1378 #define MMX_REG_P(XOP) (REG_P (XOP) && MMX_REGNO_P (REGNO (XOP)))
1379 #define MMX_REGNO_P(N) IN_RANGE ((N), FIRST_MMX_REG, LAST_MMX_REG)
1380
1381 #define STACK_REG_P(XOP) (REG_P (XOP) && STACK_REGNO_P (REGNO (XOP)))
1382 #define STACK_REGNO_P(N) IN_RANGE ((N), FIRST_STACK_REG, LAST_STACK_REG)
1383
1384 #define STACK_TOP_P(XOP) (REG_P (XOP) && REGNO (XOP) == FIRST_STACK_REG)
1385
1386 #define CC_REG_P(X) (REG_P (X) && CC_REGNO_P (REGNO (X)))
1387 #define CC_REGNO_P(X) ((X) == FLAGS_REG || (X) == FPSR_REG)
1388
1389 /* The class value for index registers, and the one for base regs.  */
1390
1391 #define INDEX_REG_CLASS INDEX_REGS
1392 #define BASE_REG_CLASS GENERAL_REGS
1393
1394 /* Place additional restrictions on the register class to use when it
1395    is necessary to be able to hold a value of mode MODE in a reload
1396    register for which class CLASS would ordinarily be used.  */
1397
1398 #define LIMIT_RELOAD_CLASS(MODE, CLASS)                         \
1399   ((MODE) == QImode && !TARGET_64BIT                            \
1400    && ((CLASS) == ALL_REGS || (CLASS) == GENERAL_REGS           \
1401        || (CLASS) == LEGACY_REGS || (CLASS) == INDEX_REGS)      \
1402    ? Q_REGS : (CLASS))
1403
1404 /* Given an rtx X being reloaded into a reg required to be
1405    in class CLASS, return the class of reg to actually use.
1406    In general this is just CLASS; but on some machines
1407    in some cases it is preferable to use a more restrictive class.
1408    On the 80386 series, we prevent floating constants from being
1409    reloaded into floating registers (since no move-insn can do that)
1410    and we ensure that QImodes aren't reloaded into the esi or edi reg.  */
1411
1412 /* Put float CONST_DOUBLE in the constant pool instead of fp regs.
1413    QImode must go into class Q_REGS.
1414    Narrow ALL_REGS to GENERAL_REGS.  This supports allowing movsf and
1415    movdf to do mem-to-mem moves through integer regs.  */
1416
1417 #define PREFERRED_RELOAD_CLASS(X, CLASS) \
1418    ix86_preferred_reload_class ((X), (CLASS))
1419
1420 /* Discourage putting floating-point values in SSE registers unless
1421    SSE math is being used, and likewise for the 387 registers.  */
1422
1423 #define PREFERRED_OUTPUT_RELOAD_CLASS(X, CLASS) \
1424    ix86_preferred_output_reload_class ((X), (CLASS))
1425
1426 /* If we are copying between general and FP registers, we need a memory
1427    location. The same is true for SSE and MMX registers.  */
1428 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE) \
1429   ix86_secondary_memory_needed ((CLASS1), (CLASS2), (MODE), 1)
1430
1431 /* Get_secondary_mem widens integral modes to BITS_PER_WORD.
1432    There is no need to emit full 64 bit move on 64 bit targets
1433    for integral modes that can be moved using 32 bit move.  */
1434 #define SECONDARY_MEMORY_NEEDED_MODE(MODE)                      \
1435   (GET_MODE_BITSIZE (MODE) < 32 && INTEGRAL_MODE_P (MODE)       \
1436    ? mode_for_size (32, GET_MODE_CLASS (MODE), 0)               \
1437    : MODE)
1438
1439 /* Return the maximum number of consecutive registers
1440    needed to represent mode MODE in a register of class CLASS.  */
1441 /* On the 80386, this is the size of MODE in words,
1442    except in the FP regs, where a single reg is always enough.  */
1443 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
1444  (!MAYBE_INTEGER_CLASS_P (CLASS)                                        \
1445   ? (COMPLEX_MODE_P (MODE) ? 2 : 1)                                     \
1446   : (((((MODE) == XFmode ? 12 : GET_MODE_SIZE (MODE)))                  \
1447       + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1448
1449 /* A C expression whose value is nonzero if pseudos that have been
1450    assigned to registers of class CLASS would likely be spilled
1451    because registers of CLASS are needed for spill registers.
1452
1453    The default value of this macro returns 1 if CLASS has exactly one
1454    register and zero otherwise.  On most machines, this default
1455    should be used.  Only define this macro to some other expression
1456    if pseudo allocated by `local-alloc.c' end up in memory because
1457    their hard registers were needed for spill registers.  If this
1458    macro returns nonzero for those classes, those pseudos will only
1459    be allocated by `global.c', which knows how to reallocate the
1460    pseudo to another register.  If there would not be another
1461    register available for reallocation, you should not change the
1462    definition of this macro since the only effect of such a
1463    definition would be to slow down register allocation.  */
1464
1465 #define CLASS_LIKELY_SPILLED_P(CLASS)                                   \
1466   (((CLASS) == AREG)                                                    \
1467    || ((CLASS) == DREG)                                                 \
1468    || ((CLASS) == CREG)                                                 \
1469    || ((CLASS) == BREG)                                                 \
1470    || ((CLASS) == AD_REGS)                                              \
1471    || ((CLASS) == SIREG)                                                \
1472    || ((CLASS) == DIREG)                                                \
1473    || ((CLASS) == SSE_FIRST_REG)                                        \
1474    || ((CLASS) == FP_TOP_REG)                                           \
1475    || ((CLASS) == FP_SECOND_REG))
1476
1477 /* Return a class of registers that cannot change FROM mode to TO mode.  */
1478
1479 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS) \
1480   ix86_cannot_change_mode_class (FROM, TO, CLASS)
1481 \f
1482 /* Stack layout; function entry, exit and calling.  */
1483
1484 /* Define this if pushing a word on the stack
1485    makes the stack pointer a smaller address.  */
1486 #define STACK_GROWS_DOWNWARD
1487
1488 /* Define this to nonzero if the nominal address of the stack frame
1489    is at the high-address end of the local variables;
1490    that is, each additional local variable allocated
1491    goes at a more negative offset in the frame.  */
1492 #define FRAME_GROWS_DOWNWARD 1
1493
1494 /* Offset within stack frame to start allocating local variables at.
1495    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1496    first local allocated.  Otherwise, it is the offset to the BEGINNING
1497    of the first local allocated.  */
1498 #define STARTING_FRAME_OFFSET 0
1499
1500 /* If we generate an insn to push BYTES bytes,
1501    this says how many the stack pointer really advances by.
1502    On 386, we have pushw instruction that decrements by exactly 2 no
1503    matter what the position was, there is no pushb.
1504    But as CIE data alignment factor on this arch is -4, we need to make
1505    sure all stack pointer adjustments are in multiple of 4.
1506
1507    For 64bit ABI we round up to 8 bytes.
1508  */
1509
1510 #define PUSH_ROUNDING(BYTES) \
1511   (TARGET_64BIT              \
1512    ? (((BYTES) + 7) & (-8))  \
1513    : (((BYTES) + 3) & (-4)))
1514
1515 /* If defined, the maximum amount of space required for outgoing arguments will
1516    be computed and placed into the variable
1517    `crtl->outgoing_args_size'.  No space will be pushed onto the
1518    stack for each call; instead, the function prologue should increase the stack
1519    frame size by this amount.  
1520    
1521    MS ABI seem to require 16 byte alignment everywhere except for function
1522    prologue and apilogue.  This is not possible without
1523    ACCUMULATE_OUTGOING_ARGS.  */
1524
1525 #define ACCUMULATE_OUTGOING_ARGS \
1526   (TARGET_ACCUMULATE_OUTGOING_ARGS || ix86_cfun_abi () == MS_ABI)
1527
1528 /* If defined, a C expression whose value is nonzero when we want to use PUSH
1529    instructions to pass outgoing arguments.  */
1530
1531 #define PUSH_ARGS (TARGET_PUSH_ARGS && !ACCUMULATE_OUTGOING_ARGS)
1532
1533 /* We want the stack and args grow in opposite directions, even if
1534    PUSH_ARGS is 0.  */
1535 #define PUSH_ARGS_REVERSED 1
1536
1537 /* Offset of first parameter from the argument pointer register value.  */
1538 #define FIRST_PARM_OFFSET(FNDECL) 0
1539
1540 /* Define this macro if functions should assume that stack space has been
1541    allocated for arguments even when their values are passed in registers.
1542
1543    The value of this macro is the size, in bytes, of the area reserved for
1544    arguments passed in registers for the function represented by FNDECL.
1545
1546    This space can be allocated by the caller, or be a part of the
1547    machine-dependent stack frame: `OUTGOING_REG_PARM_STACK_SPACE' says
1548    which.  */
1549 #define REG_PARM_STACK_SPACE(FNDECL) ix86_reg_parm_stack_space (FNDECL)
1550
1551 #define OUTGOING_REG_PARM_STACK_SPACE(FNTYPE) \
1552   (ix86_function_type_abi (FNTYPE) == MS_ABI)
1553
1554 /* Define how to find the value returned by a library function
1555    assuming the value has mode MODE.  */
1556
1557 #define LIBCALL_VALUE(MODE) ix86_libcall_value (MODE)
1558
1559 /* Define the size of the result block used for communication between
1560    untyped_call and untyped_return.  The block contains a DImode value
1561    followed by the block used by fnsave and frstor.  */
1562
1563 #define APPLY_RESULT_SIZE (8+108)
1564
1565 /* 1 if N is a possible register number for function argument passing.  */
1566 #define FUNCTION_ARG_REGNO_P(N) ix86_function_arg_regno_p (N)
1567
1568 /* Define a data type for recording info about an argument list
1569    during the scan of that argument list.  This data type should
1570    hold all necessary information about the function itself
1571    and about the args processed so far, enough to enable macros
1572    such as FUNCTION_ARG to determine where the next arg should go.  */
1573
1574 typedef struct ix86_args {
1575   int words;                    /* # words passed so far */
1576   int nregs;                    /* # registers available for passing */
1577   int regno;                    /* next available register number */
1578   int fastcall;                 /* fastcall or thiscall calling convention
1579                                    is used */
1580   int sse_words;                /* # sse words passed so far */
1581   int sse_nregs;                /* # sse registers available for passing */
1582   int warn_avx;                 /* True when we want to warn about AVX ABI.  */
1583   int warn_sse;                 /* True when we want to warn about SSE ABI.  */
1584   int warn_mmx;                 /* True when we want to warn about MMX ABI.  */
1585   int sse_regno;                /* next available sse register number */
1586   int mmx_words;                /* # mmx words passed so far */
1587   int mmx_nregs;                /* # mmx registers available for passing */
1588   int mmx_regno;                /* next available mmx register number */
1589   int maybe_vaarg;              /* true for calls to possibly vardic fncts.  */
1590   int float_in_sse;             /* 1 if in 32-bit mode SFmode (2 for DFmode) should
1591                                    be passed in SSE registers.  Otherwise 0.  */
1592   enum calling_abi call_abi;    /* Set to SYSV_ABI for sysv abi. Otherwise
1593                                    MS_ABI for ms abi.  */
1594 } CUMULATIVE_ARGS;
1595
1596 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1597    for a call to a function whose data type is FNTYPE.
1598    For a library call, FNTYPE is 0.  */
1599
1600 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
1601   init_cumulative_args (&(CUM), (FNTYPE), (LIBNAME), (FNDECL))
1602
1603 /* Output assembler code to FILE to increment profiler label # LABELNO
1604    for profiling a function entry.  */
1605
1606 #define FUNCTION_PROFILER(FILE, LABELNO) x86_function_profiler (FILE, LABELNO)
1607
1608 #define MCOUNT_NAME "_mcount"
1609
1610 #define MCOUNT_NAME_BEFORE_PROLOGUE "__fentry__"
1611
1612 #define PROFILE_COUNT_REGISTER "edx"
1613
1614 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1615    the stack pointer does not matter.  The value is tested only in
1616    functions that have frame pointers.
1617    No definition is equivalent to always zero.  */
1618 /* Note on the 386 it might be more efficient not to define this since
1619    we have to restore it ourselves from the frame pointer, in order to
1620    use pop */
1621
1622 #define EXIT_IGNORE_STACK 1
1623
1624 /* Output assembler code for a block containing the constant parts
1625    of a trampoline, leaving space for the variable parts.  */
1626
1627 /* On the 386, the trampoline contains two instructions:
1628      mov #STATIC,ecx
1629      jmp FUNCTION
1630    The trampoline is generated entirely at runtime.  The operand of JMP
1631    is the address of FUNCTION relative to the instruction following the
1632    JMP (which is 5 bytes long).  */
1633
1634 /* Length in units of the trampoline for entering a nested function.  */
1635
1636 #define TRAMPOLINE_SIZE (TARGET_64BIT ? 24 : 10)
1637 \f
1638 /* Definitions for register eliminations.
1639
1640    This is an array of structures.  Each structure initializes one pair
1641    of eliminable registers.  The "from" register number is given first,
1642    followed by "to".  Eliminations of the same "from" register are listed
1643    in order of preference.
1644
1645    There are two registers that can always be eliminated on the i386.
1646    The frame pointer and the arg pointer can be replaced by either the
1647    hard frame pointer or to the stack pointer, depending upon the
1648    circumstances.  The hard frame pointer is not used before reload and
1649    so it is not eligible for elimination.  */
1650
1651 #define ELIMINABLE_REGS                                 \
1652 {{ ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},           \
1653  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},      \
1654  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},         \
1655  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM}}    \
1656
1657 /* Define the offset between two registers, one to be eliminated, and the other
1658    its replacement, at the start of a routine.  */
1659
1660 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1661   ((OFFSET) = ix86_initial_elimination_offset ((FROM), (TO)))
1662 \f
1663 /* Addressing modes, and classification of registers for them.  */
1664
1665 /* Macros to check register numbers against specific register classes.  */
1666
1667 /* These assume that REGNO is a hard or pseudo reg number.
1668    They give nonzero only if REGNO is a hard reg of the suitable class
1669    or a pseudo reg currently allocated to a suitable hard reg.
1670    Since they use reg_renumber, they are safe only once reg_renumber
1671    has been allocated, which happens in local-alloc.c.  */
1672
1673 #define REGNO_OK_FOR_INDEX_P(REGNO)                                     \
1674   ((REGNO) < STACK_POINTER_REGNUM                                       \
1675    || REX_INT_REGNO_P (REGNO)                                           \
1676    || (unsigned) reg_renumber[(REGNO)] < STACK_POINTER_REGNUM           \
1677    || REX_INT_REGNO_P ((unsigned) reg_renumber[(REGNO)]))
1678
1679 #define REGNO_OK_FOR_BASE_P(REGNO)                                      \
1680   (GENERAL_REGNO_P (REGNO)                                              \
1681    || (REGNO) == ARG_POINTER_REGNUM                                     \
1682    || (REGNO) == FRAME_POINTER_REGNUM                                   \
1683    || GENERAL_REGNO_P ((unsigned) reg_renumber[(REGNO)]))
1684
1685 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1686    and check its validity for a certain class.
1687    We have two alternate definitions for each of them.
1688    The usual definition accepts all pseudo regs; the other rejects
1689    them unless they have been allocated suitable hard regs.
1690    The symbol REG_OK_STRICT causes the latter definition to be used.
1691
1692    Most source files want to accept pseudo regs in the hope that
1693    they will get allocated to the class that the insn wants them to be in.
1694    Source files for reload pass need to be strict.
1695    After reload, it makes no difference, since pseudo regs have
1696    been eliminated by then.  */
1697
1698
1699 /* Non strict versions, pseudos are ok.  */
1700 #define REG_OK_FOR_INDEX_NONSTRICT_P(X)                                 \
1701   (REGNO (X) < STACK_POINTER_REGNUM                                     \
1702    || REX_INT_REGNO_P (REGNO (X))                                       \
1703    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1704
1705 #define REG_OK_FOR_BASE_NONSTRICT_P(X)                                  \
1706   (GENERAL_REGNO_P (REGNO (X))                                          \
1707    || REGNO (X) == ARG_POINTER_REGNUM                                   \
1708    || REGNO (X) == FRAME_POINTER_REGNUM                                 \
1709    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1710
1711 /* Strict versions, hard registers only */
1712 #define REG_OK_FOR_INDEX_STRICT_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
1713 #define REG_OK_FOR_BASE_STRICT_P(X)  REGNO_OK_FOR_BASE_P (REGNO (X))
1714
1715 #ifndef REG_OK_STRICT
1716 #define REG_OK_FOR_INDEX_P(X)  REG_OK_FOR_INDEX_NONSTRICT_P (X)
1717 #define REG_OK_FOR_BASE_P(X)   REG_OK_FOR_BASE_NONSTRICT_P (X)
1718
1719 #else
1720 #define REG_OK_FOR_INDEX_P(X)  REG_OK_FOR_INDEX_STRICT_P (X)
1721 #define REG_OK_FOR_BASE_P(X)   REG_OK_FOR_BASE_STRICT_P (X)
1722 #endif
1723
1724 /* TARGET_LEGITIMATE_ADDRESS_P recognizes an RTL expression
1725    that is a valid memory address for an instruction.
1726    The MODE argument is the machine mode for the MEM expression
1727    that wants to use this address.
1728
1729    The other macros defined here are used only in TARGET_LEGITIMATE_ADDRESS_P,
1730    except for CONSTANT_ADDRESS_P which is usually machine-independent.
1731
1732    See legitimize_pic_address in i386.c for details as to what
1733    constitutes a legitimate address when -fpic is used.  */
1734
1735 #define MAX_REGS_PER_ADDRESS 2
1736
1737 #define CONSTANT_ADDRESS_P(X)  constant_address_p (X)
1738
1739 /* Nonzero if the constant value X is a legitimate general operand.
1740    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
1741
1742 #define LEGITIMATE_CONSTANT_P(X)  legitimate_constant_p (X)
1743
1744 /* If defined, a C expression to determine the base term of address X.
1745    This macro is used in only one place: `find_base_term' in alias.c.
1746
1747    It is always safe for this macro to not be defined.  It exists so
1748    that alias analysis can understand machine-dependent addresses.
1749
1750    The typical use of this macro is to handle addresses containing
1751    a label_ref or symbol_ref within an UNSPEC.  */
1752
1753 #define FIND_BASE_TERM(X) ix86_find_base_term (X)
1754
1755 /* Nonzero if the constant value X is a legitimate general operand
1756    when generating PIC code.  It is given that flag_pic is on and
1757    that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
1758
1759 #define LEGITIMATE_PIC_OPERAND_P(X) legitimate_pic_operand_p (X)
1760
1761 #define SYMBOLIC_CONST(X)       \
1762   (GET_CODE (X) == SYMBOL_REF                                           \
1763    || GET_CODE (X) == LABEL_REF                                         \
1764    || (GET_CODE (X) == CONST && symbolic_reference_mentioned_p (X)))
1765 \f
1766 /* Max number of args passed in registers.  If this is more than 3, we will
1767    have problems with ebx (register #4), since it is a caller save register and
1768    is also used as the pic register in ELF.  So for now, don't allow more than
1769    3 registers to be passed in registers.  */
1770
1771 /* Abi specific values for REGPARM_MAX and SSE_REGPARM_MAX */
1772 #define X86_64_REGPARM_MAX 6
1773 #define X86_64_MS_REGPARM_MAX 4
1774
1775 #define X86_32_REGPARM_MAX 3
1776
1777 #define REGPARM_MAX                                                     \
1778   (TARGET_64BIT ? (TARGET_64BIT_MS_ABI ? X86_64_MS_REGPARM_MAX          \
1779                    : X86_64_REGPARM_MAX)                                \
1780    : X86_32_REGPARM_MAX)
1781
1782 #define X86_64_SSE_REGPARM_MAX 8
1783 #define X86_64_MS_SSE_REGPARM_MAX 4
1784
1785 #define X86_32_SSE_REGPARM_MAX (TARGET_SSE ? (TARGET_MACHO ? 4 : 3) : 0)
1786
1787 #define SSE_REGPARM_MAX                                                 \
1788   (TARGET_64BIT ? (TARGET_64BIT_MS_ABI ? X86_64_MS_SSE_REGPARM_MAX      \
1789                    : X86_64_SSE_REGPARM_MAX)                            \
1790    : X86_32_SSE_REGPARM_MAX)
1791
1792 #define MMX_REGPARM_MAX (TARGET_64BIT ? 0 : (TARGET_MMX ? 3 : 0))
1793
1794 \f
1795 /* Specify the machine mode that this machine uses
1796    for the index in the tablejump instruction.  */
1797 #define CASE_VECTOR_MODE \
1798  (!TARGET_64BIT || (flag_pic && ix86_cmodel != CM_LARGE_PIC) ? SImode : DImode)
1799
1800 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1801 #define DEFAULT_SIGNED_CHAR 1
1802
1803 /* Max number of bytes we can move from memory to memory
1804    in one reasonably fast instruction.  */
1805 #define MOVE_MAX 16
1806
1807 /* MOVE_MAX_PIECES is the number of bytes at a time which we can
1808    move efficiently, as opposed to  MOVE_MAX which is the maximum
1809    number of bytes we can move with a single instruction.  */
1810 #define MOVE_MAX_PIECES (TARGET_64BIT ? 8 : 4)
1811
1812 /* If a memory-to-memory move would take MOVE_RATIO or more simple
1813    move-instruction pairs, we will do a movmem or libcall instead.
1814    Increasing the value will always make code faster, but eventually
1815    incurs high cost in increased code size.
1816
1817    If you don't define this, a reasonable default is used.  */
1818
1819 #define MOVE_RATIO(speed) ((speed) ? ix86_cost->move_ratio : 3)
1820
1821 /* If a clear memory operation would take CLEAR_RATIO or more simple
1822    move-instruction sequences, we will do a clrmem or libcall instead.  */
1823
1824 #define CLEAR_RATIO(speed) ((speed) ? MIN (6, ix86_cost->move_ratio) : 2)
1825
1826 /* Define if shifts truncate the shift count which implies one can
1827    omit a sign-extension or zero-extension of a shift count.
1828
1829    On i386, shifts do truncate the count.  But bit test instructions
1830    take the modulo of the bit offset operand.  */
1831
1832 /* #define SHIFT_COUNT_TRUNCATED */
1833
1834 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1835    is done just by pretending it is already truncated.  */
1836 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1837
1838 /* A macro to update M and UNSIGNEDP when an object whose type is
1839    TYPE and which has the specified mode and signedness is to be
1840    stored in a register.  This macro is only called when TYPE is a
1841    scalar type.
1842
1843    On i386 it is sometimes useful to promote HImode and QImode
1844    quantities to SImode.  The choice depends on target type.  */
1845
1846 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE)             \
1847 do {                                                    \
1848   if (((MODE) == HImode && TARGET_PROMOTE_HI_REGS)      \
1849       || ((MODE) == QImode && TARGET_PROMOTE_QI_REGS))  \
1850     (MODE) = SImode;                                    \
1851 } while (0)
1852
1853 /* Specify the machine mode that pointers have.
1854    After generation of rtl, the compiler makes no further distinction
1855    between pointers and any other objects of this machine mode.  */
1856 #define Pmode (TARGET_64BIT ? DImode : SImode)
1857
1858 /* A function address in a call instruction
1859    is a byte address (for indexing purposes)
1860    so give the MEM rtx a byte's mode.  */
1861 #define FUNCTION_MODE QImode
1862 \f
1863
1864 /* A C expression for the cost of a branch instruction.  A value of 1
1865    is the default; other values are interpreted relative to that.  */
1866
1867 #define BRANCH_COST(speed_p, predictable_p) \
1868   (!(speed_p) ? 2 : (predictable_p) ? 0 : ix86_branch_cost)
1869
1870 /* Define this macro as a C expression which is nonzero if accessing
1871    less than a word of memory (i.e. a `char' or a `short') is no
1872    faster than accessing a word of memory, i.e., if such access
1873    require more than one instruction or if there is no difference in
1874    cost between byte and (aligned) word loads.
1875
1876    When this macro is not defined, the compiler will access a field by
1877    finding the smallest containing object; when it is defined, a
1878    fullword load will be used if alignment permits.  Unless bytes
1879    accesses are faster than word accesses, using word accesses is
1880    preferable since it may eliminate subsequent memory access if
1881    subsequent accesses occur to other fields in the same word of the
1882    structure, but to different bytes.  */
1883
1884 #define SLOW_BYTE_ACCESS 0
1885
1886 /* Nonzero if access to memory by shorts is slow and undesirable.  */
1887 #define SLOW_SHORT_ACCESS 0
1888
1889 /* Define this macro to be the value 1 if unaligned accesses have a
1890    cost many times greater than aligned accesses, for example if they
1891    are emulated in a trap handler.
1892
1893    When this macro is nonzero, the compiler will act as if
1894    `STRICT_ALIGNMENT' were nonzero when generating code for block
1895    moves.  This can cause significantly more instructions to be
1896    produced.  Therefore, do not set this macro nonzero if unaligned
1897    accesses only add a cycle or two to the time for a memory access.
1898
1899    If the value of this macro is always zero, it need not be defined.  */
1900
1901 /* #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN) 0 */
1902
1903 /* Define this macro if it is as good or better to call a constant
1904    function address than to call an address kept in a register.
1905
1906    Desirable on the 386 because a CALL with a constant address is
1907    faster than one with a register address.  */
1908
1909 #define NO_FUNCTION_CSE
1910 \f
1911 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
1912    return the mode to be used for the comparison.
1913
1914    For floating-point equality comparisons, CCFPEQmode should be used.
1915    VOIDmode should be used in all other cases.
1916
1917    For integer comparisons against zero, reduce to CCNOmode or CCZmode if
1918    possible, to allow for more combinations.  */
1919
1920 #define SELECT_CC_MODE(OP, X, Y) ix86_cc_mode ((OP), (X), (Y))
1921
1922 /* Return nonzero if MODE implies a floating point inequality can be
1923    reversed.  */
1924
1925 #define REVERSIBLE_CC_MODE(MODE) 1
1926
1927 /* A C expression whose value is reversed condition code of the CODE for
1928    comparison done in CC_MODE mode.  */
1929 #define REVERSE_CONDITION(CODE, MODE) ix86_reverse_condition ((CODE), (MODE))
1930
1931 \f
1932 /* Control the assembler format that we output, to the extent
1933    this does not vary between assemblers.  */
1934
1935 /* How to refer to registers in assembler output.
1936    This sequence is indexed by compiler's hard-register-number (see above).  */
1937
1938 /* In order to refer to the first 8 regs as 32-bit regs, prefix an "e".
1939    For non floating point regs, the following are the HImode names.
1940
1941    For float regs, the stack top is sometimes referred to as "%st(0)"
1942    instead of just "%st".  TARGET_PRINT_OPERAND handles this with the
1943    "y" code.  */
1944
1945 #define HI_REGISTER_NAMES                                               \
1946 {"ax","dx","cx","bx","si","di","bp","sp",                               \
1947  "st","st(1)","st(2)","st(3)","st(4)","st(5)","st(6)","st(7)",          \
1948  "argp", "flags", "fpsr", "fpcr", "frame",                              \
1949  "xmm0","xmm1","xmm2","xmm3","xmm4","xmm5","xmm6","xmm7",               \
1950  "mm0", "mm1", "mm2", "mm3", "mm4", "mm5", "mm6", "mm7",                \
1951  "r8", "r9", "r10", "r11", "r12", "r13", "r14", "r15",                  \
1952  "xmm8", "xmm9", "xmm10", "xmm11", "xmm12", "xmm13", "xmm14", "xmm15"}
1953
1954 #define REGISTER_NAMES HI_REGISTER_NAMES
1955
1956 /* Table of additional register names to use in user input.  */
1957
1958 #define ADDITIONAL_REGISTER_NAMES \
1959 { { "eax", 0 }, { "edx", 1 }, { "ecx", 2 }, { "ebx", 3 },       \
1960   { "esi", 4 }, { "edi", 5 }, { "ebp", 6 }, { "esp", 7 },       \
1961   { "rax", 0 }, { "rdx", 1 }, { "rcx", 2 }, { "rbx", 3 },       \
1962   { "rsi", 4 }, { "rdi", 5 }, { "rbp", 6 }, { "rsp", 7 },       \
1963   { "al", 0 }, { "dl", 1 }, { "cl", 2 }, { "bl", 3 },           \
1964   { "ah", 0 }, { "dh", 1 }, { "ch", 2 }, { "bh", 3 } }
1965
1966 /* Note we are omitting these since currently I don't know how
1967 to get gcc to use these, since they want the same but different
1968 number as al, and ax.
1969 */
1970
1971 #define QI_REGISTER_NAMES \
1972 {"al", "dl", "cl", "bl", "sil", "dil", "bpl", "spl",}
1973
1974 /* These parallel the array above, and can be used to access bits 8:15
1975    of regs 0 through 3.  */
1976
1977 #define QI_HIGH_REGISTER_NAMES \
1978 {"ah", "dh", "ch", "bh", }
1979
1980 /* How to renumber registers for dbx and gdb.  */
1981
1982 #define DBX_REGISTER_NUMBER(N) \
1983   (TARGET_64BIT ? dbx64_register_map[(N)] : dbx_register_map[(N)])
1984
1985 extern int const dbx_register_map[FIRST_PSEUDO_REGISTER];
1986 extern int const dbx64_register_map[FIRST_PSEUDO_REGISTER];
1987 extern int const svr4_dbx_register_map[FIRST_PSEUDO_REGISTER];
1988
1989 /* Before the prologue, RA is at 0(%esp).  */
1990 #define INCOMING_RETURN_ADDR_RTX \
1991   gen_rtx_MEM (VOIDmode, gen_rtx_REG (VOIDmode, STACK_POINTER_REGNUM))
1992
1993 /* After the prologue, RA is at -4(AP) in the current frame.  */
1994 #define RETURN_ADDR_RTX(COUNT, FRAME)                                      \
1995   ((COUNT) == 0                                                            \
1996    ? gen_rtx_MEM (Pmode, plus_constant (arg_pointer_rtx, -UNITS_PER_WORD)) \
1997    : gen_rtx_MEM (Pmode, plus_constant (FRAME, UNITS_PER_WORD)))
1998
1999 /* PC is dbx register 8; let's use that column for RA.  */
2000 #define DWARF_FRAME_RETURN_COLUMN       (TARGET_64BIT ? 16 : 8)
2001
2002 /* Before the prologue, the top of the frame is at 4(%esp).  */
2003 #define INCOMING_FRAME_SP_OFFSET UNITS_PER_WORD
2004
2005 /* Describe how we implement __builtin_eh_return.  */
2006 #define EH_RETURN_DATA_REGNO(N) ((N) < 2 ? (N) : INVALID_REGNUM)
2007 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 2)
2008
2009
2010 /* Select a format to encode pointers in exception handling data.  CODE
2011    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
2012    true if the symbol may be affected by dynamic relocations.
2013
2014    ??? All x86 object file formats are capable of representing this.
2015    After all, the relocation needed is the same as for the call insn.
2016    Whether or not a particular assembler allows us to enter such, I
2017    guess we'll have to see.  */
2018 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE, GLOBAL)                      \
2019   asm_preferred_eh_data_format ((CODE), (GLOBAL))
2020
2021 /* This is how to output an insn to push a register on the stack.
2022    It need not be very fast code.  */
2023
2024 #define ASM_OUTPUT_REG_PUSH(FILE, REGNO)  \
2025 do {                                                                    \
2026   if (TARGET_64BIT)                                                     \
2027     asm_fprintf ((FILE), "\tpush{q}\t%%r%s\n",                          \
2028                  reg_names[(REGNO)] + (REX_INT_REGNO_P (REGNO) != 0));  \
2029   else                                                                  \
2030     asm_fprintf ((FILE), "\tpush{l}\t%%e%s\n", reg_names[(REGNO)]);     \
2031 } while (0)
2032
2033 /* This is how to output an insn to pop a register from the stack.
2034    It need not be very fast code.  */
2035
2036 #define ASM_OUTPUT_REG_POP(FILE, REGNO)  \
2037 do {                                                                    \
2038   if (TARGET_64BIT)                                                     \
2039     asm_fprintf ((FILE), "\tpop{q}\t%%r%s\n",                           \
2040                  reg_names[(REGNO)] + (REX_INT_REGNO_P (REGNO) != 0));  \
2041   else                                                                  \
2042     asm_fprintf ((FILE), "\tpop{l}\t%%e%s\n", reg_names[(REGNO)]);      \
2043 } while (0)
2044
2045 /* This is how to output an element of a case-vector that is absolute.  */
2046
2047 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
2048   ix86_output_addr_vec_elt ((FILE), (VALUE))
2049
2050 /* This is how to output an element of a case-vector that is relative.  */
2051
2052 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2053   ix86_output_addr_diff_elt ((FILE), (VALUE), (REL))
2054
2055 /* When we see %v, we will print the 'v' prefix if TARGET_AVX is
2056    true.  */
2057
2058 #define ASM_OUTPUT_AVX_PREFIX(STREAM, PTR)      \
2059 {                                               \
2060   if ((PTR)[0] == '%' && (PTR)[1] == 'v')       \
2061     {                                           \
2062       if (TARGET_AVX)                           \
2063         (PTR) += 1;                             \
2064       else                                      \
2065         (PTR) += 2;                             \
2066     }                                           \
2067 }
2068
2069 /* A C statement or statements which output an assembler instruction
2070    opcode to the stdio stream STREAM.  The macro-operand PTR is a
2071    variable of type `char *' which points to the opcode name in
2072    its "internal" form--the form that is written in the machine
2073    description.  */
2074
2075 #define ASM_OUTPUT_OPCODE(STREAM, PTR) \
2076   ASM_OUTPUT_AVX_PREFIX ((STREAM), (PTR))
2077
2078 /* A C statement to output to the stdio stream FILE an assembler
2079    command to pad the location counter to a multiple of 1<<LOG
2080    bytes if it is within MAX_SKIP bytes.  */
2081
2082 #ifdef HAVE_GAS_MAX_SKIP_P2ALIGN
2083 #undef  ASM_OUTPUT_MAX_SKIP_PAD
2084 #define ASM_OUTPUT_MAX_SKIP_PAD(FILE, LOG, MAX_SKIP)                    \
2085   if ((LOG) != 0)                                                       \
2086     {                                                                   \
2087       if ((MAX_SKIP) == 0)                                              \
2088         fprintf ((FILE), "\t.p2align %d\n", (LOG));                     \
2089       else                                                              \
2090         fprintf ((FILE), "\t.p2align %d,,%d\n", (LOG), (MAX_SKIP));     \
2091     }
2092 #endif
2093
2094 /* Write the extra assembler code needed to declare a function
2095    properly.  */
2096
2097 #undef ASM_OUTPUT_FUNCTION_LABEL
2098 #define ASM_OUTPUT_FUNCTION_LABEL(FILE, NAME, DECL) \
2099   ix86_asm_output_function_label (FILE, NAME, DECL)
2100
2101 /* Under some conditions we need jump tables in the text section,
2102    because the assembler cannot handle label differences between
2103    sections.  This is the case for x86_64 on Mach-O for example.  */
2104
2105 #define JUMP_TABLES_IN_TEXT_SECTION \
2106   (flag_pic && ((TARGET_MACHO && TARGET_64BIT) \
2107    || (!TARGET_64BIT && !HAVE_AS_GOTOFF_IN_DATA)))
2108
2109 /* Switch to init or fini section via SECTION_OP, emit a call to FUNC,
2110    and switch back.  For x86 we do this only to save a few bytes that
2111    would otherwise be unused in the text section.  */
2112 #define CRT_MKSTR2(VAL) #VAL
2113 #define CRT_MKSTR(x) CRT_MKSTR2(x)
2114
2115 #define CRT_CALL_STATIC_FUNCTION(SECTION_OP, FUNC)              \
2116    asm (SECTION_OP "\n\t"                                       \
2117         "call " CRT_MKSTR(__USER_LABEL_PREFIX__) #FUNC "\n"     \
2118         TEXT_SECTION_ASM_OP);
2119 \f
2120 #define OUTPUT_ADDR_CONST_EXTRA(FILE, X, FAIL)  \
2121 do {                                            \
2122   if (! output_addr_const_extra (FILE, (X)))    \
2123     goto FAIL;                                  \
2124 } while (0);
2125 \f
2126 /* Which processor to schedule for. The cpu attribute defines a list that
2127    mirrors this list, so changes to i386.md must be made at the same time.  */
2128
2129 enum processor_type
2130 {
2131   PROCESSOR_I386 = 0,                   /* 80386 */
2132   PROCESSOR_I486,                       /* 80486DX, 80486SX, 80486DX[24] */
2133   PROCESSOR_PENTIUM,
2134   PROCESSOR_PENTIUMPRO,
2135   PROCESSOR_GEODE,
2136   PROCESSOR_K6,
2137   PROCESSOR_ATHLON,
2138   PROCESSOR_PENTIUM4,
2139   PROCESSOR_K8,
2140   PROCESSOR_NOCONA,
2141   PROCESSOR_CORE2,
2142   PROCESSOR_GENERIC32,
2143   PROCESSOR_GENERIC64,
2144   PROCESSOR_AMDFAM10,
2145   PROCESSOR_BDVER1,
2146   PROCESSOR_ATOM,
2147   PROCESSOR_max
2148 };
2149
2150 extern enum processor_type ix86_tune;
2151 extern enum processor_type ix86_arch;
2152
2153 enum fpmath_unit
2154 {
2155   FPMATH_387 = 1,
2156   FPMATH_SSE = 2
2157 };
2158
2159 extern enum fpmath_unit ix86_fpmath;
2160
2161 enum tls_dialect
2162 {
2163   TLS_DIALECT_GNU,
2164   TLS_DIALECT_GNU2,
2165   TLS_DIALECT_SUN
2166 };
2167
2168 extern enum tls_dialect ix86_tls_dialect;
2169
2170 enum cmodel {
2171   CM_32,        /* The traditional 32-bit ABI.  */
2172   CM_SMALL,     /* Assumes all code and data fits in the low 31 bits.  */
2173   CM_KERNEL,    /* Assumes all code and data fits in the high 31 bits.  */
2174   CM_MEDIUM,    /* Assumes code fits in the low 31 bits; data unlimited.  */
2175   CM_LARGE,     /* No assumptions.  */
2176   CM_SMALL_PIC, /* Assumes code+data+got/plt fits in a 31 bit region.  */
2177   CM_MEDIUM_PIC,/* Assumes code+got/plt fits in a 31 bit region.  */
2178   CM_LARGE_PIC  /* No assumptions.  */
2179 };
2180
2181 extern enum cmodel ix86_cmodel;
2182
2183 /* Size of the RED_ZONE area.  */
2184 #define RED_ZONE_SIZE 128
2185 /* Reserved area of the red zone for temporaries.  */
2186 #define RED_ZONE_RESERVE 8
2187
2188 enum asm_dialect {
2189   ASM_ATT,
2190   ASM_INTEL
2191 };
2192
2193 extern enum asm_dialect ix86_asm_dialect;
2194 extern unsigned int ix86_preferred_stack_boundary;
2195 extern unsigned int ix86_incoming_stack_boundary;
2196 extern int ix86_branch_cost, ix86_section_threshold;
2197
2198 /* Smallest class containing REGNO.  */
2199 extern enum reg_class const regclass_map[FIRST_PSEUDO_REGISTER];
2200
2201 extern rtx ix86_compare_op0;    /* operand 0 for comparisons */
2202 extern rtx ix86_compare_op1;    /* operand 1 for comparisons */
2203
2204 enum ix86_fpcmp_strategy {
2205   IX86_FPCMP_SAHF,
2206   IX86_FPCMP_COMI,
2207   IX86_FPCMP_ARITH
2208 };
2209 \f
2210 /* To properly truncate FP values into integers, we need to set i387 control
2211    word.  We can't emit proper mode switching code before reload, as spills
2212    generated by reload may truncate values incorrectly, but we still can avoid
2213    redundant computation of new control word by the mode switching pass.
2214    The fldcw instructions are still emitted redundantly, but this is probably
2215    not going to be noticeable problem, as most CPUs do have fast path for
2216    the sequence.
2217
2218    The machinery is to emit simple truncation instructions and split them
2219    before reload to instructions having USEs of two memory locations that
2220    are filled by this code to old and new control word.
2221
2222    Post-reload pass may be later used to eliminate the redundant fildcw if
2223    needed.  */
2224
2225 enum ix86_entity
2226 {
2227   I387_TRUNC = 0,
2228   I387_FLOOR,
2229   I387_CEIL,
2230   I387_MASK_PM,
2231   MAX_386_ENTITIES
2232 };
2233
2234 enum ix86_stack_slot
2235 {
2236   SLOT_VIRTUAL = 0,
2237   SLOT_TEMP,
2238   SLOT_CW_STORED,
2239   SLOT_CW_TRUNC,
2240   SLOT_CW_FLOOR,
2241   SLOT_CW_CEIL,
2242   SLOT_CW_MASK_PM,
2243   MAX_386_STACK_LOCALS
2244 };
2245
2246 /* Define this macro if the port needs extra instructions inserted
2247    for mode switching in an optimizing compilation.  */
2248
2249 #define OPTIMIZE_MODE_SWITCHING(ENTITY) \
2250    ix86_optimize_mode_switching[(ENTITY)]
2251
2252 /* If you define `OPTIMIZE_MODE_SWITCHING', you have to define this as
2253    initializer for an array of integers.  Each initializer element N
2254    refers to an entity that needs mode switching, and specifies the
2255    number of different modes that might need to be set for this
2256    entity.  The position of the initializer in the initializer -
2257    starting counting at zero - determines the integer that is used to
2258    refer to the mode-switched entity in question.  */
2259
2260 #define NUM_MODES_FOR_MODE_SWITCHING \
2261    { I387_CW_ANY, I387_CW_ANY, I387_CW_ANY, I387_CW_ANY }
2262
2263 /* ENTITY is an integer specifying a mode-switched entity.  If
2264    `OPTIMIZE_MODE_SWITCHING' is defined, you must define this macro to
2265    return an integer value not larger than the corresponding element
2266    in `NUM_MODES_FOR_MODE_SWITCHING', to denote the mode that ENTITY
2267    must be switched into prior to the execution of INSN. */
2268
2269 #define MODE_NEEDED(ENTITY, I) ix86_mode_needed ((ENTITY), (I))
2270
2271 /* This macro specifies the order in which modes for ENTITY are
2272    processed.  0 is the highest priority.  */
2273
2274 #define MODE_PRIORITY_TO_MODE(ENTITY, N) (N)
2275
2276 /* Generate one or more insns to set ENTITY to MODE.  HARD_REG_LIVE
2277    is the set of hard registers live at the point where the insn(s)
2278    are to be inserted.  */
2279
2280 #define EMIT_MODE_SET(ENTITY, MODE, HARD_REGS_LIVE)                     \
2281   ((MODE) != I387_CW_ANY && (MODE) != I387_CW_UNINITIALIZED             \
2282    ? emit_i387_cw_initialization (MODE), 0                              \
2283    : 0)
2284
2285 \f
2286 /* Avoid renaming of stack registers, as doing so in combination with
2287    scheduling just increases amount of live registers at time and in
2288    the turn amount of fxch instructions needed.
2289
2290    ??? Maybe Pentium chips benefits from renaming, someone can try....  */
2291
2292 #define HARD_REGNO_RENAME_OK(SRC, TARGET)  \
2293   (! IN_RANGE ((SRC), FIRST_STACK_REG, LAST_STACK_REG))
2294
2295 \f
2296 #define FASTCALL_PREFIX '@'
2297 \f
2298 /* Machine specific CFA tracking during prologue/epilogue generation.  */
2299
2300 #ifndef USED_FOR_TARGET
2301 struct GTY(()) machine_cfa_state
2302 {
2303   rtx reg;
2304   HOST_WIDE_INT offset;
2305 };
2306
2307 struct GTY(()) machine_function {
2308   struct stack_local_entry *stack_locals;
2309   const char *some_ld_name;
2310   int varargs_gpr_size;
2311   int varargs_fpr_size;
2312   int optimize_mode_switching[MAX_386_ENTITIES];
2313
2314   /* Number of saved registers USE_FAST_PROLOGUE_EPILOGUE
2315      has been computed for.  */
2316   int use_fast_prologue_epilogue_nregs;
2317
2318   /* This value is used for amd64 targets and specifies the current abi
2319      to be used. MS_ABI means ms abi. Otherwise SYSV_ABI means sysv abi.  */
2320   ENUM_BITFIELD(calling_abi) call_abi : 8;
2321
2322   /* Nonzero if the function accesses a previous frame.  */
2323   BOOL_BITFIELD accesses_prev_frame : 1;
2324
2325   /* Nonzero if the function requires a CLD in the prologue.  */
2326   BOOL_BITFIELD needs_cld : 1;
2327
2328   /* Set by ix86_compute_frame_layout and used by prologue/epilogue
2329      expander to determine the style used.  */
2330   BOOL_BITFIELD use_fast_prologue_epilogue : 1;
2331
2332   /* If true, the current function needs the default PIC register, not
2333      an alternate register (on x86) and must not use the red zone (on
2334      x86_64), even if it's a leaf function.  We don't want the
2335      function to be regarded as non-leaf because TLS calls need not
2336      affect register allocation.  This flag is set when a TLS call
2337      instruction is expanded within a function, and never reset, even
2338      if all such instructions are optimized away.  Use the
2339      ix86_current_function_calls_tls_descriptor macro for a better
2340      approximation.  */
2341   BOOL_BITFIELD tls_descriptor_call_expanded_p : 1;
2342
2343   /* If true, the current function has a STATIC_CHAIN is placed on the
2344      stack below the return address.  */
2345   BOOL_BITFIELD static_chain_on_stack : 1;
2346
2347   /* The CFA state at the end of the prologue.  */
2348   struct machine_cfa_state cfa;
2349 };
2350 #endif
2351
2352 #define ix86_stack_locals (cfun->machine->stack_locals)
2353 #define ix86_varargs_gpr_size (cfun->machine->varargs_gpr_size)
2354 #define ix86_varargs_fpr_size (cfun->machine->varargs_fpr_size)
2355 #define ix86_optimize_mode_switching (cfun->machine->optimize_mode_switching)
2356 #define ix86_current_function_needs_cld (cfun->machine->needs_cld)
2357 #define ix86_tls_descriptor_calls_expanded_in_cfun \
2358   (cfun->machine->tls_descriptor_call_expanded_p)
2359 /* Since tls_descriptor_call_expanded is not cleared, even if all TLS
2360    calls are optimized away, we try to detect cases in which it was
2361    optimized away.  Since such instructions (use (reg REG_SP)), we can
2362    verify whether there's any such instruction live by testing that
2363    REG_SP is live.  */
2364 #define ix86_current_function_calls_tls_descriptor \
2365   (ix86_tls_descriptor_calls_expanded_in_cfun && df_regs_ever_live_p (SP_REG))
2366 #define ix86_cfa_state (&cfun->machine->cfa)
2367 #define ix86_static_chain_on_stack (cfun->machine->static_chain_on_stack)
2368
2369 /* Control behavior of x86_file_start.  */
2370 #define X86_FILE_START_VERSION_DIRECTIVE false
2371 #define X86_FILE_START_FLTUSED false
2372
2373 /* Flag to mark data that is in the large address area.  */
2374 #define SYMBOL_FLAG_FAR_ADDR            (SYMBOL_FLAG_MACH_DEP << 0)
2375 #define SYMBOL_REF_FAR_ADDR_P(X)        \
2376         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_FAR_ADDR) != 0)
2377
2378 /* Flags to mark dllimport/dllexport.  Used by PE ports, but handy to
2379    have defined always, to avoid ifdefing.  */
2380 #define SYMBOL_FLAG_DLLIMPORT           (SYMBOL_FLAG_MACH_DEP << 1)
2381 #define SYMBOL_REF_DLLIMPORT_P(X) \
2382         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_DLLIMPORT) != 0)
2383
2384 #define SYMBOL_FLAG_DLLEXPORT           (SYMBOL_FLAG_MACH_DEP << 2)
2385 #define SYMBOL_REF_DLLEXPORT_P(X) \
2386         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_DLLEXPORT) != 0)
2387
2388 /*
2389 Local variables:
2390 version-control: t
2391 End:
2392 */