OSDN Git Service

* target.h (enum opt_levels, struct default_options): New.
[pf3gnuchains/gcc-fork.git] / gcc / config / crx / crx.h
1 /* Definitions of target machine for GNU compiler, for CRX.
2    Copyright (C) 1991, 1993, 1994, 1995, 1996, 1997, 1998, 1999, 2000,
3    2001, 2002, 2003, 2004, 2005, 2006, 2007, 2008, 2009, 2010
4    Free Software Foundation, Inc.
5
6    This file is part of GCC.
7
8    GCC is free software; you can redistribute it and/or modify it
9    under the terms of the GNU General Public License as published
10    by the Free Software Foundation; either version 3, or (at your
11    option) any later version.
12
13    GCC is distributed in the hope that it will be useful, but WITHOUT
14    ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
15    or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
16    License for more details.
17
18    You should have received a copy of the GNU General Public License
19    along with GCC; see the file COPYING3.  If not see
20    <http://www.gnu.org/licenses/>.  */
21
22 #ifndef GCC_CRX_H
23 #define GCC_CRX_H
24
25 /*****************************************************************************/
26 /* CONTROLLING THE DRIVER                                                    */
27 /*****************************************************************************/
28
29 #define CC1PLUS_SPEC "%{!frtti:-fno-rtti} \
30     %{!fenforce-eh-specs:-fno-enforce-eh-specs} \
31     %{!fexceptions:-fno-exceptions} \
32     %{!fthreadsafe-statics:-fno-threadsafe-statics}"
33
34 #undef  STARTFILE_SPEC
35 #define STARTFILE_SPEC "crti.o%s crtbegin.o%s"
36
37 #undef  ENDFILE_SPEC
38 #define ENDFILE_SPEC "crtend.o%s crtn.o%s"
39
40 #undef MATH_LIBRARY
41 #define MATH_LIBRARY ""
42
43 /*****************************************************************************/
44 /* RUN-TIME TARGET SPECIFICATION                                             */
45 /*****************************************************************************/
46
47 #ifndef TARGET_CPU_CPP_BUILTINS
48 #define TARGET_CPU_CPP_BUILTINS()                               \
49 do {                                                            \
50      builtin_define("__CRX__");                                 \
51      builtin_define("__CR__");                                  \
52 } while (0)
53 #endif
54
55 #define TARGET_VERSION fputs (" (CRX/ELF)", stderr);
56
57 /*****************************************************************************/
58 /* STORAGE LAYOUT                                                            */
59 /*****************************************************************************/
60
61 #define BITS_BIG_ENDIAN  0
62
63 #define BYTES_BIG_ENDIAN 0
64
65 #define WORDS_BIG_ENDIAN 0
66
67 #define UNITS_PER_WORD 4
68
69 #define POINTER_SIZE 32
70
71 #define PARM_BOUNDARY 32
72
73 #define STACK_BOUNDARY 32
74
75 #define FUNCTION_BOUNDARY 32
76
77 #define STRUCTURE_SIZE_BOUNDARY 32
78
79 #define BIGGEST_ALIGNMENT 32
80
81 /* In CRX arrays of chars are word-aligned, so strcpy() will be faster.  */
82 #define DATA_ALIGNMENT(TYPE, ALIGN) \
83   (TREE_CODE (TYPE) == ARRAY_TYPE && TYPE_MODE (TREE_TYPE (TYPE)) == QImode \
84    && (ALIGN) < BITS_PER_WORD \
85    ? (BITS_PER_WORD) : (ALIGN))
86
87 /* In CRX strings are word-aligned so strcpy from constants will be faster. */
88 #define CONSTANT_ALIGNMENT(CONSTANT, ALIGN) \
89   (TREE_CODE (CONSTANT) == STRING_CST && (ALIGN) < BITS_PER_WORD \
90    ? (BITS_PER_WORD) : (ALIGN))
91
92 #define STRICT_ALIGNMENT 0
93
94 #define PCC_BITFIELD_TYPE_MATTERS 1
95
96 /*****************************************************************************/
97 /* LAYOUT OF SOURCE LANGUAGE DATA TYPES                                      */
98 /*****************************************************************************/
99
100 #define INT_TYPE_SIZE           32
101
102 #define SHORT_TYPE_SIZE         16
103
104 #define LONG_TYPE_SIZE          32
105
106 #define LONG_LONG_TYPE_SIZE     64
107
108 #define FLOAT_TYPE_SIZE         32
109
110 #define DOUBLE_TYPE_SIZE        64
111
112 #define LONG_DOUBLE_TYPE_SIZE   64
113
114 #define DEFAULT_SIGNED_CHAR     1
115
116 #define SIZE_TYPE               "unsigned int"
117
118 #define PTRDIFF_TYPE            "int"
119
120 /*****************************************************************************/
121 /* REGISTER USAGE.                                                           */
122 /*****************************************************************************/
123
124 #define FIRST_PSEUDO_REGISTER   19
125
126 /* On the CRX, only the stack pointer (r15) is such. */
127 #define FIXED_REGISTERS \
128   { \
129  /* r0  r1  r2  r3  r4  r5  r6  r7  r8  r9  r10 */  \
130     0,  0,  0,  0,  0,  0,  0,  0,  0,  0,  0,      \
131  /* r11 r12 r13 ra  sp  r16 r17 cc */               \
132     0,  0,  0,  0,  1,  0,  0,  1                   \
133   }
134
135 /* On the CRX, calls clobbers r0-r6 (scratch registers), ra (the return address)
136  * and sp - (the stack pointer which is fixed). */
137 #define CALL_USED_REGISTERS \
138   { \
139  /* r0  r1  r2  r3  r4  r5  r6  r7  r8  r9  r10 */  \
140     1,  1,  1,  1,  1,  1,  1,  0,  0,  0,  0,      \
141  /* r11 r12 r13 ra  sp  r16 r17 cc */               \
142     0,  0,  0,  1,  1,  1,  1,  1                   \
143   }
144
145 #define HARD_REGNO_NREGS(REGNO, MODE) \
146     ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
147
148 /* On the CRX architecture, HILO regs can only hold SI mode. */
149 #define HARD_REGNO_MODE_OK(REGNO, MODE) crx_hard_regno_mode_ok(REGNO, MODE)
150
151 /* So far no patterns for moving CCMODE data are available */
152 #define AVOID_CCMODE_COPIES
153
154 /* Interrupt functions can only use registers that have already been saved by
155  * the prologue, even if they would normally be call-clobbered. */
156 #define HARD_REGNO_RENAME_OK(SRC, DEST) \
157   (!crx_interrupt_function_p () || df_regs_ever_live_p (DEST))
158
159 #define MODES_TIEABLE_P(MODE1, MODE2)  1
160
161 enum reg_class
162 {
163   NO_REGS,
164   LO_REGS,
165   HI_REGS,
166   HILO_REGS,
167   NOSP_REGS,
168   GENERAL_REGS,
169   ALL_REGS,
170   LIM_REG_CLASSES
171 };
172
173 #define N_REG_CLASSES (int) LIM_REG_CLASSES
174
175 /* The following macro defines cover classes for Integrated Register
176    Allocator.  Cover classes is a set of non-intersected register
177    classes covering all hard registers used for register allocation
178    purpose.  Any move between two registers of a cover class should be
179    cheaper than load or store of the registers.  The macro value is
180    array of register classes with LIM_REG_CLASSES used as the end
181    marker.  */
182
183 #define IRA_COVER_CLASSES         \
184 {                                 \
185    GENERAL_REGS, LIM_REG_CLASSES  \
186
187
188 #define REG_CLASS_NAMES \
189   {                     \
190     "NO_REGS",          \
191     "LO_REGS",          \
192     "HI_REGS",          \
193     "HILO_REGS",        \
194     "NOSP_REGS",        \
195     "GENERAL_REGS",     \
196     "ALL_REGS"          \
197   }
198
199 #define REG_CLASS_CONTENTS                              \
200   {                                                     \
201     {0x00000000}, /* NO_REGS                    */      \
202     {0x00010000}, /* LO_REGS :          16      */      \
203     {0x00020000}, /* HI_REGS :          17      */      \
204     {0x00030000}, /* HILO_REGS :        16, 17  */      \
205     {0x00007fff}, /* NOSP_REGS :        0 - 14  */      \
206     {0x0000ffff}, /* GENERAL_REGS :     0 - 15  */      \
207     {0x0007ffff}  /* ALL_REGS :         0 - 18  */      \
208   }
209
210 #define REGNO_REG_CLASS(REGNO)  crx_regno_reg_class(REGNO)
211
212 #define BASE_REG_CLASS          GENERAL_REGS
213
214 #define INDEX_REG_CLASS         GENERAL_REGS
215
216 #define REG_CLASS_FROM_LETTER(C)        \
217   ((C) == 'b' ? NOSP_REGS :             \
218    (C) == 'l' ? LO_REGS :               \
219    (C) == 'h' ? HI_REGS :               \
220    (C) == 'k' ? HILO_REGS :             \
221   NO_REGS)
222
223 #define REGNO_OK_FOR_BASE_P(REGNO) \
224   ((REGNO) < 16 \
225    || (reg_renumber && (unsigned)reg_renumber[REGNO] < 16))
226
227 #define REGNO_OK_FOR_INDEX_P(REGNO)        REGNO_OK_FOR_BASE_P(REGNO)
228
229 #define SECONDARY_RELOAD_CLASS(CLASS, MODE, X) \
230   crx_secondary_reload_class (CLASS, MODE, X)
231
232 #define CLASS_MAX_NREGS(CLASS, MODE) \
233     (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD
234
235 #define SIGNED_INT_FITS_N_BITS(imm, N) \
236   ((((imm) < ((long long)1<<((N)-1))) && ((imm) >= -((long long)1<<((N)-1)))) ? 1 : 0)
237
238 #define UNSIGNED_INT_FITS_N_BITS(imm, N) \
239   (((imm) < ((long long)1<<(N)) && (imm) >= (long long)0) ? 1 : 0)
240
241 #define HILO_REGNO_P(regno) \
242   (reg_classes_intersect_p(REGNO_REG_CLASS(regno), HILO_REGS))
243
244 #define INT_CST4(VALUE) \
245   (((VALUE) >= -1 && (VALUE) <= 4) || (VALUE) == -4 \
246   || (VALUE) == 7 || (VALUE) == 8 || (VALUE) == 16 || (VALUE) == 32 \
247   || (VALUE) == 20 || (VALUE) == 12 || (VALUE) == 48)
248
249 #define CONST_OK_FOR_LETTER_P(VALUE, C)                         \
250   /* Legal const for store immediate instructions */            \
251   ((C) == 'I' ? UNSIGNED_INT_FITS_N_BITS(VALUE, 3) :            \
252    (C) == 'J' ? UNSIGNED_INT_FITS_N_BITS(VALUE, 4) :            \
253    (C) == 'K' ? UNSIGNED_INT_FITS_N_BITS(VALUE, 5) :            \
254    (C) == 'L' ? INT_CST4(VALUE) :                               \
255   0)
256
257 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)  \
258   ((C) == 'G' ? crx_const_double_ok (VALUE) :   \
259   0)
260
261 /*****************************************************************************/
262 /* STACK LAYOUT AND CALLING CONVENTIONS.                                     */
263 /*****************************************************************************/
264
265 #define STACK_GROWS_DOWNWARD
266
267 #define STARTING_FRAME_OFFSET  0
268
269 #define STACK_POINTER_REGNUM    15
270
271 #define FRAME_POINTER_REGNUM    13
272
273 #define ARG_POINTER_REGNUM      12
274
275 #define STATIC_CHAIN_REGNUM     1
276
277 #define RETURN_ADDRESS_REGNUM   14
278
279 #define FIRST_PARM_OFFSET(FNDECL)  0
280
281 #define ELIMINABLE_REGS \
282   { \
283     { ARG_POINTER_REGNUM,   STACK_POINTER_REGNUM}, \
284     { ARG_POINTER_REGNUM,   FRAME_POINTER_REGNUM}, \
285     { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM}  \
286   }
287
288 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
289   do {                                                                  \
290     (OFFSET) = crx_initial_elimination_offset ((FROM), (TO));           \
291   } while (0)
292
293 /*****************************************************************************/
294 /* PASSING FUNCTION ARGUMENTS                                                */
295 /*****************************************************************************/
296
297 #define ACCUMULATE_OUTGOING_ARGS (TARGET_NO_PUSH_ARGS)
298
299 #define PUSH_ARGS (!TARGET_NO_PUSH_ARGS)
300
301 #define PUSH_ROUNDING(BYTES) (((BYTES) + 3) & ~3)
302
303 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
304   ((rtx) crx_function_arg(&(CUM), (MODE), (TYPE), (NAMED)))
305
306 #ifndef CUMULATIVE_ARGS
307 struct cumulative_args
308 {
309   int ints;
310 };
311
312 #define CUMULATIVE_ARGS struct cumulative_args
313 #endif
314
315 /* On the CRX architecture, Varargs routines should receive their parameters on
316  * the stack.  */
317
318 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
319   crx_init_cumulative_args(&(CUM), (FNTYPE), (LIBNAME))
320
321 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED) \
322   crx_function_arg_advance(&(CUM), (MODE), (TYPE), (NAMED))
323
324 #define FUNCTION_ARG_REGNO_P(REGNO)  crx_function_arg_regno_p(REGNO)
325
326 /*****************************************************************************/
327 /* RETURNING FUNCTION VALUE                                                  */
328 /*****************************************************************************/
329
330 /* On the CRX, the return value is in R0 */
331
332 #define FUNCTION_VALUE(VALTYPE, FUNC) \
333         gen_rtx_REG(TYPE_MODE (VALTYPE), 0)
334
335 #define LIBCALL_VALUE(MODE)     gen_rtx_REG (MODE, 0)
336
337 #define FUNCTION_VALUE_REGNO_P(N)       ((N) == 0)
338
339 #define CRX_STRUCT_VALUE_REGNUM  0
340
341 /*****************************************************************************/
342 /* GENERATING CODE FOR PROFILING - NOT IMPLEMENTED                           */
343 /*****************************************************************************/
344
345 #undef  FUNCTION_PROFILER
346 #define FUNCTION_PROFILER(STREAM, LABELNO)      \
347 {                                               \
348     sorry ("Profiler support for CRX");         \
349 }
350         
351 /*****************************************************************************/
352 /* TRAMPOLINES FOR NESTED FUNCTIONS - NOT SUPPORTED                          */
353 /*****************************************************************************/
354
355 #define TRAMPOLINE_SIZE 32
356
357 /*****************************************************************************/
358 /* ADDRESSING MODES                                                          */
359 /*****************************************************************************/
360
361 #define CONSTANT_ADDRESS_P(X)                                           \
362   (GET_CODE (X) == LABEL_REF                                            \
363    || GET_CODE (X) == SYMBOL_REF                                        \
364    || GET_CODE (X) == CONST                                             \
365    || GET_CODE (X) == CONST_INT)
366
367 #define MAX_REGS_PER_ADDRESS 2
368
369 #define HAVE_POST_INCREMENT  1
370 #define HAVE_POST_DECREMENT  1
371 #define HAVE_POST_MODIFY_DISP 1
372 #define HAVE_POST_MODIFY_REG 0
373
374 #ifdef REG_OK_STRICT
375 #define REG_OK_FOR_BASE_P(X)    REGNO_OK_FOR_BASE_P (REGNO (X))
376 #define REG_OK_FOR_INDEX_P(X)   REGNO_OK_FOR_INDEX_P (REGNO (X))
377 #else
378 #define REG_OK_FOR_BASE_P(X)    1
379 #define REG_OK_FOR_INDEX_P(X)   1
380 #endif /* REG_OK_STRICT */
381
382 #define LEGITIMATE_CONSTANT_P(X)  1
383
384 /*****************************************************************************/
385 /* CONDITION CODE STATUS                                                     */
386 /*****************************************************************************/
387
388 /*****************************************************************************/
389 /* RELATIVE COSTS OF OPERATIONS                                              */
390 /*****************************************************************************/
391
392 #define MEMORY_MOVE_COST(MODE, CLASS, IN) crx_memory_move_cost(MODE, CLASS, IN)
393 /* Moving to processor register flushes pipeline - thus asymmetric */
394 #define REGISTER_MOVE_COST(MODE, FROM, TO) ((TO != GENERAL_REGS) ? 8 : 2)
395 /* Assume best case (branch predicted) */
396 #define BRANCH_COST(speed_p, predictable_p) 2
397
398 #define SLOW_BYTE_ACCESS  1
399
400 /*****************************************************************************/
401 /* DIVIDING THE OUTPUT INTO SECTIONS                                         */
402 /*****************************************************************************/
403
404 #define TEXT_SECTION_ASM_OP     "\t.section\t.text"
405
406 #define DATA_SECTION_ASM_OP     "\t.section\t.data"
407
408 #define BSS_SECTION_ASM_OP      "\t.section\t.bss"
409
410 /*****************************************************************************/
411 /* POSITION INDEPENDENT CODE                                                 */
412 /*****************************************************************************/
413
414 #define PIC_OFFSET_TABLE_REGNUM  12
415
416 #define LEGITIMATE_PIC_OPERAND_P(X)  1
417
418 /*****************************************************************************/
419 /* ASSEMBLER FORMAT                                                          */
420 /*****************************************************************************/
421
422 #define GLOBAL_ASM_OP "\t.globl\t"
423
424 #undef  USER_LABEL_PREFIX
425 #define USER_LABEL_PREFIX "_"
426
427 #undef  ASM_OUTPUT_LABELREF
428 #define ASM_OUTPUT_LABELREF(STREAM, NAME) \
429   asm_fprintf (STREAM, "%U%s", (*targetm.strip_name_encoding) (NAME));
430
431 #undef  ASM_APP_ON
432 #define ASM_APP_ON   "#APP\n"
433
434 #undef  ASM_APP_OFF
435 #define ASM_APP_OFF  "#NO_APP\n"
436
437 /*****************************************************************************/
438 /* INSTRUCTION OUTPUT                                                        */
439 /*****************************************************************************/
440
441 #define REGISTER_NAMES \
442   { \
443     "r0",  "r1",  "r2",  "r3",  "r4",  "r5",  "r6",  "r7", \
444     "r8",  "r9",  "r10", "r11", "r12", "r13", "ra",  "sp", \
445     "lo",  "hi",  "cc" \
446   }
447
448 #define PRINT_OPERAND(STREAM, X, CODE) \
449   crx_print_operand(STREAM, X, CODE)
450
451 #define PRINT_OPERAND_ADDRESS(STREAM, ADDR) \
452   crx_print_operand_address(STREAM, ADDR)
453
454 /*****************************************************************************/
455 /* OUTPUT OF DISPATCH TABLES                                                 */
456 /*****************************************************************************/
457
458 #define ASM_OUTPUT_ADDR_VEC_ELT(STREAM, VALUE) \
459   asm_fprintf ((STREAM), "\t.long\t.L%d\n", (VALUE))
460
461 /*****************************************************************************/
462 /* ALIGNMENT IN ASSEMBLER FILE                                               */
463 /*****************************************************************************/
464
465 #define ASM_OUTPUT_ALIGN(STREAM, POWER) \
466   asm_fprintf ((STREAM), "\t.align\t%d\n", 1 << (POWER))
467
468 /*****************************************************************************/
469 /* MISCELLANEOUS PARAMETERS                                                  */
470 /*****************************************************************************/
471
472 #define CASE_VECTOR_MODE  Pmode
473
474 #define MOVE_MAX 4
475
476 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC)  1
477
478 #define STORE_FLAG_VALUE  1
479
480 #define Pmode           SImode
481
482 #define FUNCTION_MODE   QImode
483
484 #endif /* ! GCC_CRX_H */