OSDN Git Service

* config/bfin/bfin.h (TARGET_CPU_CPP_BUILTINS): Define __bfin__
[pf3gnuchains/gcc-fork.git] / gcc / config / bfin / bfin.h
1 /* Definitions for the Blackfin port.
2    Copyright (C) 2005  Free Software Foundation, Inc.
3    Contributed by Analog Devices.
4
5    This file is part of GCC.
6
7    GCC is free software; you can redistribute it and/or modify it
8    under the terms of the GNU General Public License as published
9    by the Free Software Foundation; either version 2, or (at your
10    option) any later version.
11
12    GCC is distributed in the hope that it will be useful, but WITHOUT
13    ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
14    or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
15    License for more details.
16
17    You should have received a copy of the GNU General Public License
18    along with GCC; see the file COPYING.  If not, write to
19    the Free Software Foundation, 51 Franklin Street, Fifth Floor,
20    Boston, MA 02110-1301, USA.  */
21
22 #ifndef _BFIN_CONFIG
23 #define _BFIN_CONFIG
24
25 #define OBJECT_FORMAT_ELF
26
27 #define BRT 1
28 #define BRF 0
29
30 /* Print subsidiary information on the compiler version in use.  */
31 #define TARGET_VERSION fprintf (stderr, " (BlackFin bfin)")
32
33 /* Run-time compilation parameters selecting different hardware subsets.  */
34
35 extern int target_flags;
36
37 /* Predefinition in the preprocessor for this target machine */
38 #ifndef TARGET_CPU_CPP_BUILTINS
39 #define TARGET_CPU_CPP_BUILTINS()               \
40   do                                            \
41     {                                           \
42       builtin_define ("bfin");                  \
43       builtin_define ("BFIN");                  \
44       builtin_define ("__bfin__");              \
45       builtin_define ("__BFIN__");              \
46       builtin_define ("__ADSPBLACKFIN__");      \
47       if (TARGET_FDPIC)                         \
48         builtin_define ("__BFIN_FDPIC__");      \
49       if (TARGET_ID_SHARED_LIBRARY)             \
50         builtin_define ("__ID_SHARED_LIB__");   \
51     }                                           \
52   while (0)
53 #endif
54
55 #define DRIVER_SELF_SPECS SUBTARGET_DRIVER_SELF_SPECS   "\
56  %{mfdpic:%{!fpic:%{!fpie:%{!fPIC:%{!fPIE:\
57             %{!fno-pic:%{!fno-pie:%{!fno-PIC:%{!fno-PIE:-fpie}}}}}}}}} \
58 "
59 #ifndef SUBTARGET_DRIVER_SELF_SPECS
60 # define SUBTARGET_DRIVER_SELF_SPECS
61 #endif
62
63 #define LINK_GCC_C_SEQUENCE_SPEC \
64   "%{mfdpic:%{!static: %L} %{static: %G %L %G}} \
65   %{!mfdpic:%G %L %G}"
66
67 /* A C string constant that tells the GCC driver program options to pass to
68    the assembler.  It can also specify how to translate options you give to GNU
69    CC into options for GCC to pass to the assembler.  See the file `sun3.h'
70    for an example of this.
71
72    Do not define this macro if it does not need to do anything.
73
74    Defined in svr4.h.  */
75 #undef  ASM_SPEC
76 #define ASM_SPEC "\
77 %{G*} %{v} %{n} %{T} %{Ym,*} %{Yd,*} %{Wa,*:%*} \
78     %{mno-fdpic:-mnopic} %{mfdpic}"
79
80 #define LINK_SPEC "\
81 %{h*} %{v:-V} \
82 %{b} \
83 %{mfdpic:-melf32bfinfd -z text} \
84 %{static:-dn -Bstatic} \
85 %{shared:-G -Bdynamic} \
86 %{symbolic:-Bsymbolic} \
87 %{G*} \
88 %{YP,*} \
89 %{Qy:} %{!Qn:-Qy} \
90 -init __init -fini __fini "
91
92 /* Generate DSP instructions, like DSP halfword loads */
93 #define TARGET_DSP                      (1)
94
95 #define TARGET_DEFAULT (MASK_SPECLD_ANOMALY | MASK_CSYNC_ANOMALY)
96
97 /* Maximum number of library ids we permit */
98 #define MAX_LIBRARY_ID 255
99
100 extern const char *bfin_library_id_string;
101
102 /* Sometimes certain combinations of command options do not make
103    sense on a particular target machine.  You can define a macro
104    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
105    defined, is executed once just after all the command options have
106    been parsed.
107  
108    Don't use this macro to turn on various extra optimizations for
109    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.  */
110  
111 #define OVERRIDE_OPTIONS override_options ()
112
113 #define FUNCTION_MODE    SImode
114 #define Pmode            SImode
115
116 /* store-condition-codes instructions store 0 for false
117    This is the value stored for true.  */
118 #define STORE_FLAG_VALUE 1
119
120 /* Define this if pushing a word on the stack
121    makes the stack pointer a smaller address.  */
122 #define STACK_GROWS_DOWNWARD
123
124 #define STACK_PUSH_CODE PRE_DEC
125
126 /* Define this to nonzero if the nominal address of the stack frame
127    is at the high-address end of the local variables;
128    that is, each additional local variable allocated
129    goes at a more negative offset in the frame.  */
130 #define FRAME_GROWS_DOWNWARD 1
131
132 /* We define a dummy ARGP register; the parameters start at offset 0 from
133    it. */
134 #define FIRST_PARM_OFFSET(DECL) 0
135
136 /* Offset within stack frame to start allocating local variables at.
137    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
138    first local allocated.  Otherwise, it is the offset to the BEGINNING
139    of the first local allocated.  */
140 #define STARTING_FRAME_OFFSET 0
141
142 /* Register to use for pushing function arguments.  */
143 #define STACK_POINTER_REGNUM REG_P6
144
145 /* Base register for access to local variables of the function.  */
146 #define FRAME_POINTER_REGNUM REG_P7
147
148 /* A dummy register that will be eliminated to either FP or SP.  */
149 #define ARG_POINTER_REGNUM REG_ARGP
150
151 /* `PIC_OFFSET_TABLE_REGNUM'
152      The register number of the register used to address a table of
153      static data addresses in memory.  In some cases this register is
154      defined by a processor's "application binary interface" (ABI).
155      When this macro is defined, RTL is generated for this register
156      once, as with the stack pointer and frame pointer registers.  If
157      this macro is not defined, it is up to the machine-dependent files
158      to allocate such a register (if necessary). */
159 #define PIC_OFFSET_TABLE_REGNUM (REG_P5)
160
161 #define FDPIC_FPTR_REGNO REG_P1
162 #define FDPIC_REGNO REG_P3
163 #define OUR_FDPIC_REG   get_hard_reg_initial_val (SImode, FDPIC_REGNO)
164
165 /* A static chain register for nested functions.  We need to use a
166    call-clobbered register for this.  */
167 #define STATIC_CHAIN_REGNUM REG_P2
168
169 /* Define this if functions should assume that stack space has been
170    allocated for arguments even when their values are passed in
171    registers.
172
173    The value of this macro is the size, in bytes, of the area reserved for
174    arguments passed in registers.
175
176    This space can either be allocated by the caller or be a part of the
177    machine-dependent stack frame: `OUTGOING_REG_PARM_STACK_SPACE'
178    says which.  */
179 #define FIXED_STACK_AREA 12
180 #define REG_PARM_STACK_SPACE(FNDECL) FIXED_STACK_AREA
181
182 /* Define this if the above stack space is to be considered part of the
183  * space allocated by the caller.  */
184 #define OUTGOING_REG_PARM_STACK_SPACE
185           
186 /* Define this if the maximum size of all the outgoing args is to be
187    accumulated and pushed during the prologue.  The amount can be
188    found in the variable current_function_outgoing_args_size. */ 
189 #define ACCUMULATE_OUTGOING_ARGS 1
190
191 /* Value should be nonzero if functions must have frame pointers.
192    Zero means the frame pointer need not be set up (and parms
193    may be accessed via the stack pointer) in functions that seem suitable.
194    This is computed in `reload', in reload1.c.  
195 */
196 #define FRAME_POINTER_REQUIRED (bfin_frame_pointer_required ())
197
198 /*#define DATA_ALIGNMENT(TYPE, BASIC-ALIGN) for arrays.. */
199
200 /* Make strings word-aligned so strcpy from constants will be faster.  */
201 #define CONSTANT_ALIGNMENT(EXP, ALIGN)  \
202   (TREE_CODE (EXP) == STRING_CST        \
203    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))    
204
205 #define TRAMPOLINE_SIZE (TARGET_FDPIC ? 30 : 18)
206 #define TRAMPOLINE_TEMPLATE(FILE)                                       \
207   if (TARGET_FDPIC)                                                     \
208     {                                                                   \
209       fprintf(FILE, "\t.dd\t0x00000000\n"); /* 0 */                     \
210       fprintf(FILE, "\t.dd\t0x00000000\n"); /* 0 */                     \
211       fprintf(FILE, "\t.dd\t0x0000e109\n"); /* p1.l = fn low */         \
212       fprintf(FILE, "\t.dd\t0x0000e149\n"); /* p1.h = fn high */        \
213       fprintf(FILE, "\t.dd\t0x0000e10a\n"); /* p2.l = sc low */         \
214       fprintf(FILE, "\t.dd\t0x0000e14a\n"); /* p2.h = sc high */        \
215       fprintf(FILE, "\t.dw\t0xac4b\n"); /* p3 = [p1 + 4] */             \
216       fprintf(FILE, "\t.dw\t0x9149\n"); /* p1 = [p1] */                 \
217       fprintf(FILE, "\t.dw\t0x0051\n"); /* jump (p1)*/                  \
218     }                                                                   \
219   else                                                                  \
220     {                                                                   \
221       fprintf(FILE, "\t.dd\t0x0000e109\n"); /* p1.l = fn low */         \
222       fprintf(FILE, "\t.dd\t0x0000e149\n"); /* p1.h = fn high */        \
223       fprintf(FILE, "\t.dd\t0x0000e10a\n"); /* p2.l = sc low */         \
224       fprintf(FILE, "\t.dd\t0x0000e14a\n"); /* p2.h = sc high */        \
225       fprintf(FILE, "\t.dw\t0x0051\n"); /* jump (p1)*/                  \
226     }
227
228 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT) \
229   initialize_trampoline (TRAMP, FNADDR, CXT)
230 \f
231 /* Definitions for register eliminations.
232
233    This is an array of structures.  Each structure initializes one pair
234    of eliminable registers.  The "from" register number is given first,
235    followed by "to".  Eliminations of the same "from" register are listed
236    in order of preference.
237
238    There are two registers that can always be eliminated on the i386.
239    The frame pointer and the arg pointer can be replaced by either the
240    hard frame pointer or to the stack pointer, depending upon the
241    circumstances.  The hard frame pointer is not used before reload and
242    so it is not eligible for elimination.  */
243
244 #define ELIMINABLE_REGS                         \
245 {{ ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},   \
246  { ARG_POINTER_REGNUM, FRAME_POINTER_REGNUM},   \
247  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM}} \
248
249 /* Given FROM and TO register numbers, say whether this elimination is
250    allowed.  Frame pointer elimination is automatically handled.
251
252    All other eliminations are valid.  */
253
254 #define CAN_ELIMINATE(FROM, TO) \
255   ((TO) == STACK_POINTER_REGNUM ? ! frame_pointer_needed : 1)
256
257 /* Define the offset between two registers, one to be eliminated, and the other
258    its replacement, at the start of a routine.  */
259
260 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
261   ((OFFSET) = bfin_initial_elimination_offset ((FROM), (TO)))
262 \f
263 /* This processor has
264    8 data register for doing arithmetic
265    8  pointer register for doing addressing, including
266       1  stack pointer P6
267       1  frame pointer P7
268    4 sets of indexing registers (I0-3, B0-3, L0-3, M0-3)
269    1  condition code flag register CC
270    5  return address registers RETS/I/X/N/E
271    1  arithmetic status register (ASTAT).  */
272
273 #define FIRST_PSEUDO_REGISTER 50
274
275 #define D_REGNO_P(X) ((X) <= REG_R7)
276 #define P_REGNO_P(X) ((X) >= REG_P0 && (X) <= REG_P7)
277 #define I_REGNO_P(X) ((X) >= REG_I0 && (X) <= REG_I3)
278 #define DP_REGNO_P(X) (D_REGNO_P (X) || P_REGNO_P (X))
279 #define ADDRESS_REGNO_P(X) ((X) >= REG_P0 && (X) <= REG_M3)
280 #define DREG_P(X) (REG_P (X) && D_REGNO_P (REGNO (X)))
281 #define PREG_P(X) (REG_P (X) && P_REGNO_P (REGNO (X)))
282 #define IREG_P(X) (REG_P (X) && I_REGNO_P (REGNO (X)))
283 #define DPREG_P(X) (REG_P (X) && DP_REGNO_P (REGNO (X)))
284
285 #define REGISTER_NAMES { \
286   "R0", "R1", "R2", "R3", "R4", "R5", "R6", "R7", \
287   "P0", "P1", "P2", "P3", "P4", "P5", "SP", "FP", \
288   "I0", "I1", "I2", "I3", "B0", "B1", "B2", "B3", \
289   "L0", "L1", "L2", "L3", "M0", "M1", "M2", "M3", \
290   "A0", "A1", \
291   "CC", \
292   "RETS", "RETI", "RETX", "RETN", "RETE", "ASTAT", "SEQSTAT", "USP", \
293   "ARGP", \
294   "LT0", "LT1", "LC0", "LC1", "LB0", "LB1" \
295 }
296
297 #define SHORT_REGISTER_NAMES { \
298         "R0.L", "R1.L", "R2.L", "R3.L", "R4.L", "R5.L", "R6.L", "R7.L", \
299         "P0.L", "P1.L", "P2.L", "P3.L", "P4.L", "P5.L", "SP.L", "FP.L", \
300         "I0.L", "I1.L", "I2.L", "I3.L", "B0.L", "B1.L", "B2.L", "B3.L", \
301         "L0.L", "L1.L", "L2.L", "L3.L", "M0.L", "M1.L", "M2.L", "M3.L", }
302
303 #define HIGH_REGISTER_NAMES { \
304         "R0.H", "R1.H", "R2.H", "R3.H", "R4.H", "R5.H", "R6.H", "R7.H", \
305         "P0.H", "P1.H", "P2.H", "P3.H", "P4.H", "P5.H", "SP.H", "FP.H", \
306         "I0.H", "I1.H", "I2.H", "I3.H", "B0.H", "B1.H", "B2.H", "B3.H", \
307         "L0.H", "L1.H", "L2.H", "L3.H", "M0.H", "M1.H", "M2.H", "M3.H", }
308
309 #define DREGS_PAIR_NAMES { \
310   "R1:0.p", 0, "R3:2.p", 0, "R5:4.p", 0, "R7:6.p", 0,  }
311
312 #define BYTE_REGISTER_NAMES { \
313   "R0.B", "R1.B", "R2.B", "R3.B", "R4.B", "R5.B", "R6.B", "R7.B",  }
314
315
316 /* 1 for registers that have pervasive standard uses
317    and are not available for the register allocator.  */
318
319 #define FIXED_REGISTERS \
320 /*r0 r1 r2 r3 r4 r5 r6 r7   p0 p1 p2 p3 p4 p5 p6 p7 */ \
321 { 0, 0, 0, 0, 0, 0, 0, 0,   0, 0, 0, 0, 0, 0, 1, 0,    \
322 /*i0 i1 i2 i3 b0 b1 b2 b3   l0 l1 l2 l3 m0 m1 m2 m3 */ \
323   0, 0, 0, 0, 0, 0, 0, 0,   1, 1, 1, 1, 0, 0, 0, 0,    \
324 /*a0 a1 cc rets/i/x/n/e     astat seqstat usp argp lt0/1 lc0/1 */ \
325   0, 0, 0, 1, 1, 1, 1, 1,   1, 1, 1, 1, 1, 1, 1, 1,    \
326 /*lb0/1 */ \
327   1, 1  \
328 }
329
330 /* 1 for registers not available across function calls.
331    These must include the FIXED_REGISTERS and also any
332    registers that can be used without being saved.
333    The latter must include the registers where values are returned
334    and the register where structure-value addresses are passed.
335    Aside from that, you can include as many other registers as you like.  */
336
337 #define CALL_USED_REGISTERS \
338 /*r0 r1 r2 r3 r4 r5 r6 r7   p0 p1 p2 p3 p4 p5 p6 p7 */ \
339 { 1, 1, 1, 1, 0, 0, 0, 0,   1, 1, 1, 0, 0, 0, 1, 0, \
340 /*i0 i1 i2 i3 b0 b1 b2 b3   l0 l1 l2 l3 m0 m1 m2 m3 */ \
341   1, 1, 1, 1, 1, 1, 1, 1,   1, 1, 1, 1, 1, 1, 1, 1,   \
342 /*a0 a1 cc rets/i/x/n/e     astat seqstat usp argp lt0/1 lc0/1 */ \
343   1, 1, 1, 1, 1, 1, 1, 1,   1, 1, 1, 1, 1, 1, 1, 1, \
344 /*lb0/1 */ \
345   1, 1  \
346 }
347
348 /* Order in which to allocate registers.  Each register must be
349    listed once, even those in FIXED_REGISTERS.  List frame pointer
350    late and fixed registers last.  Note that, in general, we prefer
351    registers listed in CALL_USED_REGISTERS, keeping the others
352    available for storage of persistent values. */
353
354 #define REG_ALLOC_ORDER \
355 { REG_R0, REG_R1, REG_R2, REG_R3, REG_R7, REG_R6, REG_R5, REG_R4, \
356   REG_P2, REG_P1, REG_P0, REG_P5, REG_P4, REG_P3, REG_P6, REG_P7, \
357   REG_A0, REG_A1, \
358   REG_I0, REG_I1, REG_I2, REG_I3, REG_B0, REG_B1, REG_B2, REG_B3, \
359   REG_L0, REG_L1, REG_L2, REG_L3, REG_M0, REG_M1, REG_M2, REG_M3, \
360   REG_RETS, REG_RETI, REG_RETX, REG_RETN, REG_RETE,               \
361   REG_ASTAT, REG_SEQSTAT, REG_USP,                                \
362   REG_CC, REG_ARGP,                                               \
363   REG_LT0, REG_LT1, REG_LC0, REG_LC1, REG_LB0, REG_LB1            \
364 }
365
366 /* Macro to conditionally modify fixed_regs/call_used_regs.  */
367 #define CONDITIONAL_REGISTER_USAGE                      \
368   {                                                     \
369     conditional_register_usage();                       \
370     if (TARGET_FDPIC)                                   \
371       call_used_regs[FDPIC_REGNO] = 1;                  \
372     if (!TARGET_FDPIC && flag_pic)                      \
373       {                                                 \
374         fixed_regs[PIC_OFFSET_TABLE_REGNUM] = 1;        \
375         call_used_regs[PIC_OFFSET_TABLE_REGNUM] = 1;    \
376       }                                                 \
377   }
378
379 /* Define the classes of registers for register constraints in the
380    machine description.  Also define ranges of constants.
381
382    One of the classes must always be named ALL_REGS and include all hard regs.
383    If there is more than one class, another class must be named NO_REGS
384    and contain no registers.
385
386    The name GENERAL_REGS must be the name of a class (or an alias for
387    another name such as ALL_REGS).  This is the class of registers
388    that is allowed by "g" or "r" in a register constraint.
389    Also, registers outside this class are allocated only when
390    instructions express preferences for them.
391
392    The classes must be numbered in nondecreasing order; that is,
393    a larger-numbered class must never be contained completely
394    in a smaller-numbered class.
395
396    For any two classes, it is very desirable that there be another
397    class that represents their union. */
398
399
400 enum reg_class
401 {
402   NO_REGS,
403   IREGS,
404   BREGS,
405   LREGS,
406   MREGS,
407   CIRCREGS, /* Circular buffering registers, Ix, Bx, Lx together form.  See Automatic Circular Buffering.  */
408   DAGREGS,
409   EVEN_AREGS,
410   ODD_AREGS,
411   AREGS,
412   CCREGS,
413   EVEN_DREGS,
414   ODD_DREGS,
415   DREGS,
416   FDPIC_REGS,
417   FDPIC_FPTR_REGS,
418   PREGS_CLOBBERED,
419   PREGS,
420   IPREGS,
421   DPREGS,
422   MOST_REGS,
423   LT_REGS,
424   LC_REGS,
425   LB_REGS,
426   PROLOGUE_REGS,
427   NON_A_CC_REGS,
428   ALL_REGS, LIM_REG_CLASSES
429 };
430
431 #define N_REG_CLASSES ((int)LIM_REG_CLASSES)
432
433 #define GENERAL_REGS DPREGS
434
435 /* Give names of register classes as strings for dump file.   */
436
437 #define REG_CLASS_NAMES \
438 {  "NO_REGS",           \
439    "IREGS",             \
440    "BREGS",             \
441    "LREGS",             \
442    "MREGS",             \
443    "CIRCREGS",          \
444    "DAGREGS",           \
445    "EVEN_AREGS",        \
446    "ODD_AREGS",         \
447    "AREGS",             \
448    "CCREGS",            \
449    "EVEN_DREGS",        \
450    "ODD_DREGS",         \
451    "DREGS",             \
452    "FDPIC_REGS",        \
453    "FDPIC_FPTR_REGS",   \
454    "PREGS_CLOBBERED",   \
455    "PREGS",             \
456    "IPREGS",            \
457    "DPREGS",            \
458    "MOST_REGS",         \
459    "LT_REGS",           \
460    "LC_REGS",           \
461    "LB_REGS",           \
462    "PROLOGUE_REGS",     \
463    "NON_A_CC_REGS",     \
464    "ALL_REGS" }
465
466 /* An initializer containing the contents of the register classes, as integers
467    which are bit masks.  The Nth integer specifies the contents of class N.
468    The way the integer MASK is interpreted is that register R is in the class
469    if `MASK & (1 << R)' is 1.
470
471    When the machine has more than 32 registers, an integer does not suffice.
472    Then the integers are replaced by sub-initializers, braced groupings
473    containing several integers.  Each sub-initializer must be suitable as an
474    initializer for the type `HARD_REG_SET' which is defined in
475    `hard-reg-set.h'.  */
476
477 /* NOTE: DSP registers, IREGS - AREGS, are not GENERAL_REGS.  We use
478    MOST_REGS as the union of DPREGS and DAGREGS.  */
479
480 #define REG_CLASS_CONTENTS \
481     /* 31 - 0       63-32   */ \
482 {   { 0x00000000,    0 },               /* NO_REGS */   \
483     { 0x000f0000,    0 },               /* IREGS */     \
484     { 0x00f00000,    0 },               /* BREGS */             \
485     { 0x0f000000,    0 },               /* LREGS */     \
486     { 0xf0000000,    0 },               /* MREGS */   \
487     { 0x0fff0000,    0 },               /* CIRCREGS */   \
488     { 0xffff0000,    0 },               /* DAGREGS */   \
489     { 0x00000000,    0x1 },             /* EVEN_AREGS */   \
490     { 0x00000000,    0x2 },             /* ODD_AREGS */   \
491     { 0x00000000,    0x3 },             /* AREGS */   \
492     { 0x00000000,    0x4 },             /* CCREGS */  \
493     { 0x00000055,    0 },               /* EVEN_DREGS */   \
494     { 0x000000aa,    0 },               /* ODD_DREGS */   \
495     { 0x000000ff,    0 },               /* DREGS */   \
496     { 0x00000800,    0x000 },           /* FDPIC_REGS */   \
497     { 0x00000200,    0x000 },           /* FDPIC_FPTR_REGS */   \
498     { 0x00004700,    0x800 },           /* PREGS_CLOBBERED */   \
499     { 0x0000ff00,    0x800 },           /* PREGS */   \
500     { 0x000fff00,    0x800 },           /* IPREGS */    \
501     { 0x0000ffff,    0x800 },           /* DPREGS */   \
502     { 0xffffffff,    0x800 },           /* MOST_REGS */\
503     { 0x00000000,    0x3000 },          /* LT_REGS */\
504     { 0x00000000,    0xc000 },          /* LC_REGS */\
505     { 0x00000000,    0x30000 },         /* LB_REGS */\
506     { 0x00000000,    0x3f7f8 },         /* PROLOGUE_REGS */\
507     { 0xffffffff,    0x3fff8 },         /* NON_A_CC_REGS */\
508     { 0xffffffff,    0x3ffff }}         /* ALL_REGS */
509
510 #define IREG_POSSIBLE_P(OUTER)                               \
511   ((OUTER) == POST_INC || (OUTER) == PRE_INC                 \
512    || (OUTER) == POST_DEC || (OUTER) == PRE_DEC              \
513    || (OUTER) == MEM || (OUTER) == ADDRESS)
514
515 #define MODE_CODE_BASE_REG_CLASS(MODE, OUTER, INDEX)                    \
516   ((MODE) == HImode && IREG_POSSIBLE_P (OUTER) ? IPREGS : PREGS)
517
518 #define INDEX_REG_CLASS         PREGS
519
520 #define REGNO_OK_FOR_BASE_STRICT_P(X, MODE, OUTER, INDEX)       \
521   (P_REGNO_P (X) || (X) == REG_ARGP                             \
522    || (IREG_POSSIBLE_P (OUTER) && (MODE) == HImode              \
523        && I_REGNO_P (X)))
524
525 #define REGNO_OK_FOR_BASE_NONSTRICT_P(X, MODE, OUTER, INDEX)    \
526   ((X) >= FIRST_PSEUDO_REGISTER                                 \
527    || REGNO_OK_FOR_BASE_STRICT_P (X, MODE, OUTER, INDEX))
528
529 #ifdef REG_OK_STRICT
530 #define REGNO_MODE_CODE_OK_FOR_BASE_P(X, MODE, OUTER, INDEX) \
531   REGNO_OK_FOR_BASE_STRICT_P (X, MODE, OUTER, INDEX)
532 #else
533 #define REGNO_MODE_CODE_OK_FOR_BASE_P(X, MODE, OUTER, INDEX) \
534   REGNO_OK_FOR_BASE_NONSTRICT_P (X, MODE, OUTER, INDEX)
535 #endif
536
537 #define REGNO_OK_FOR_INDEX_P(X)   0
538
539 /* Get reg_class from a letter such as appears in the machine description.  */
540
541 #define REG_CLASS_FROM_LETTER(LETTER)   \
542   ((LETTER) == 'a' ? PREGS :            \
543    (LETTER) == 'Z' ? FDPIC_REGS :       \
544    (LETTER) == 'Y' ? FDPIC_FPTR_REGS :  \
545    (LETTER) == 'd' ? DREGS :            \
546    (LETTER) == 'z' ? PREGS_CLOBBERED :  \
547    (LETTER) == 'D' ? EVEN_DREGS :       \
548    (LETTER) == 'W' ? ODD_DREGS :        \
549    (LETTER) == 'e' ? AREGS :            \
550    (LETTER) == 'A' ? EVEN_AREGS :       \
551    (LETTER) == 'B' ? ODD_AREGS :        \
552    (LETTER) == 'b' ? IREGS :            \
553    (LETTER) == 'v' ? BREGS :            \
554    (LETTER) == 'f' ? MREGS :            \
555    (LETTER) == 'c' ? CIRCREGS :         \
556    (LETTER) == 'C' ? CCREGS :           \
557    (LETTER) == 't' ? LT_REGS :          \
558    (LETTER) == 'k' ? LC_REGS :          \
559    (LETTER) == 'u' ? LB_REGS :          \
560    (LETTER) == 'x' ? MOST_REGS :        \
561    (LETTER) == 'y' ? PROLOGUE_REGS :    \
562    (LETTER) == 'w' ? NON_A_CC_REGS :    \
563    NO_REGS)
564
565 /* The same information, inverted:
566    Return the class number of the smallest class containing
567    reg number REGNO.  This could be a conditional expression
568    or could index an array.  */
569
570 #define REGNO_REG_CLASS(REGNO) \
571  ((REGNO) < REG_P0 ? DREGS                              \
572  : (REGNO) < REG_I0 ? PREGS                             \
573  : (REGNO) == REG_ARGP ? PREGS                          \
574  : (REGNO) >= REG_I0 && (REGNO) <= REG_I3 ? IREGS       \
575  : (REGNO) >= REG_L0 && (REGNO) <= REG_L3 ? LREGS       \
576  : (REGNO) >= REG_B0 && (REGNO) <= REG_B3 ? BREGS       \
577  : (REGNO) >= REG_M0 && (REGNO) <= REG_M3 ? MREGS       \
578  : (REGNO) == REG_A0 || (REGNO) == REG_A1 ? AREGS       \
579  : (REGNO) == REG_LT0 || (REGNO) == REG_LT1 ? LT_REGS   \
580  : (REGNO) == REG_LC0 || (REGNO) == REG_LC1 ? LC_REGS   \
581  : (REGNO) == REG_LB0 || (REGNO) == REG_LB1 ? LB_REGS   \
582  : (REGNO) == REG_CC ? CCREGS                           \
583  : (REGNO) >= REG_RETS ? PROLOGUE_REGS                  \
584  : NO_REGS)
585
586 /* When defined, the compiler allows registers explicitly used in the
587    rtl to be used as spill registers but prevents the compiler from
588    extending the lifetime of these registers. */
589 #define SMALL_REGISTER_CLASSES 1
590
591 #define CLASS_LIKELY_SPILLED_P(CLASS) \
592     ((CLASS) == PREGS_CLOBBERED \
593      || (CLASS) == PROLOGUE_REGS \
594      || (CLASS) == CCREGS)
595
596 /* Do not allow to store a value in REG_CC for any mode */
597 /* Do not allow to store value in pregs if mode is not SI*/
598 #define HARD_REGNO_MODE_OK(REGNO, MODE) hard_regno_mode_ok((REGNO), (MODE))
599
600 /* Return the maximum number of consecutive registers
601    needed to represent mode MODE in a register of class CLASS.  */
602 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
603   ((MODE) == V2PDImode && (CLASS) == AREGS ? 2                          \
604    : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
605
606 #define HARD_REGNO_NREGS(REGNO, MODE) \
607   ((MODE) == PDImode && ((REGNO) == REG_A0 || (REGNO) == REG_A1) ? 1    \
608    : (MODE) == V2PDImode && ((REGNO) == REG_A0 || (REGNO) == REG_A1) ? 2 \
609    : CLASS_MAX_NREGS (GENERAL_REGS, MODE))
610
611 /* A C expression that is nonzero if hard register TO can be
612    considered for use as a rename register for FROM register */
613 #define HARD_REGNO_RENAME_OK(FROM, TO) bfin_hard_regno_rename_ok (FROM, TO)
614
615 /* A C expression that is nonzero if it is desirable to choose
616    register allocation so as to avoid move instructions between a
617    value of mode MODE1 and a value of mode MODE2.
618
619    If `HARD_REGNO_MODE_OK (R, MODE1)' and `HARD_REGNO_MODE_OK (R,
620    MODE2)' are ever different for any R, then `MODES_TIEABLE_P (MODE1,
621    MODE2)' must be zero. */
622 #define MODES_TIEABLE_P(MODE1, MODE2) ((MODE1) == (MODE2))
623
624 /* `PREFERRED_RELOAD_CLASS (X, CLASS)'
625    A C expression that places additional restrictions on the register
626    class to use when it is necessary to copy value X into a register
627    in class CLASS.  The value is a register class; perhaps CLASS, or
628    perhaps another, smaller class.  */
629 #define PREFERRED_RELOAD_CLASS(X, CLASS) (CLASS)
630
631 /* Function Calling Conventions. */
632
633 /* The type of the current function; normal functions are of type
634    SUBROUTINE.  */
635 typedef enum {
636   SUBROUTINE, INTERRUPT_HANDLER, EXCPT_HANDLER, NMI_HANDLER
637 } e_funkind;
638
639 #define FUNCTION_ARG_REGISTERS { REG_R0, REG_R1, REG_R2, -1 }
640
641 /* Flags for the call/call_value rtl operations set up by function_arg */
642 #define CALL_NORMAL             0x00000000      /* no special processing */
643 #define CALL_LONG               0x00000001      /* always call indirect */
644 #define CALL_SHORT              0x00000002      /* always call by symbol */
645
646 typedef struct {
647   int words;                    /* # words passed so far */
648   int nregs;                    /* # registers available for passing */
649   int *arg_regs;                /* array of register -1 terminated */
650   int call_cookie;              /* Do special things for this call */
651 } CUMULATIVE_ARGS;
652
653 /* Define where to put the arguments to a function.
654    Value is zero to push the argument on the stack,
655    or a hard register in which to store the argument.
656
657    MODE is the argument's machine mode.
658    TYPE is the data type of the argument (as a tree).
659     This is null for libcalls where that information may
660     not be available.
661    CUM is a variable of type CUMULATIVE_ARGS which gives info about
662     the preceding args and about the function being called.
663    NAMED is nonzero if this argument is a named parameter
664     (otherwise it is an extra parameter matching an ellipsis).  */
665
666 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
667   (function_arg (&CUM, MODE, TYPE, NAMED))
668
669 #define FUNCTION_ARG_REGNO_P(REGNO) function_arg_regno_p (REGNO)
670
671
672 /* Initialize a variable CUM of type CUMULATIVE_ARGS
673    for a call to a function whose data type is FNTYPE.
674    For a library call, FNTYPE is 0.  */
675 #define INIT_CUMULATIVE_ARGS(CUM,FNTYPE,LIBNAME,INDIRECT, N_NAMED_ARGS) \
676   (init_cumulative_args (&CUM, FNTYPE, LIBNAME))
677
678 /* Update the data in CUM to advance over an argument
679    of mode MODE and data type TYPE.
680    (TYPE is null for libcalls where that information may not be available.)  */
681 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
682   (function_arg_advance (&CUM, MODE, TYPE, NAMED))
683
684 #define RETURN_POPS_ARGS(FDECL, FUNTYPE, STKSIZE) 0
685
686 /* Define how to find the value returned by a function.
687    VALTYPE is the data type of the value (as a tree).
688    If the precise function being called is known, FUNC is its FUNCTION_DECL;
689    otherwise, FUNC is 0.
690 */
691
692 #define VALUE_REGNO(MODE) (REG_R0)
693
694 #define FUNCTION_VALUE(VALTYPE, FUNC)           \
695   gen_rtx_REG (TYPE_MODE (VALTYPE),             \
696                VALUE_REGNO(TYPE_MODE(VALTYPE)))
697
698 /* Define how to find the value returned by a library function
699    assuming the value has mode MODE.  */
700
701 #define LIBCALL_VALUE(MODE)  gen_rtx_REG (MODE, VALUE_REGNO(MODE))
702
703 #define FUNCTION_VALUE_REGNO_P(N) ((N) == REG_R0)
704
705 #define DEFAULT_PCC_STRUCT_RETURN 0
706 #define RETURN_IN_MEMORY(TYPE) bfin_return_in_memory(TYPE)
707
708 /* Before the prologue, the return address is in the RETS register.  */
709 #define INCOMING_RETURN_ADDR_RTX gen_rtx_REG (Pmode, REG_RETS)
710
711 #define RETURN_ADDR_RTX(COUNT, FRAME) bfin_return_addr_rtx (COUNT)
712
713 #define DWARF_FRAME_RETURN_COLUMN DWARF_FRAME_REGNUM (REG_RETS)
714
715 /* Call instructions don't modify the stack pointer on the Blackfin.  */
716 #define INCOMING_FRAME_SP_OFFSET 0
717
718 /* Describe how we implement __builtin_eh_return.  */
719 #define EH_RETURN_DATA_REGNO(N) ((N) < 2 ? (N) : INVALID_REGNUM)
720 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, REG_P2)
721 #define EH_RETURN_HANDLER_RTX \
722     gen_rtx_MEM (Pmode, plus_constant (frame_pointer_rtx, UNITS_PER_WORD))
723
724 /* Addressing Modes */
725
726 /* Recognize any constant value that is a valid address.  */
727 #define CONSTANT_ADDRESS_P(X)   (CONSTANT_P (X))
728
729 /* Nonzero if the constant value X is a legitimate general operand.
730    symbol_ref are not legitimate and will be put into constant pool.
731    See force_const_mem().
732    If -mno-pool, all constants are legitimate.
733  */
734 #define LEGITIMATE_CONSTANT_P(x) 1
735
736 /*   A number, the maximum number of registers that can appear in a
737      valid memory address.  Note that it is up to you to specify a
738      value equal to the maximum number that `GO_IF_LEGITIMATE_ADDRESS'
739      would ever accept. */
740 #define MAX_REGS_PER_ADDRESS 1
741
742 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
743    that is a valid memory address for an instruction.
744    The MODE argument is the machine mode for the MEM expression
745    that wants to use this address. 
746
747    Blackfin addressing modes are as follows:
748
749       [preg]
750       [preg + imm16]
751
752       B [ Preg + uimm15 ]
753       W [ Preg + uimm16m2 ]
754       [ Preg + uimm17m4 ] 
755
756       [preg++]
757       [preg--]
758       [--sp]
759 */
760
761 #define LEGITIMATE_MODE_FOR_AUTOINC_P(MODE) \
762       (GET_MODE_SIZE (MODE) <= 4 || (MODE) == PDImode)
763
764 #ifdef REG_OK_STRICT
765 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, WIN)          \
766   do {                                                  \
767     if (bfin_legitimate_address_p (MODE, X, 1))         \
768       goto WIN;                                         \
769   } while (0);
770 #else
771 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, WIN)          \
772   do {                                                  \
773     if (bfin_legitimate_address_p (MODE, X, 0))         \
774       goto WIN;                                         \
775   } while (0);
776 #endif
777
778 /* Try machine-dependent ways of modifying an illegitimate address
779    to be legitimate.  If we find one, return the new, valid address.
780    This macro is used in only one place: `memory_address' in explow.c.
781
782    OLDX is the address as it was before break_out_memory_refs was called.
783    In some cases it is useful to look at this to decide what needs to be done.
784
785    MODE and WIN are passed so that this macro can use
786    GO_IF_LEGITIMATE_ADDRESS.
787
788    It is always safe for this macro to do nothing.  It exists to recognize
789    opportunities to optimize the output.
790  */
791 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)    \
792 do {                                           \
793    rtx _q = legitimize_address(X, OLDX, MODE); \
794    if (_q) { X = _q; goto WIN; }               \
795 } while (0)
796
797 #define HAVE_POST_INCREMENT 1
798 #define HAVE_POST_DECREMENT 1
799 #define HAVE_PRE_DECREMENT  1
800
801 /* `LEGITIMATE_PIC_OPERAND_P (X)'
802      A C expression that is nonzero if X is a legitimate immediate
803      operand on the target machine when generating position independent
804      code.  You can assume that X satisfies `CONSTANT_P', so you need
805      not check this.  You can also assume FLAG_PIC is true, so you need
806      not check it either.  You need not define this macro if all
807      constants (including `SYMBOL_REF') can be immediate operands when
808      generating position independent code. */
809 #define LEGITIMATE_PIC_OPERAND_P(X) ! SYMBOLIC_CONST (X)
810
811 #define SYMBOLIC_CONST(X)       \
812 (GET_CODE (X) == SYMBOL_REF                                             \
813  || GET_CODE (X) == LABEL_REF                                           \
814  || (GET_CODE (X) == CONST && symbolic_reference_mentioned_p (X)))
815
816 /*
817      A C statement or compound statement with a conditional `goto
818      LABEL;' executed if memory address X (an RTX) can have different
819      meanings depending on the machine mode of the memory reference it
820      is used for or if the address is valid for some modes but not
821      others.
822
823      Autoincrement and autodecrement addresses typically have
824      mode-dependent effects because the amount of the increment or
825      decrement is the size of the operand being addressed.  Some
826      machines have other mode-dependent addresses.  Many RISC machines
827      have no mode-dependent addresses.
828
829      You may assume that ADDR is a valid address for the machine.
830 */
831 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)  \
832 do {                                              \
833  if (GET_CODE (ADDR) == POST_INC                  \
834      || GET_CODE (ADDR) == POST_DEC               \
835      || GET_CODE (ADDR) == PRE_DEC)               \
836    goto LABEL;                                    \
837 } while (0)
838
839 #define NOTICE_UPDATE_CC(EXPR, INSN) 0
840
841 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
842    is done just by pretending it is already truncated.  */
843 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
844
845 /* Max number of bytes we can move from memory to memory
846    in one reasonably fast instruction.  */
847 #define MOVE_MAX UNITS_PER_WORD
848
849
850 /* STORAGE LAYOUT: target machine storage layout
851    Define this macro as a C expression which is nonzero if accessing
852    less than a word of memory (i.e. a `char' or a `short') is no
853    faster than accessing a word of memory, i.e., if such access
854    require more than one instruction or if there is no difference in
855    cost between byte and (aligned) word loads.
856
857    When this macro is not defined, the compiler will access a field by
858    finding the smallest containing object; when it is defined, a
859    fullword load will be used if alignment permits.  Unless bytes
860    accesses are faster than word accesses, using word accesses is
861    preferable since it may eliminate subsequent memory access if
862    subsequent accesses occur to other fields in the same word of the
863    structure, but to different bytes.  */
864 #define SLOW_BYTE_ACCESS  0
865 #define SLOW_SHORT_ACCESS 0
866
867 /* Define this if most significant bit is lowest numbered
868    in instructions that operate on numbered bit-fields. */
869 #define BITS_BIG_ENDIAN  0
870
871 /* Define this if most significant byte of a word is the lowest numbered.
872    We can't access bytes but if we could we would in the Big Endian order. */
873 #define BYTES_BIG_ENDIAN 0
874
875 /* Define this if most significant word of a multiword number is numbered. */
876 #define WORDS_BIG_ENDIAN 0
877
878 /* number of bits in an addressable storage unit */
879 #define BITS_PER_UNIT 8
880
881 /* Width in bits of a "word", which is the contents of a machine register.
882    Note that this is not necessarily the width of data type `int';
883    if using 16-bit ints on a 68000, this would still be 32.
884    But on a machine with 16-bit registers, this would be 16.  */
885 #define BITS_PER_WORD 32
886
887 /* Width of a word, in units (bytes).  */
888 #define UNITS_PER_WORD 4
889
890 /* Width in bits of a pointer.
891    See also the macro `Pmode1' defined below.  */
892 #define POINTER_SIZE 32
893
894 /* Allocation boundary (in *bits*) for storing pointers in memory.  */
895 #define POINTER_BOUNDARY 32
896
897 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
898 #define PARM_BOUNDARY 32
899
900 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
901 #define STACK_BOUNDARY 32
902
903 /* Allocation boundary (in *bits*) for the code of a function.  */
904 #define FUNCTION_BOUNDARY 32
905
906 /* Alignment of field after `int : 0' in a structure.  */
907 #define EMPTY_FIELD_BOUNDARY BITS_PER_WORD
908
909 /* No data type wants to be aligned rounder than this.  */
910 #define BIGGEST_ALIGNMENT 32
911
912 /* Define this if move instructions will actually fail to work
913    when given unaligned data.  */
914 #define STRICT_ALIGNMENT 1
915
916 /* (shell-command "rm c-decl.o stor-layout.o")
917  *  never define PCC_BITFIELD_TYPE_MATTERS
918  *  really cause some alignment problem
919  */
920
921 #define UNITS_PER_FLOAT  ((FLOAT_TYPE_SIZE  + BITS_PER_UNIT - 1) / \
922                            BITS_PER_UNIT)
923
924 #define UNITS_PER_DOUBLE ((DOUBLE_TYPE_SIZE + BITS_PER_UNIT - 1) / \
925                            BITS_PER_UNIT)
926
927
928 /* what is the 'type' of size_t */
929 #define SIZE_TYPE "long unsigned int"
930
931 /* Define this as 1 if `char' should by default be signed; else as 0.  */
932 #define DEFAULT_SIGNED_CHAR 1
933 #define FLOAT_TYPE_SIZE BITS_PER_WORD
934 #define SHORT_TYPE_SIZE 16 
935 #define CHAR_TYPE_SIZE  8
936 #define INT_TYPE_SIZE   32
937 #define LONG_TYPE_SIZE  32
938 #define LONG_LONG_TYPE_SIZE 64 
939
940 /* Note: Fix this to depend on target switch. -- lev */
941
942 /* Note: Try to implement double and force long double. -- tonyko
943  * #define __DOUBLES_ARE_FLOATS__
944  * #define DOUBLE_TYPE_SIZE FLOAT_TYPE_SIZE
945  * #define LONG_DOUBLE_TYPE_SIZE DOUBLE_TYPE_SIZE
946  * #define DOUBLES_ARE_FLOATS 1
947  */
948
949 #define DOUBLE_TYPE_SIZE        64
950 #define LONG_DOUBLE_TYPE_SIZE   64
951
952 /* `PROMOTE_MODE (M, UNSIGNEDP, TYPE)'
953      A macro to update M and UNSIGNEDP when an object whose type is
954      TYPE and which has the specified mode and signedness is to be
955      stored in a register.  This macro is only called when TYPE is a
956      scalar type.
957
958      On most RISC machines, which only have operations that operate on
959      a full register, define this macro to set M to `word_mode' if M is
960      an integer mode narrower than `BITS_PER_WORD'.  In most cases,
961      only integer modes should be widened because wider-precision
962      floating-point operations are usually more expensive than their
963      narrower counterparts.
964
965      For most machines, the macro definition does not change UNSIGNEDP.
966      However, some machines, have instructions that preferentially
967      handle either signed or unsigned quantities of certain modes.  For
968      example, on the DEC Alpha, 32-bit loads from memory and 32-bit add
969      instructions sign-extend the result to 64 bits.  On such machines,
970      set UNSIGNEDP according to which kind of extension is more
971      efficient.
972
973      Do not define this macro if it would never modify M.*/
974
975 #define BFIN_PROMOTE_MODE_P(MODE) \
976     (!TARGET_DSP && GET_MODE_CLASS (MODE) == MODE_INT   \
977       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD)
978
979 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE)     \
980   if (BFIN_PROMOTE_MODE_P(MODE))                \
981     {                                           \
982       if (MODE == QImode)                       \
983         UNSIGNEDP = 1;                          \
984       else if (MODE == HImode)                  \
985         UNSIGNEDP = 0;                          \
986       (MODE) = SImode;                          \
987     }
988
989 /* Describing Relative Costs of Operations */
990
991 /* Do not put function addr into constant pool */
992 #define NO_FUNCTION_CSE 1
993
994 /* A C expression for the cost of moving data from a register in class FROM to
995    one in class TO.  The classes are expressed using the enumeration values
996    such as `GENERAL_REGS'.  A value of 2 is the default; other values are
997    interpreted relative to that.
998
999    It is not required that the cost always equal 2 when FROM is the same as TO;
1000    on some machines it is expensive to move between registers if they are not
1001    general registers.  */
1002
1003 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2) \
1004    bfin_register_move_cost ((MODE), (CLASS1), (CLASS2))
1005
1006 /* A C expression for the cost of moving data of mode M between a
1007    register and memory.  A value of 2 is the default; this cost is
1008    relative to those in `REGISTER_MOVE_COST'.
1009
1010    If moving between registers and memory is more expensive than
1011    between two registers, you should define this macro to express the
1012    relative cost.  */
1013
1014 #define MEMORY_MOVE_COST(MODE, CLASS, IN)       \
1015   bfin_memory_move_cost ((MODE), (CLASS), (IN))
1016
1017 /* Specify the machine mode that this machine uses
1018    for the index in the tablejump instruction.  */
1019 #define CASE_VECTOR_MODE SImode
1020
1021 #define JUMP_TABLES_IN_TEXT_SECTION flag_pic
1022
1023 /* Define if operations between registers always perform the operation
1024    on the full register even if a narrower mode is specified. 
1025 #define WORD_REGISTER_OPERATIONS
1026 */
1027
1028 #define CONST_18UBIT_IMM_P(VALUE) ((VALUE) >= 0 && (VALUE) <= 262140)
1029 #define CONST_16BIT_IMM_P(VALUE) ((VALUE) >= -32768 && (VALUE) <= 32767)
1030 #define CONST_16UBIT_IMM_P(VALUE) ((VALUE) >= 0 && (VALUE) <= 65535)
1031 #define CONST_7BIT_IMM_P(VALUE) ((VALUE) >= -64 && (VALUE) <= 63)
1032 #define CONST_7NBIT_IMM_P(VALUE) ((VALUE) >= -64 && (VALUE) <= 0)
1033 #define CONST_5UBIT_IMM_P(VALUE) ((VALUE) >= 0 && (VALUE) <= 31)
1034 #define CONST_4BIT_IMM_P(VALUE) ((VALUE) >= -8 && (VALUE) <= 7)
1035 #define CONST_4UBIT_IMM_P(VALUE) ((VALUE) >= 0 && (VALUE) <= 15)
1036 #define CONST_3BIT_IMM_P(VALUE) ((VALUE) >= -4 && (VALUE) <= 3)
1037 #define CONST_3UBIT_IMM_P(VALUE) ((VALUE) >= 0 && (VALUE) <= 7)
1038
1039 #define CONSTRAINT_LEN(C, STR)                  \
1040     ((C) == 'P' || (C) == 'M' || (C) == 'N' ? 2 \
1041      : (C) == 'K' ? 3                           \
1042      : DEFAULT_CONSTRAINT_LEN ((C), (STR)))
1043
1044 #define CONST_OK_FOR_P(VALUE, STR)    \
1045     ((STR)[1] == '0' ? (VALUE) == 0   \
1046      : (STR)[1] == '1' ? (VALUE) == 1 \
1047      : (STR)[1] == '2' ? (VALUE) == 2 \
1048      : (STR)[1] == '3' ? (VALUE) == 3 \
1049      : (STR)[1] == '4' ? (VALUE) == 4 \
1050      : 0)
1051
1052 #define CONST_OK_FOR_K(VALUE, STR)                      \
1053     ((STR)[1] == 'u'                                    \
1054      ? ((STR)[2] == '3' ? CONST_3UBIT_IMM_P (VALUE)     \
1055         : (STR)[2] == '4' ? CONST_4UBIT_IMM_P (VALUE)   \
1056         : (STR)[2] == '5' ? CONST_5UBIT_IMM_P (VALUE)   \
1057         : (STR)[2] == 'h' ? CONST_16UBIT_IMM_P (VALUE)  \
1058         : 0)                                            \
1059      : (STR)[1] == 's'                                  \
1060      ? ((STR)[2] == '3' ? CONST_3BIT_IMM_P (VALUE)      \
1061         : (STR)[2] == '4' ? CONST_4BIT_IMM_P (VALUE)    \
1062         : (STR)[2] == '7' ? CONST_7BIT_IMM_P (VALUE)    \
1063         : (STR)[2] == 'h' ? CONST_16BIT_IMM_P (VALUE)   \
1064         : 0)                                            \
1065      : (STR)[1] == 'n'                                  \
1066      ? ((STR)[2] == '7' ? CONST_7NBIT_IMM_P (VALUE)     \
1067         : 0)                                            \
1068      : (STR)[1] == 'N'                                  \
1069      ? ((STR)[2] == '7' ? CONST_7BIT_IMM_P (-(VALUE))   \
1070         : 0)                                            \
1071      : 0)
1072
1073 #define CONST_OK_FOR_M(VALUE, STR)                      \
1074     ((STR)[1] == '1' ? (VALUE) == 255                   \
1075      : (STR)[1] == '2' ? (VALUE) == 65535               \
1076      : 0)
1077
1078 /* The letters I, J, K, L and M in a register constraint string
1079    can be used to stand for particular ranges of immediate operands.
1080    This macro defines what the ranges are.
1081    C is the letter, and VALUE is a constant value.
1082    Return 1 if VALUE is in the range specified by C. 
1083    
1084    bfin constant operands are as follows
1085    
1086      J   2**N       5bit imm scaled
1087      Ks7 -64 .. 63  signed 7bit imm
1088      Ku5 0..31      unsigned 5bit imm
1089      Ks4 -8 .. 7    signed 4bit imm
1090      Ks3 -4 .. 3    signed 3bit imm
1091      Ku3 0 .. 7     unsigned 3bit imm
1092      Pn  0, 1, 2    constants 0, 1 or 2, corresponding to n
1093 */
1094 #define CONST_OK_FOR_CONSTRAINT_P(VALUE, C, STR)                \
1095   ((C) == 'J' ? (log2constp (VALUE))                            \
1096    : (C) == 'K' ? CONST_OK_FOR_K (VALUE, STR)                   \
1097    : (C) == 'L' ? log2constp (~(VALUE))                         \
1098    : (C) == 'M' ? CONST_OK_FOR_M (VALUE, STR)                   \
1099    : (C) == 'P' ? CONST_OK_FOR_P (VALUE, STR)                   \
1100    : 0)
1101
1102      /*Constant Output Formats */
1103 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)  \
1104   ((C) == 'H' ? 1 : 0)
1105
1106 #define EXTRA_CONSTRAINT(VALUE, D) \
1107     ((D) == 'Q' ? GET_CODE (VALUE) == SYMBOL_REF : 0)
1108
1109 /* Switch into a generic section.  */
1110 #define TARGET_ASM_NAMED_SECTION  default_elf_asm_named_section
1111
1112 #define PRINT_OPERAND(FILE, RTX, CODE)   print_operand (FILE, RTX, CODE)
1113 #define PRINT_OPERAND_ADDRESS(FILE, RTX) print_address_operand (FILE, RTX)
1114
1115 typedef enum sections {
1116     CODE_DIR,
1117     DATA_DIR,
1118     LAST_SECT_NM
1119 } SECT_ENUM_T;
1120
1121 typedef enum directives {
1122     LONG_CONST_DIR,
1123     SHORT_CONST_DIR,
1124     BYTE_CONST_DIR,
1125     SPACE_DIR,
1126     INIT_DIR,
1127     LAST_DIR_NM
1128 } DIR_ENUM_T;
1129
1130 #define TEXT_SECTION_ASM_OP ".text;"
1131 #define DATA_SECTION_ASM_OP ".data;"
1132
1133 #define ASM_APP_ON  ""
1134 #define ASM_APP_OFF ""
1135
1136 #define ASM_GLOBALIZE_LABEL1(FILE, NAME) \
1137   do {  fputs (".global ", FILE);               \
1138         assemble_name (FILE, NAME);             \
1139         fputc (';',FILE);                       \
1140         fputc ('\n',FILE);                      \
1141       } while (0)
1142
1143 #define ASM_DECLARE_FUNCTION_NAME(FILE,NAME,DECL) \
1144   do {                                  \
1145     fputs (".type ", FILE);             \
1146     assemble_name (FILE, NAME);         \
1147     fputs (", STT_FUNC", FILE);         \
1148     fputc (';',FILE);                   \
1149     fputc ('\n',FILE);                  \
1150     ASM_OUTPUT_LABEL(FILE, NAME);       \
1151   } while (0)
1152
1153 #define ASM_OUTPUT_LABEL(FILE, NAME)    \
1154   do {  assemble_name (FILE, NAME);             \
1155         fputs (":\n",FILE);                     \
1156       } while (0)
1157
1158 #define ASM_OUTPUT_LABELREF(FILE,NAME)  \
1159     do {  fprintf (FILE, "_%s", NAME); \
1160         } while (0)
1161
1162 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)            \
1163 do { char __buf[256];                                   \
1164      fprintf (FILE, "\t.dd\t");                         \
1165      ASM_GENERATE_INTERNAL_LABEL (__buf, "L", VALUE);   \
1166      assemble_name (FILE, __buf);                       \
1167      fputc (';', FILE);                                 \
1168      fputc ('\n', FILE);                                \
1169    } while (0)
1170
1171 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
1172     MY_ASM_OUTPUT_ADDR_DIFF_ELT(FILE, VALUE, REL)
1173
1174 #define MY_ASM_OUTPUT_ADDR_DIFF_ELT(FILE, VALUE, REL)           \
1175     do {                                                        \
1176         char __buf[256];                                        \
1177         fprintf (FILE, "\t.dd\t");                              \
1178         ASM_GENERATE_INTERNAL_LABEL (__buf, "L", VALUE);        \
1179         assemble_name (FILE, __buf);                            \
1180         fputs (" - ", FILE);                                    \
1181         ASM_GENERATE_INTERNAL_LABEL (__buf, "L", REL);          \
1182         assemble_name (FILE, __buf);                            \
1183         fputc (';', FILE);                                      \
1184         fputc ('\n', FILE);                                     \
1185     } while (0)
1186
1187 #define ASM_OUTPUT_ALIGN(FILE,LOG)                              \
1188     do {                                                        \
1189       if ((LOG) != 0)                                           \
1190         fprintf (FILE, "\t.align %d\n", 1 << (LOG));            \
1191     } while (0)
1192
1193 #define ASM_OUTPUT_SKIP(FILE,SIZE)              \
1194     do {                                        \
1195         asm_output_skip (FILE, SIZE);           \
1196     } while (0)
1197
1198 #define ASM_OUTPUT_LOCAL(FILE, NAME, SIZE, ROUNDED)     \
1199 do {                                            \
1200     switch_to_section (data_section);                           \
1201     if ((SIZE) >= (unsigned int) 4 ) ASM_OUTPUT_ALIGN(FILE,2);  \
1202     ASM_OUTPUT_SIZE_DIRECTIVE (FILE, NAME, SIZE);               \
1203     ASM_OUTPUT_LABEL (FILE, NAME);                              \
1204     fprintf (FILE, "%s %ld;\n", ASM_SPACE,                      \
1205              (ROUNDED) > (unsigned int) 1 ? (ROUNDED) : 1);     \
1206 } while (0)
1207
1208 #define ASM_OUTPUT_COMMON(FILE, NAME, SIZE, ROUNDED)    \
1209      do {                                               \
1210         ASM_GLOBALIZE_LABEL1(FILE,NAME);                \
1211         ASM_OUTPUT_LOCAL (FILE, NAME, SIZE, ROUNDED); } while(0)
1212
1213 #define ASM_COMMENT_START "//"
1214
1215 #define FUNCTION_PROFILER(FILE, LABELNO)        \
1216   do {                                          \
1217     fprintf (FILE, "\tCALL __mcount;\n");       \
1218   } while(0)
1219
1220 #undef NO_PROFILE_COUNTERS
1221 #define NO_PROFILE_COUNTERS 1
1222
1223 #define ASM_OUTPUT_REG_PUSH(FILE, REGNO) fprintf (FILE, "[SP--] = %s;\n", reg_names[REGNO])
1224 #define ASM_OUTPUT_REG_POP(FILE, REGNO)  fprintf (FILE, "%s = [SP++];\n", reg_names[REGNO])
1225
1226 extern struct rtx_def *bfin_compare_op0, *bfin_compare_op1;
1227 extern struct rtx_def *bfin_cc_rtx, *bfin_rets_rtx;
1228
1229 /* This works for GAS and some other assemblers.  */
1230 #define SET_ASM_OP              ".set "
1231
1232 /* DBX register number for a given compiler register number */
1233 #define DBX_REGISTER_NUMBER(REGNO)  (REGNO) 
1234
1235 #define SIZE_ASM_OP     "\t.size\t"
1236
1237 #endif /*  _BFIN_CONFIG */