OSDN Git Service

* expr.c (MOVE_BY_PIECES_P, CLEAR_BY_PIECES_P, SET_BY_PIECES_P): Pass speed operand.
[pf3gnuchains/gcc-fork.git] / gcc / config / arm / arm.h
1 /* Definitions of target machine for GNU compiler, for ARM.
2    Copyright (C) 1991, 1993, 1994, 1995, 1996, 1997, 1998, 1999, 2000,
3    2001, 2002, 2003, 2004, 2005, 2006, 2007, 2008
4    Free Software Foundation, Inc.
5    Contributed by Pieter `Tiggr' Schoenmakers (rcpieter@win.tue.nl)
6    and Martin Simmons (@harleqn.co.uk).
7    More major hacks by Richard Earnshaw (rearnsha@arm.com)
8    Minor hacks by Nick Clifton (nickc@cygnus.com)
9
10    This file is part of GCC.
11
12    GCC is free software; you can redistribute it and/or modify it
13    under the terms of the GNU General Public License as published
14    by the Free Software Foundation; either version 3, or (at your
15    option) any later version.
16
17    GCC is distributed in the hope that it will be useful, but WITHOUT
18    ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
19    or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
20    License for more details.
21
22    You should have received a copy of the GNU General Public License
23    along with GCC; see the file COPYING3.  If not see
24    <http://www.gnu.org/licenses/>.  */
25
26 #ifndef GCC_ARM_H
27 #define GCC_ARM_H
28
29 #include "config/vxworks-dummy.h"
30
31 /* The architecture define.  */
32 extern char arm_arch_name[];
33
34 /* Target CPU builtins.  */
35 #define TARGET_CPU_CPP_BUILTINS()                       \
36   do                                                    \
37     {                                                   \
38         /* Define __arm__ even when in thumb mode, for  \
39            consistency with armcc.  */                  \
40         builtin_define ("__arm__");                     \
41         builtin_define ("__APCS_32__");                 \
42         if (TARGET_THUMB)                               \
43           builtin_define ("__thumb__");                 \
44         if (TARGET_THUMB2)                              \
45           builtin_define ("__thumb2__");                \
46                                                         \
47         if (TARGET_BIG_END)                             \
48           {                                             \
49             builtin_define ("__ARMEB__");               \
50             if (TARGET_THUMB)                           \
51               builtin_define ("__THUMBEB__");           \
52             if (TARGET_LITTLE_WORDS)                    \
53               builtin_define ("__ARMWEL__");            \
54           }                                             \
55         else                                            \
56           {                                             \
57             builtin_define ("__ARMEL__");               \
58             if (TARGET_THUMB)                           \
59               builtin_define ("__THUMBEL__");           \
60           }                                             \
61                                                         \
62         if (TARGET_SOFT_FLOAT)                          \
63           builtin_define ("__SOFTFP__");                \
64                                                         \
65         if (TARGET_VFP)                                 \
66           builtin_define ("__VFP_FP__");                \
67                                                         \
68         if (TARGET_NEON)                                \
69           builtin_define ("__ARM_NEON__");              \
70                                                         \
71         /* Add a define for interworking.               \
72            Needed when building libgcc.a.  */           \
73         if (arm_cpp_interwork)                          \
74           builtin_define ("__THUMB_INTERWORK__");       \
75                                                         \
76         builtin_assert ("cpu=arm");                     \
77         builtin_assert ("machine=arm");                 \
78                                                         \
79         builtin_define (arm_arch_name);                 \
80         if (arm_arch_cirrus)                            \
81           builtin_define ("__MAVERICK__");              \
82         if (arm_arch_xscale)                            \
83           builtin_define ("__XSCALE__");                \
84         if (arm_arch_iwmmxt)                            \
85           builtin_define ("__IWMMXT__");                \
86         if (TARGET_AAPCS_BASED)                         \
87           builtin_define ("__ARM_EABI__");              \
88     } while (0)
89
90 /* The various ARM cores.  */
91 enum processor_type
92 {
93 #define ARM_CORE(NAME, IDENT, ARCH, FLAGS, COSTS) \
94   IDENT,
95 #include "arm-cores.def"
96 #undef ARM_CORE
97   /* Used to indicate that no processor has been specified.  */
98   arm_none
99 };
100
101 enum target_cpus
102 {
103 #define ARM_CORE(NAME, IDENT, ARCH, FLAGS, COSTS) \
104   TARGET_CPU_##IDENT,
105 #include "arm-cores.def"
106 #undef ARM_CORE
107   TARGET_CPU_generic
108 };
109
110 /* The processor for which instructions should be scheduled.  */
111 extern enum processor_type arm_tune;
112
113 typedef enum arm_cond_code
114 {
115   ARM_EQ = 0, ARM_NE, ARM_CS, ARM_CC, ARM_MI, ARM_PL, ARM_VS, ARM_VC,
116   ARM_HI, ARM_LS, ARM_GE, ARM_LT, ARM_GT, ARM_LE, ARM_AL, ARM_NV
117 }
118 arm_cc;
119
120 extern arm_cc arm_current_cc;
121
122 #define ARM_INVERSE_CONDITION_CODE(X)  ((arm_cc) (((int)X) ^ 1))
123
124 extern int arm_target_label;
125 extern int arm_ccfsm_state;
126 extern GTY(()) rtx arm_target_insn;
127 /* Define the information needed to generate branch insns.  This is
128    stored from the compare operation.  */
129 extern GTY(()) rtx arm_compare_op0;
130 extern GTY(()) rtx arm_compare_op1;
131 /* The label of the current constant pool.  */
132 extern rtx pool_vector_label;
133 /* Set to 1 when a return insn is output, this means that the epilogue
134    is not needed.  */
135 extern int return_used_this_function;
136 /* Callback to output language specific object attributes.  */
137 extern void (*arm_lang_output_object_attributes_hook)(void);
138 \f
139 /* Just in case configure has failed to define anything.  */
140 #ifndef TARGET_CPU_DEFAULT
141 #define TARGET_CPU_DEFAULT TARGET_CPU_generic
142 #endif
143
144
145 #undef  CPP_SPEC
146 #define CPP_SPEC "%(subtarget_cpp_spec)                                 \
147 %{msoft-float:%{mhard-float:                                            \
148         %e-msoft-float and -mhard_float may not be used together}}      \
149 %{mbig-endian:%{mlittle-endian:                                         \
150         %e-mbig-endian and -mlittle-endian may not be used together}}"
151
152 #ifndef CC1_SPEC
153 #define CC1_SPEC ""
154 #endif
155
156 /* This macro defines names of additional specifications to put in the specs
157    that can be used in various specifications like CC1_SPEC.  Its definition
158    is an initializer with a subgrouping for each command option.
159
160    Each subgrouping contains a string constant, that defines the
161    specification name, and a string constant that used by the GCC driver
162    program.
163
164    Do not define this macro if it does not need to do anything.  */
165 #define EXTRA_SPECS                                             \
166   { "subtarget_cpp_spec",       SUBTARGET_CPP_SPEC },           \
167   SUBTARGET_EXTRA_SPECS
168
169 #ifndef SUBTARGET_EXTRA_SPECS
170 #define SUBTARGET_EXTRA_SPECS
171 #endif
172
173 #ifndef SUBTARGET_CPP_SPEC
174 #define SUBTARGET_CPP_SPEC      ""
175 #endif
176 \f
177 /* Run-time Target Specification.  */
178 #ifndef TARGET_VERSION
179 #define TARGET_VERSION fputs (" (ARM/generic)", stderr);
180 #endif
181
182 #define TARGET_SOFT_FLOAT               (arm_float_abi == ARM_FLOAT_ABI_SOFT)
183 /* Use hardware floating point instructions. */
184 #define TARGET_HARD_FLOAT               (arm_float_abi != ARM_FLOAT_ABI_SOFT)
185 /* Use hardware floating point calling convention.  */
186 #define TARGET_HARD_FLOAT_ABI           (arm_float_abi == ARM_FLOAT_ABI_HARD)
187 #define TARGET_FPA                      (arm_fp_model == ARM_FP_MODEL_FPA)
188 #define TARGET_MAVERICK                 (arm_fp_model == ARM_FP_MODEL_MAVERICK)
189 #define TARGET_VFP                      (arm_fp_model == ARM_FP_MODEL_VFP)
190 #define TARGET_IWMMXT                   (arm_arch_iwmmxt)
191 #define TARGET_REALLY_IWMMXT            (TARGET_IWMMXT && TARGET_32BIT)
192 #define TARGET_IWMMXT_ABI (TARGET_32BIT && arm_abi == ARM_ABI_IWMMXT)
193 #define TARGET_ARM                      (! TARGET_THUMB)
194 #define TARGET_EITHER                   1 /* (TARGET_ARM | TARGET_THUMB) */
195 #define TARGET_BACKTRACE                (leaf_function_p () \
196                                          ? TARGET_TPCS_LEAF_FRAME \
197                                          : TARGET_TPCS_FRAME)
198 #define TARGET_LDRD                     (arm_arch5e && ARM_DOUBLEWORD_ALIGN)
199 #define TARGET_AAPCS_BASED \
200     (arm_abi != ARM_ABI_APCS && arm_abi != ARM_ABI_ATPCS)
201
202 #define TARGET_HARD_TP                  (target_thread_pointer == TP_CP15)
203 #define TARGET_SOFT_TP                  (target_thread_pointer == TP_SOFT)
204
205 /* Only 16-bit thumb code.  */
206 #define TARGET_THUMB1                   (TARGET_THUMB && !arm_arch_thumb2)
207 /* Arm or Thumb-2 32-bit code.  */
208 #define TARGET_32BIT                    (TARGET_ARM || arm_arch_thumb2)
209 /* 32-bit Thumb-2 code.  */
210 #define TARGET_THUMB2                   (TARGET_THUMB && arm_arch_thumb2)
211 /* Thumb-1 only.  */
212 #define TARGET_THUMB1_ONLY              (TARGET_THUMB1 && !arm_arch_notm)
213
214 /* The following two macros concern the ability to execute coprocessor
215    instructions for VFPv3 or NEON.  TARGET_VFP3/TARGET_VFPD32 are currently
216    only ever tested when we know we are generating for VFP hardware; we need
217    to be more careful with TARGET_NEON as noted below.  */
218
219 /* FPU is has the full VFPv3/NEON register file of 32 D registers.  */
220 #define TARGET_VFPD32 (arm_fp_model == ARM_FP_MODEL_VFP \
221                        && (arm_fpu_arch == FPUTYPE_VFP3 \
222                            || arm_fpu_arch == FPUTYPE_NEON))
223
224 /* FPU supports VFPv3 instructions.  */
225 #define TARGET_VFP3 (arm_fp_model == ARM_FP_MODEL_VFP \
226                      && (arm_fpu_arch == FPUTYPE_VFP3D16 \
227                          || TARGET_VFPD32))
228
229 /* FPU supports Neon instructions.  The setting of this macro gets
230    revealed via __ARM_NEON__ so we add extra guards upon TARGET_32BIT
231    and TARGET_HARD_FLOAT to ensure that NEON instructions are
232    available.  */
233 #define TARGET_NEON (TARGET_32BIT && TARGET_HARD_FLOAT \
234                      && arm_fp_model == ARM_FP_MODEL_VFP \
235                      && arm_fpu_arch == FPUTYPE_NEON)
236
237 /* "DSP" multiply instructions, eg. SMULxy.  */
238 #define TARGET_DSP_MULTIPLY \
239   (TARGET_32BIT && arm_arch5e && arm_arch_notm)
240 /* Integer SIMD instructions, and extend-accumulate instructions.  */
241 #define TARGET_INT_SIMD \
242   (TARGET_32BIT && arm_arch6 && arm_arch_notm)
243
244 /* We could use unified syntax for arm mode, but for now we just use it
245    for Thumb-2.  */
246 #define TARGET_UNIFIED_ASM TARGET_THUMB2
247
248
249 /* True iff the full BPABI is being used.  If TARGET_BPABI is true,
250    then TARGET_AAPCS_BASED must be true -- but the converse does not
251    hold.  TARGET_BPABI implies the use of the BPABI runtime library,
252    etc., in addition to just the AAPCS calling conventions.  */
253 #ifndef TARGET_BPABI
254 #define TARGET_BPABI false
255 #endif
256
257 /* Support for a compile-time default CPU, et cetera.  The rules are:
258    --with-arch is ignored if -march or -mcpu are specified.
259    --with-cpu is ignored if -march or -mcpu are specified, and is overridden
260     by --with-arch.
261    --with-tune is ignored if -mtune or -mcpu are specified (but not affected
262      by -march).
263    --with-float is ignored if -mhard-float, -msoft-float or -mfloat-abi are
264    specified.
265    --with-fpu is ignored if -mfpu is specified.
266    --with-abi is ignored is -mabi is specified.  */
267 #define OPTION_DEFAULT_SPECS \
268   {"arch", "%{!march=*:%{!mcpu=*:-march=%(VALUE)}}" }, \
269   {"cpu", "%{!march=*:%{!mcpu=*:-mcpu=%(VALUE)}}" }, \
270   {"tune", "%{!mcpu=*:%{!mtune=*:-mtune=%(VALUE)}}" }, \
271   {"float", \
272     "%{!msoft-float:%{!mhard-float:%{!mfloat-abi=*:-mfloat-abi=%(VALUE)}}}" }, \
273   {"fpu", "%{!mfpu=*:-mfpu=%(VALUE)}"}, \
274   {"abi", "%{!mabi=*:-mabi=%(VALUE)}"}, \
275   {"mode", "%{!marm:%{!mthumb:-m%(VALUE)}}"},
276
277 /* Which floating point model to use.  */
278 enum arm_fp_model
279 {
280   ARM_FP_MODEL_UNKNOWN,
281   /* FPA model (Hardware or software).  */
282   ARM_FP_MODEL_FPA,
283   /* Cirrus Maverick floating point model.  */
284   ARM_FP_MODEL_MAVERICK,
285   /* VFP floating point model.  */
286   ARM_FP_MODEL_VFP
287 };
288
289 extern enum arm_fp_model arm_fp_model;
290
291 /* Which floating point hardware is available.  Also update
292    fp_model_for_fpu in arm.c when adding entries to this list.  */
293 enum fputype
294 {
295   /* No FP hardware.  */
296   FPUTYPE_NONE,
297   /* Full FPA support.  */
298   FPUTYPE_FPA,
299   /* Emulated FPA hardware, Issue 2 emulator (no LFM/SFM).  */
300   FPUTYPE_FPA_EMU2,
301   /* Emulated FPA hardware, Issue 3 emulator.  */
302   FPUTYPE_FPA_EMU3,
303   /* Cirrus Maverick floating point co-processor.  */
304   FPUTYPE_MAVERICK,
305   /* VFP.  */
306   FPUTYPE_VFP,
307   /* VFPv3-D16.  */
308   FPUTYPE_VFP3D16,
309   /* VFPv3.  */
310   FPUTYPE_VFP3,
311   /* Neon.  */
312   FPUTYPE_NEON
313 };
314
315 /* Recast the floating point class to be the floating point attribute.  */
316 #define arm_fpu_attr ((enum attr_fpu) arm_fpu_tune)
317
318 /* What type of floating point to tune for */
319 extern enum fputype arm_fpu_tune;
320
321 /* What type of floating point instructions are available */
322 extern enum fputype arm_fpu_arch;
323
324 enum float_abi_type
325 {
326   ARM_FLOAT_ABI_SOFT,
327   ARM_FLOAT_ABI_SOFTFP,
328   ARM_FLOAT_ABI_HARD
329 };
330
331 extern enum float_abi_type arm_float_abi;
332
333 #ifndef TARGET_DEFAULT_FLOAT_ABI
334 #define TARGET_DEFAULT_FLOAT_ABI ARM_FLOAT_ABI_SOFT
335 #endif
336
337 /* Which ABI to use.  */
338 enum arm_abi_type
339 {
340   ARM_ABI_APCS,
341   ARM_ABI_ATPCS,
342   ARM_ABI_AAPCS,
343   ARM_ABI_IWMMXT,
344   ARM_ABI_AAPCS_LINUX
345 };
346
347 extern enum arm_abi_type arm_abi;
348
349 #ifndef ARM_DEFAULT_ABI
350 #define ARM_DEFAULT_ABI ARM_ABI_APCS
351 #endif
352
353 /* Which thread pointer access sequence to use.  */
354 enum arm_tp_type {
355   TP_AUTO,
356   TP_SOFT,
357   TP_CP15
358 };
359
360 extern enum arm_tp_type target_thread_pointer;
361
362 /* Nonzero if this chip supports the ARM Architecture 3M extensions.  */
363 extern int arm_arch3m;
364
365 /* Nonzero if this chip supports the ARM Architecture 4 extensions.  */
366 extern int arm_arch4;
367
368 /* Nonzero if this chip supports the ARM Architecture 4T extensions.  */
369 extern int arm_arch4t;
370
371 /* Nonzero if this chip supports the ARM Architecture 5 extensions.  */
372 extern int arm_arch5;
373
374 /* Nonzero if this chip supports the ARM Architecture 5E extensions.  */
375 extern int arm_arch5e;
376
377 /* Nonzero if this chip supports the ARM Architecture 6 extensions.  */
378 extern int arm_arch6;
379
380 /* Nonzero if instructions not present in the 'M' profile can be used.  */
381 extern int arm_arch_notm;
382
383 /* Nonzero if this chip can benefit from load scheduling.  */
384 extern int arm_ld_sched;
385
386 /* Nonzero if generating thumb code.  */
387 extern int thumb_code;
388
389 /* Nonzero if this chip is a StrongARM.  */
390 extern int arm_tune_strongarm;
391
392 /* Nonzero if this chip is a Cirrus variant.  */
393 extern int arm_arch_cirrus;
394
395 /* Nonzero if this chip supports Intel XScale with Wireless MMX technology.  */
396 extern int arm_arch_iwmmxt;
397
398 /* Nonzero if this chip is an XScale.  */
399 extern int arm_arch_xscale;
400
401 /* Nonzero if tuning for XScale.  */
402 extern int arm_tune_xscale;
403
404 /* Nonzero if tuning for stores via the write buffer.  */
405 extern int arm_tune_wbuf;
406
407 /* Nonzero if we should define __THUMB_INTERWORK__ in the
408    preprocessor.
409    XXX This is a bit of a hack, it's intended to help work around
410    problems in GLD which doesn't understand that armv5t code is
411    interworking clean.  */
412 extern int arm_cpp_interwork;
413
414 /* Nonzero if chip supports Thumb 2.  */
415 extern int arm_arch_thumb2;
416
417 /* Nonzero if chip supports integer division instruction.  */
418 extern int arm_arch_hwdiv;
419
420 #ifndef TARGET_DEFAULT
421 #define TARGET_DEFAULT  (MASK_APCS_FRAME)
422 #endif
423
424 /* The frame pointer register used in gcc has nothing to do with debugging;
425    that is controlled by the APCS-FRAME option.  */
426 #define CAN_DEBUG_WITHOUT_FP
427
428 #define OVERRIDE_OPTIONS  arm_override_options ()
429
430 #define OPTIMIZATION_OPTIONS(LEVEL,SIZE)                \
431         arm_optimization_options ((LEVEL), (SIZE))
432
433 /* Nonzero if PIC code requires explicit qualifiers to generate
434    PLT and GOT relocs rather than the assembler doing so implicitly.
435    Subtargets can override these if required.  */
436 #ifndef NEED_GOT_RELOC
437 #define NEED_GOT_RELOC  0
438 #endif
439 #ifndef NEED_PLT_RELOC
440 #define NEED_PLT_RELOC  0
441 #endif
442
443 /* Nonzero if we need to refer to the GOT with a PC-relative
444    offset.  In other words, generate
445
446    .word        _GLOBAL_OFFSET_TABLE_ - [. - (.Lxx + 8)]
447
448    rather than
449
450    .word        _GLOBAL_OFFSET_TABLE_ - (.Lxx + 8)
451
452    The default is true, which matches NetBSD.  Subtargets can
453    override this if required.  */
454 #ifndef GOT_PCREL
455 #define GOT_PCREL   1
456 #endif
457 \f
458 /* Target machine storage Layout.  */
459
460
461 /* Define this macro if it is advisable to hold scalars in registers
462    in a wider mode than that declared by the program.  In such cases,
463    the value is constrained to be within the bounds of the declared
464    type, but kept valid in the wider mode.  The signedness of the
465    extension may differ from that of the type.  */
466
467 /* It is far faster to zero extend chars than to sign extend them */
468
469 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE)     \
470   if (GET_MODE_CLASS (MODE) == MODE_INT         \
471       && GET_MODE_SIZE (MODE) < 4)              \
472     {                                           \
473       if (MODE == QImode)                       \
474         UNSIGNEDP = 1;                          \
475       else if (MODE == HImode)                  \
476         UNSIGNEDP = 1;                          \
477       (MODE) = SImode;                          \
478     }
479
480 #define PROMOTE_FUNCTION_MODE(MODE, UNSIGNEDP, TYPE)    \
481   if ((GET_MODE_CLASS (MODE) == MODE_INT                \
482        || GET_MODE_CLASS (MODE) == MODE_COMPLEX_INT)    \
483       && GET_MODE_SIZE (MODE) < 4)                      \
484     (MODE) = SImode;                                    \
485
486 /* Define this if most significant bit is lowest numbered
487    in instructions that operate on numbered bit-fields.  */
488 #define BITS_BIG_ENDIAN  0
489
490 /* Define this if most significant byte of a word is the lowest numbered.
491    Most ARM processors are run in little endian mode, so that is the default.
492    If you want to have it run-time selectable, change the definition in a
493    cover file to be TARGET_BIG_ENDIAN.  */
494 #define BYTES_BIG_ENDIAN  (TARGET_BIG_END != 0)
495
496 /* Define this if most significant word of a multiword number is the lowest
497    numbered.
498    This is always false, even when in big-endian mode.  */
499 #define WORDS_BIG_ENDIAN  (BYTES_BIG_ENDIAN && ! TARGET_LITTLE_WORDS)
500
501 /* LIBGCC2_WORDS_BIG_ENDIAN has to be a constant, so we define this based
502    on processor pre-defineds when compiling libgcc2.c.  */
503 #if defined(__ARMEB__) && !defined(__ARMWEL__)
504 #define LIBGCC2_WORDS_BIG_ENDIAN 1
505 #else
506 #define LIBGCC2_WORDS_BIG_ENDIAN 0
507 #endif
508
509 /* Define this if most significant word of doubles is the lowest numbered.
510    The rules are different based on whether or not we use FPA-format,
511    VFP-format or some other floating point co-processor's format doubles.  */
512 #define FLOAT_WORDS_BIG_ENDIAN (arm_float_words_big_endian ())
513
514 #define UNITS_PER_WORD  4
515
516 /* Use the option -mvectorize-with-neon-quad to override the use of doubleword
517    registers when autovectorizing for Neon, at least until multiple vector
518    widths are supported properly by the middle-end.  */
519 #define UNITS_PER_SIMD_WORD(MODE) \
520   (TARGET_NEON ? (TARGET_NEON_VECTORIZE_QUAD ? 16 : 8) : UNITS_PER_WORD)
521
522 /* True if natural alignment is used for doubleword types.  */
523 #define ARM_DOUBLEWORD_ALIGN    TARGET_AAPCS_BASED
524
525 #define DOUBLEWORD_ALIGNMENT 64
526
527 #define PARM_BOUNDARY   32
528
529 #define STACK_BOUNDARY  (ARM_DOUBLEWORD_ALIGN ? DOUBLEWORD_ALIGNMENT : 32)
530
531 #define PREFERRED_STACK_BOUNDARY \
532     (arm_abi == ARM_ABI_ATPCS ? 64 : STACK_BOUNDARY)
533
534 #define FUNCTION_BOUNDARY  32
535
536 /* The lowest bit is used to indicate Thumb-mode functions, so the
537    vbit must go into the delta field of pointers to member
538    functions.  */
539 #define TARGET_PTRMEMFUNC_VBIT_LOCATION ptrmemfunc_vbit_in_delta
540
541 #define EMPTY_FIELD_BOUNDARY  32
542
543 #define BIGGEST_ALIGNMENT (ARM_DOUBLEWORD_ALIGN ? DOUBLEWORD_ALIGNMENT : 32)
544
545 /* XXX Blah -- this macro is used directly by libobjc.  Since it
546    supports no vector modes, cut out the complexity and fall back
547    on BIGGEST_FIELD_ALIGNMENT.  */
548 #ifdef IN_TARGET_LIBS
549 #define BIGGEST_FIELD_ALIGNMENT 64
550 #endif
551
552 /* Make strings word-aligned so strcpy from constants will be faster.  */
553 #define CONSTANT_ALIGNMENT_FACTOR (TARGET_THUMB || ! arm_tune_xscale ? 1 : 2)
554
555 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                          \
556    ((TREE_CODE (EXP) == STRING_CST                              \
557      && !optimize_size                                          \
558      && (ALIGN) < BITS_PER_WORD * CONSTANT_ALIGNMENT_FACTOR)    \
559     ? BITS_PER_WORD * CONSTANT_ALIGNMENT_FACTOR : (ALIGN))
560
561 /* Setting STRUCTURE_SIZE_BOUNDARY to 32 produces more efficient code, but the
562    value set in previous versions of this toolchain was 8, which produces more
563    compact structures.  The command line option -mstructure_size_boundary=<n>
564    can be used to change this value.  For compatibility with the ARM SDK
565    however the value should be left at 32.  ARM SDT Reference Manual (ARM DUI
566    0020D) page 2-20 says "Structures are aligned on word boundaries".
567    The AAPCS specifies a value of 8.  */
568 #define STRUCTURE_SIZE_BOUNDARY arm_structure_size_boundary
569 extern int arm_structure_size_boundary;
570
571 /* This is the value used to initialize arm_structure_size_boundary.  If a
572    particular arm target wants to change the default value it should change
573    the definition of this macro, not STRUCTURE_SIZE_BOUNDARY.  See netbsd.h
574    for an example of this.  */
575 #ifndef DEFAULT_STRUCTURE_SIZE_BOUNDARY
576 #define DEFAULT_STRUCTURE_SIZE_BOUNDARY 32
577 #endif
578
579 /* Nonzero if move instructions will actually fail to work
580    when given unaligned data.  */
581 #define STRICT_ALIGNMENT 1
582
583 /* wchar_t is unsigned under the AAPCS.  */
584 #ifndef WCHAR_TYPE
585 #define WCHAR_TYPE (TARGET_AAPCS_BASED ? "unsigned int" : "int")
586
587 #define WCHAR_TYPE_SIZE BITS_PER_WORD
588 #endif
589
590 #ifndef SIZE_TYPE
591 #define SIZE_TYPE (TARGET_AAPCS_BASED ? "unsigned int" : "long unsigned int")
592 #endif
593
594 #ifndef PTRDIFF_TYPE
595 #define PTRDIFF_TYPE (TARGET_AAPCS_BASED ? "int" : "long int")
596 #endif
597
598 /* AAPCS requires that structure alignment is affected by bitfields.  */
599 #ifndef PCC_BITFIELD_TYPE_MATTERS
600 #define PCC_BITFIELD_TYPE_MATTERS TARGET_AAPCS_BASED
601 #endif
602
603 \f
604 /* Standard register usage.  */
605
606 /* Register allocation in ARM Procedure Call Standard (as used on RISCiX):
607    (S - saved over call).
608
609         r0         *    argument word/integer result
610         r1-r3           argument word
611
612         r4-r8        S  register variable
613         r9           S  (rfp) register variable (real frame pointer)
614
615         r10        F S  (sl) stack limit (used by -mapcs-stack-check)
616         r11        F S  (fp) argument pointer
617         r12             (ip) temp workspace
618         r13        F S  (sp) lower end of current stack frame
619         r14             (lr) link address/workspace
620         r15        F    (pc) program counter
621
622         f0              floating point result
623         f1-f3           floating point scratch
624
625         f4-f7        S  floating point variable
626
627         cc              This is NOT a real register, but is used internally
628                         to represent things that use or set the condition
629                         codes.
630         sfp             This isn't either.  It is used during rtl generation
631                         since the offset between the frame pointer and the
632                         auto's isn't known until after register allocation.
633         afp             Nor this, we only need this because of non-local
634                         goto.  Without it fp appears to be used and the
635                         elimination code won't get rid of sfp.  It tracks
636                         fp exactly at all times.
637
638    *: See CONDITIONAL_REGISTER_USAGE  */
639
640 /*
641         mvf0            Cirrus floating point result
642         mvf1-mvf3       Cirrus floating point scratch
643         mvf4-mvf15   S  Cirrus floating point variable.  */
644
645 /*      s0-s15          VFP scratch (aka d0-d7).
646         s16-s31       S VFP variable (aka d8-d15).
647         vfpcc           Not a real register.  Represents the VFP condition
648                         code flags.  */
649
650 /* The stack backtrace structure is as follows:
651   fp points to here:  |  save code pointer  |      [fp]
652                       |  return link value  |      [fp, #-4]
653                       |  return sp value    |      [fp, #-8]
654                       |  return fp value    |      [fp, #-12]
655                      [|  saved r10 value    |]
656                      [|  saved r9 value     |]
657                      [|  saved r8 value     |]
658                      [|  saved r7 value     |]
659                      [|  saved r6 value     |]
660                      [|  saved r5 value     |]
661                      [|  saved r4 value     |]
662                      [|  saved r3 value     |]
663                      [|  saved r2 value     |]
664                      [|  saved r1 value     |]
665                      [|  saved r0 value     |]
666                      [|  saved f7 value     |]     three words
667                      [|  saved f6 value     |]     three words
668                      [|  saved f5 value     |]     three words
669                      [|  saved f4 value     |]     three words
670   r0-r3 are not normally saved in a C function.  */
671
672 /* 1 for registers that have pervasive standard uses
673    and are not available for the register allocator.  */
674 #define FIXED_REGISTERS \
675 {                       \
676   0,0,0,0,0,0,0,0,      \
677   0,0,0,0,0,1,0,1,      \
678   0,0,0,0,0,0,0,0,      \
679   1,1,1,                \
680   1,1,1,1,1,1,1,1,      \
681   1,1,1,1,1,1,1,1,      \
682   1,1,1,1,1,1,1,1,      \
683   1,1,1,1,1,1,1,1,      \
684   1,1,1,1,              \
685   1,1,1,1,1,1,1,1,      \
686   1,1,1,1,1,1,1,1,      \
687   1,1,1,1,1,1,1,1,      \
688   1,1,1,1,1,1,1,1,      \
689   1,1,1,1,1,1,1,1,      \
690   1,1,1,1,1,1,1,1,      \
691   1,1,1,1,1,1,1,1,      \
692   1,1,1,1,1,1,1,1,      \
693   1                     \
694 }
695
696 /* 1 for registers not available across function calls.
697    These must include the FIXED_REGISTERS and also any
698    registers that can be used without being saved.
699    The latter must include the registers where values are returned
700    and the register where structure-value addresses are passed.
701    Aside from that, you can include as many other registers as you like.
702    The CC is not preserved over function calls on the ARM 6, so it is
703    easier to assume this for all.  SFP is preserved, since FP is.  */
704 #define CALL_USED_REGISTERS  \
705 {                            \
706   1,1,1,1,0,0,0,0,           \
707   0,0,0,0,1,1,1,1,           \
708   1,1,1,1,0,0,0,0,           \
709   1,1,1,                     \
710   1,1,1,1,1,1,1,1,           \
711   1,1,1,1,1,1,1,1,           \
712   1,1,1,1,1,1,1,1,           \
713   1,1,1,1,1,1,1,1,           \
714   1,1,1,1,                   \
715   1,1,1,1,1,1,1,1,           \
716   1,1,1,1,1,1,1,1,           \
717   1,1,1,1,1,1,1,1,           \
718   1,1,1,1,1,1,1,1,           \
719   1,1,1,1,1,1,1,1,           \
720   1,1,1,1,1,1,1,1,           \
721   1,1,1,1,1,1,1,1,           \
722   1,1,1,1,1,1,1,1,           \
723   1                          \
724 }
725
726 #ifndef SUBTARGET_CONDITIONAL_REGISTER_USAGE
727 #define SUBTARGET_CONDITIONAL_REGISTER_USAGE
728 #endif
729
730 #define CONDITIONAL_REGISTER_USAGE                              \
731 {                                                               \
732   int regno;                                                    \
733                                                                 \
734   if (TARGET_SOFT_FLOAT || TARGET_THUMB1 || !TARGET_FPA)        \
735     {                                                           \
736       for (regno = FIRST_FPA_REGNUM;                            \
737            regno <= LAST_FPA_REGNUM; ++regno)                   \
738         fixed_regs[regno] = call_used_regs[regno] = 1;          \
739     }                                                           \
740                                                                 \
741   if (TARGET_THUMB && optimize_size)                            \
742     {                                                           \
743       /* When optimizing for size, it's better not to use       \
744          the HI regs, because of the overhead of stacking       \
745          them.  */                                              \
746       /* ??? Is this still true for thumb2?  */                 \
747       for (regno = FIRST_HI_REGNUM;                             \
748            regno <= LAST_HI_REGNUM; ++regno)                    \
749         fixed_regs[regno] = call_used_regs[regno] = 1;          \
750     }                                                           \
751                                                                 \
752   /* The link register can be clobbered by any branch insn,     \
753      but we have no way to track that at present, so mark       \
754      it as unavailable.  */                                     \
755   if (TARGET_THUMB1)                                            \
756     fixed_regs[LR_REGNUM] = call_used_regs[LR_REGNUM] = 1;      \
757                                                                 \
758   if (TARGET_32BIT && TARGET_HARD_FLOAT)                        \
759     {                                                           \
760       if (TARGET_MAVERICK)                                      \
761         {                                                       \
762           for (regno = FIRST_FPA_REGNUM;                        \
763                regno <= LAST_FPA_REGNUM; ++ regno)              \
764             fixed_regs[regno] = call_used_regs[regno] = 1;      \
765           for (regno = FIRST_CIRRUS_FP_REGNUM;                  \
766                regno <= LAST_CIRRUS_FP_REGNUM; ++ regno)        \
767             {                                                   \
768               fixed_regs[regno] = 0;                            \
769               call_used_regs[regno] = regno < FIRST_CIRRUS_FP_REGNUM + 4; \
770             }                                                   \
771         }                                                       \
772       if (TARGET_VFP)                                           \
773         {                                                       \
774           /* VFPv3 registers are disabled when earlier VFP      \
775              versions are selected due to the definition of     \
776              LAST_VFP_REGNUM.  */                               \
777           for (regno = FIRST_VFP_REGNUM;                        \
778                regno <= LAST_VFP_REGNUM; ++ regno)              \
779             {                                                   \
780               fixed_regs[regno] = 0;                            \
781               call_used_regs[regno] = regno < FIRST_VFP_REGNUM + 16 \
782                 || regno >= FIRST_VFP_REGNUM + 32;              \
783             }                                                   \
784         }                                                       \
785     }                                                           \
786                                                                 \
787   if (TARGET_REALLY_IWMMXT)                                     \
788     {                                                           \
789       regno = FIRST_IWMMXT_GR_REGNUM;                           \
790       /* The 2002/10/09 revision of the XScale ABI has wCG0     \
791          and wCG1 as call-preserved registers.  The 2002/11/21  \
792          revision changed this so that all wCG registers are    \
793          scratch registers.  */                                 \
794       for (regno = FIRST_IWMMXT_GR_REGNUM;                      \
795            regno <= LAST_IWMMXT_GR_REGNUM; ++ regno)            \
796         fixed_regs[regno] = 0;                                  \
797       /* The XScale ABI has wR0 - wR9 as scratch registers,     \
798          the rest as call-preserved registers.  */              \
799       for (regno = FIRST_IWMMXT_REGNUM;                         \
800            regno <= LAST_IWMMXT_REGNUM; ++ regno)               \
801         {                                                       \
802           fixed_regs[regno] = 0;                                \
803           call_used_regs[regno] = regno < FIRST_IWMMXT_REGNUM + 10; \
804         }                                                       \
805     }                                                           \
806                                                                 \
807   if ((unsigned) PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM)     \
808     {                                                           \
809       fixed_regs[PIC_OFFSET_TABLE_REGNUM] = 1;                  \
810       call_used_regs[PIC_OFFSET_TABLE_REGNUM] = 1;              \
811     }                                                           \
812   else if (TARGET_APCS_STACK)                                   \
813     {                                                           \
814       fixed_regs[10]     = 1;                                   \
815       call_used_regs[10] = 1;                                   \
816     }                                                           \
817   /* -mcaller-super-interworking reserves r11 for calls to      \
818      _interwork_r11_call_via_rN().  Making the register global  \
819      is an easy way of ensuring that it remains valid for all   \
820      calls.  */                                                 \
821   if (TARGET_APCS_FRAME || TARGET_CALLER_INTERWORKING           \
822       || TARGET_TPCS_FRAME || TARGET_TPCS_LEAF_FRAME)           \
823     {                                                           \
824       fixed_regs[ARM_HARD_FRAME_POINTER_REGNUM] = 1;            \
825       call_used_regs[ARM_HARD_FRAME_POINTER_REGNUM] = 1;        \
826       if (TARGET_CALLER_INTERWORKING)                           \
827         global_regs[ARM_HARD_FRAME_POINTER_REGNUM] = 1;         \
828     }                                                           \
829   SUBTARGET_CONDITIONAL_REGISTER_USAGE                          \
830 }
831
832 /* These are a couple of extensions to the formats accepted
833    by asm_fprintf:
834      %@ prints out ASM_COMMENT_START
835      %r prints out REGISTER_PREFIX reg_names[arg]  */
836 #define ASM_FPRINTF_EXTENSIONS(FILE, ARGS, P)           \
837   case '@':                                             \
838     fputs (ASM_COMMENT_START, FILE);                    \
839     break;                                              \
840                                                         \
841   case 'r':                                             \
842     fputs (REGISTER_PREFIX, FILE);                      \
843     fputs (reg_names [va_arg (ARGS, int)], FILE);       \
844     break;
845
846 /* Round X up to the nearest word.  */
847 #define ROUND_UP_WORD(X) (((X) + 3) & ~3)
848
849 /* Convert fron bytes to ints.  */
850 #define ARM_NUM_INTS(X) (((X) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
851
852 /* The number of (integer) registers required to hold a quantity of type MODE.
853    Also used for VFP registers.  */
854 #define ARM_NUM_REGS(MODE)                              \
855   ARM_NUM_INTS (GET_MODE_SIZE (MODE))
856
857 /* The number of (integer) registers required to hold a quantity of TYPE MODE.  */
858 #define ARM_NUM_REGS2(MODE, TYPE)                   \
859   ARM_NUM_INTS ((MODE) == BLKmode ?             \
860   int_size_in_bytes (TYPE) : GET_MODE_SIZE (MODE))
861
862 /* The number of (integer) argument register available.  */
863 #define NUM_ARG_REGS            4
864
865 /* Return the register number of the N'th (integer) argument.  */
866 #define ARG_REGISTER(N)         (N - 1)
867
868 /* Specify the registers used for certain standard purposes.
869    The values of these macros are register numbers.  */
870
871 /* The number of the last argument register.  */
872 #define LAST_ARG_REGNUM         ARG_REGISTER (NUM_ARG_REGS)
873
874 /* The numbers of the Thumb register ranges.  */
875 #define FIRST_LO_REGNUM         0
876 #define LAST_LO_REGNUM          7
877 #define FIRST_HI_REGNUM         8
878 #define LAST_HI_REGNUM          11
879
880 #ifndef TARGET_UNWIND_INFO
881 /* We use sjlj exceptions for backwards compatibility.  */
882 #define MUST_USE_SJLJ_EXCEPTIONS 1
883 #endif
884
885 /* We can generate DWARF2 Unwind info, even though we don't use it.  */
886 #define DWARF2_UNWIND_INFO 1
887
888 /* Use r0 and r1 to pass exception handling information.  */
889 #define EH_RETURN_DATA_REGNO(N) (((N) < 2) ? N : INVALID_REGNUM)
890
891 /* The register that holds the return address in exception handlers.  */
892 #define ARM_EH_STACKADJ_REGNUM  2
893 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (SImode, ARM_EH_STACKADJ_REGNUM)
894
895 /* The native (Norcroft) Pascal compiler for the ARM passes the static chain
896    as an invisible last argument (possible since varargs don't exist in
897    Pascal), so the following is not true.  */
898 #define STATIC_CHAIN_REGNUM     12
899
900 /* Define this to be where the real frame pointer is if it is not possible to
901    work out the offset between the frame pointer and the automatic variables
902    until after register allocation has taken place.  FRAME_POINTER_REGNUM
903    should point to a special register that we will make sure is eliminated.
904
905    For the Thumb we have another problem.  The TPCS defines the frame pointer
906    as r11, and GCC believes that it is always possible to use the frame pointer
907    as base register for addressing purposes.  (See comments in
908    find_reloads_address()).  But - the Thumb does not allow high registers,
909    including r11, to be used as base address registers.  Hence our problem.
910
911    The solution used here, and in the old thumb port is to use r7 instead of
912    r11 as the hard frame pointer and to have special code to generate
913    backtrace structures on the stack (if required to do so via a command line
914    option) using r11.  This is the only 'user visible' use of r11 as a frame
915    pointer.  */
916 #define ARM_HARD_FRAME_POINTER_REGNUM   11
917 #define THUMB_HARD_FRAME_POINTER_REGNUM  7
918
919 #define HARD_FRAME_POINTER_REGNUM               \
920   (TARGET_ARM                                   \
921    ? ARM_HARD_FRAME_POINTER_REGNUM              \
922    : THUMB_HARD_FRAME_POINTER_REGNUM)
923
924 #define FP_REGNUM                       HARD_FRAME_POINTER_REGNUM
925
926 /* Register to use for pushing function arguments.  */
927 #define STACK_POINTER_REGNUM    SP_REGNUM
928
929 /* ARM floating pointer registers.  */
930 #define FIRST_FPA_REGNUM        16
931 #define LAST_FPA_REGNUM         23
932 #define IS_FPA_REGNUM(REGNUM) \
933   (((REGNUM) >= FIRST_FPA_REGNUM) && ((REGNUM) <= LAST_FPA_REGNUM))
934
935 #define FIRST_IWMMXT_GR_REGNUM  43
936 #define LAST_IWMMXT_GR_REGNUM   46
937 #define FIRST_IWMMXT_REGNUM     47
938 #define LAST_IWMMXT_REGNUM      62
939 #define IS_IWMMXT_REGNUM(REGNUM) \
940   (((REGNUM) >= FIRST_IWMMXT_REGNUM) && ((REGNUM) <= LAST_IWMMXT_REGNUM))
941 #define IS_IWMMXT_GR_REGNUM(REGNUM) \
942   (((REGNUM) >= FIRST_IWMMXT_GR_REGNUM) && ((REGNUM) <= LAST_IWMMXT_GR_REGNUM))
943
944 /* Base register for access to local variables of the function.  */
945 #define FRAME_POINTER_REGNUM    25
946
947 /* Base register for access to arguments of the function.  */
948 #define ARG_POINTER_REGNUM      26
949
950 #define FIRST_CIRRUS_FP_REGNUM  27
951 #define LAST_CIRRUS_FP_REGNUM   42
952 #define IS_CIRRUS_REGNUM(REGNUM) \
953   (((REGNUM) >= FIRST_CIRRUS_FP_REGNUM) && ((REGNUM) <= LAST_CIRRUS_FP_REGNUM))
954
955 #define FIRST_VFP_REGNUM        63
956 #define D7_VFP_REGNUM           78  /* Registers 77 and 78 == VFP reg D7.  */
957 #define LAST_VFP_REGNUM \
958   (TARGET_VFPD32 ? LAST_HI_VFP_REGNUM : LAST_LO_VFP_REGNUM)
959
960 #define IS_VFP_REGNUM(REGNUM) \
961   (((REGNUM) >= FIRST_VFP_REGNUM) && ((REGNUM) <= LAST_VFP_REGNUM))
962
963 /* VFP registers are split into two types: those defined by VFP versions < 3
964    have D registers overlaid on consecutive pairs of S registers. VFP version 3
965    defines 16 new D registers (d16-d31) which, for simplicity and correctness
966    in various parts of the backend, we implement as "fake" single-precision
967    registers (which would be S32-S63, but cannot be used in that way).  The
968    following macros define these ranges of registers.  */
969 #define LAST_LO_VFP_REGNUM      94
970 #define FIRST_HI_VFP_REGNUM     95
971 #define LAST_HI_VFP_REGNUM      126
972
973 #define VFP_REGNO_OK_FOR_SINGLE(REGNUM) \
974   ((REGNUM) <= LAST_LO_VFP_REGNUM)
975
976 /* DFmode values are only valid in even register pairs.  */
977 #define VFP_REGNO_OK_FOR_DOUBLE(REGNUM) \
978   ((((REGNUM) - FIRST_VFP_REGNUM) & 1) == 0)
979
980 /* Neon Quad values must start at a multiple of four registers.  */
981 #define NEON_REGNO_OK_FOR_QUAD(REGNUM) \
982   ((((REGNUM) - FIRST_VFP_REGNUM) & 3) == 0)
983
984 /* Neon structures of vectors must be in even register pairs and there
985    must be enough registers available.  Because of various patterns
986    requiring quad registers, we require them to start at a multiple of
987    four.  */
988 #define NEON_REGNO_OK_FOR_NREGS(REGNUM, N) \
989   ((((REGNUM) - FIRST_VFP_REGNUM) & 3) == 0 \
990    && (LAST_VFP_REGNUM - (REGNUM) >= 2 * (N) - 1))
991
992 /* The number of hard registers is 16 ARM + 8 FPA + 1 CC + 1 SFP + 1 AFP.  */
993 /* + 16 Cirrus registers take us up to 43.  */
994 /* Intel Wireless MMX Technology registers add 16 + 4 more.  */
995 /* VFP (VFP3) adds 32 (64) + 1 more.  */
996 #define FIRST_PSEUDO_REGISTER   128
997
998 #define DBX_REGISTER_NUMBER(REGNO) arm_dbx_register_number (REGNO)
999
1000 /* Value should be nonzero if functions must have frame pointers.
1001    Zero means the frame pointer need not be set up (and parms may be accessed
1002    via the stack pointer) in functions that seem suitable.
1003    If we have to have a frame pointer we might as well make use of it.
1004    APCS says that the frame pointer does not need to be pushed in leaf
1005    functions, or simple tail call functions.  */
1006
1007 #ifndef SUBTARGET_FRAME_POINTER_REQUIRED
1008 #define SUBTARGET_FRAME_POINTER_REQUIRED 0
1009 #endif
1010
1011 #define FRAME_POINTER_REQUIRED                                  \
1012   (cfun->has_nonlocal_label                             \
1013    || SUBTARGET_FRAME_POINTER_REQUIRED                          \
1014    || (TARGET_ARM && TARGET_APCS_FRAME && ! leaf_function_p ()))
1015
1016 /* Return number of consecutive hard regs needed starting at reg REGNO
1017    to hold something of mode MODE.
1018    This is ordinarily the length in words of a value of mode MODE
1019    but can be less for certain modes in special long registers.
1020
1021    On the ARM regs are UNITS_PER_WORD bits wide; FPA regs can hold any FP
1022    mode.  */
1023 #define HARD_REGNO_NREGS(REGNO, MODE)   \
1024   ((TARGET_32BIT                        \
1025     && REGNO >= FIRST_FPA_REGNUM        \
1026     && REGNO != FRAME_POINTER_REGNUM    \
1027     && REGNO != ARG_POINTER_REGNUM)     \
1028     && !IS_VFP_REGNUM (REGNO)           \
1029    ? 1 : ARM_NUM_REGS (MODE))
1030
1031 /* Return true if REGNO is suitable for holding a quantity of type MODE.  */
1032 #define HARD_REGNO_MODE_OK(REGNO, MODE)                                 \
1033   arm_hard_regno_mode_ok ((REGNO), (MODE))
1034
1035 /* Value is 1 if it is a good idea to tie two pseudo registers
1036    when one has mode MODE1 and one has mode MODE2.
1037    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1038    for any hard reg, then this must be 0 for correct output.  */
1039 #define MODES_TIEABLE_P(MODE1, MODE2)  \
1040   (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2))
1041
1042 #define VALID_IWMMXT_REG_MODE(MODE) \
1043  (arm_vector_mode_supported_p (MODE) || (MODE) == DImode)
1044
1045 /* Modes valid for Neon D registers.  */
1046 #define VALID_NEON_DREG_MODE(MODE) \
1047   ((MODE) == V2SImode || (MODE) == V4HImode || (MODE) == V8QImode \
1048    || (MODE) == V2SFmode || (MODE) == DImode)
1049
1050 /* Modes valid for Neon Q registers.  */
1051 #define VALID_NEON_QREG_MODE(MODE) \
1052   ((MODE) == V4SImode || (MODE) == V8HImode || (MODE) == V16QImode \
1053    || (MODE) == V4SFmode || (MODE) == V2DImode)
1054
1055 /* Structure modes valid for Neon registers.  */
1056 #define VALID_NEON_STRUCT_MODE(MODE) \
1057   ((MODE) == TImode || (MODE) == EImode || (MODE) == OImode \
1058    || (MODE) == CImode || (MODE) == XImode)
1059
1060 /* The order in which register should be allocated.  It is good to use ip
1061    since no saving is required (though calls clobber it) and it never contains
1062    function parameters.  It is quite good to use lr since other calls may
1063    clobber it anyway.  Allocate r0 through r3 in reverse order since r3 is
1064    least likely to contain a function parameter; in addition results are
1065    returned in r0.
1066    For VFP/VFPv3, allocate D16-D31 first, then caller-saved registers (D0-D7),
1067    then D8-D15.  The reason for doing this is to attempt to reduce register
1068    pressure when both single- and double-precision registers are used in a
1069    function.  */
1070
1071 #define REG_ALLOC_ORDER                         \
1072 {                                               \
1073      3,  2,  1,  0, 12, 14,  4,  5,             \
1074      6,  7,  8, 10,  9, 11, 13, 15,             \
1075     16, 17, 18, 19, 20, 21, 22, 23,             \
1076     27, 28, 29, 30, 31, 32, 33, 34,             \
1077     35, 36, 37, 38, 39, 40, 41, 42,             \
1078     43, 44, 45, 46, 47, 48, 49, 50,             \
1079     51, 52, 53, 54, 55, 56, 57, 58,             \
1080     59, 60, 61, 62,                             \
1081     24, 25, 26,                                 \
1082     95,  96,  97,  98,  99, 100, 101, 102,      \
1083    103, 104, 105, 106, 107, 108, 109, 110,      \
1084    111, 112, 113, 114, 115, 116, 117, 118,      \
1085    119, 120, 121, 122, 123, 124, 125, 126,      \
1086     78,  77,  76,  75,  74,  73,  72,  71,      \
1087     70,  69,  68,  67,  66,  65,  64,  63,      \
1088     79,  80,  81,  82,  83,  84,  85,  86,      \
1089     87,  88,  89,  90,  91,  92,  93,  94,      \
1090    127                                          \
1091 }
1092
1093 /* Use different register alloc ordering for Thumb.  */
1094 #define ORDER_REGS_FOR_LOCAL_ALLOC arm_order_regs_for_local_alloc ()
1095
1096 /* Interrupt functions can only use registers that have already been
1097    saved by the prologue, even if they would normally be
1098    call-clobbered.  */
1099 #define HARD_REGNO_RENAME_OK(SRC, DST)                                  \
1100         (! IS_INTERRUPT (cfun->machine->func_type) ||                   \
1101          df_regs_ever_live_p (DST))
1102 \f
1103 /* Register and constant classes.  */
1104
1105 /* Register classes: used to be simple, just all ARM regs or all FPA regs
1106    Now that the Thumb is involved it has become more complicated.  */
1107 enum reg_class
1108 {
1109   NO_REGS,
1110   FPA_REGS,
1111   CIRRUS_REGS,
1112   VFP_D0_D7_REGS,
1113   VFP_LO_REGS,
1114   VFP_HI_REGS,
1115   VFP_REGS,
1116   IWMMXT_GR_REGS,
1117   IWMMXT_REGS,
1118   LO_REGS,
1119   STACK_REG,
1120   BASE_REGS,
1121   HI_REGS,
1122   CC_REG,
1123   VFPCC_REG,
1124   GENERAL_REGS,
1125   CORE_REGS,
1126   ALL_REGS,
1127   LIM_REG_CLASSES
1128 };
1129
1130 #define N_REG_CLASSES  (int) LIM_REG_CLASSES
1131
1132 /* Give names of register classes as strings for dump file.  */
1133 #define REG_CLASS_NAMES  \
1134 {                       \
1135   "NO_REGS",            \
1136   "FPA_REGS",           \
1137   "CIRRUS_REGS",        \
1138   "VFP_D0_D7_REGS",     \
1139   "VFP_LO_REGS",        \
1140   "VFP_HI_REGS",        \
1141   "VFP_REGS",           \
1142   "IWMMXT_GR_REGS",     \
1143   "IWMMXT_REGS",        \
1144   "LO_REGS",            \
1145   "STACK_REG",          \
1146   "BASE_REGS",          \
1147   "HI_REGS",            \
1148   "CC_REG",             \
1149   "VFPCC_REG",          \
1150   "GENERAL_REGS",       \
1151   "CORE_REGS",          \
1152   "ALL_REGS",           \
1153 }
1154
1155 /* Define which registers fit in which classes.
1156    This is an initializer for a vector of HARD_REG_SET
1157    of length N_REG_CLASSES.  */
1158 #define REG_CLASS_CONTENTS                                              \
1159 {                                                                       \
1160   { 0x00000000, 0x00000000, 0x00000000, 0x00000000 }, /* NO_REGS  */    \
1161   { 0x00FF0000, 0x00000000, 0x00000000, 0x00000000 }, /* FPA_REGS */    \
1162   { 0xF8000000, 0x000007FF, 0x00000000, 0x00000000 }, /* CIRRUS_REGS */ \
1163   { 0x00000000, 0x80000000, 0x00007FFF, 0x00000000 }, /* VFP_D0_D7_REGS  */ \
1164   { 0x00000000, 0x80000000, 0x7FFFFFFF, 0x00000000 }, /* VFP_LO_REGS  */ \
1165   { 0x00000000, 0x00000000, 0x80000000, 0x7FFFFFFF }, /* VFP_HI_REGS  */ \
1166   { 0x00000000, 0x80000000, 0xFFFFFFFF, 0x7FFFFFFF }, /* VFP_REGS  */   \
1167   { 0x00000000, 0x00007800, 0x00000000, 0x00000000 }, /* IWMMXT_GR_REGS */ \
1168   { 0x00000000, 0x7FFF8000, 0x00000000, 0x00000000 }, /* IWMMXT_REGS */ \
1169   { 0x000000FF, 0x00000000, 0x00000000, 0x00000000 }, /* LO_REGS */     \
1170   { 0x00002000, 0x00000000, 0x00000000, 0x00000000 }, /* STACK_REG */   \
1171   { 0x000020FF, 0x00000000, 0x00000000, 0x00000000 }, /* BASE_REGS */   \
1172   { 0x0000DF00, 0x00000000, 0x00000000, 0x00000000 }, /* HI_REGS */     \
1173   { 0x01000000, 0x00000000, 0x00000000, 0x00000000 }, /* CC_REG */      \
1174   { 0x00000000, 0x00000000, 0x00000000, 0x80000000 }, /* VFPCC_REG */   \
1175   { 0x0200DFFF, 0x00000000, 0x00000000, 0x00000000 }, /* GENERAL_REGS */ \
1176   { 0x0200FFFF, 0x00000000, 0x00000000, 0x00000000 }, /* CORE_REGS */   \
1177   { 0xFAFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0x7FFFFFFF }  /* ALL_REGS */    \
1178 }
1179
1180 /* Any of the VFP register classes.  */
1181 #define IS_VFP_CLASS(X) \
1182   ((X) == VFP_D0_D7_REGS || (X) == VFP_LO_REGS \
1183    || (X) == VFP_HI_REGS || (X) == VFP_REGS)
1184
1185 /* The same information, inverted:
1186    Return the class number of the smallest class containing
1187    reg number REGNO.  This could be a conditional expression
1188    or could index an array.  */
1189 #define REGNO_REG_CLASS(REGNO)  arm_regno_class (REGNO)
1190
1191 /* The following macro defines cover classes for Integrated Register
1192    Allocator.  Cover classes is a set of non-intersected register
1193    classes covering all hard registers used for register allocation
1194    purpose.  Any move between two registers of a cover class should be
1195    cheaper than load or store of the registers.  The macro value is
1196    array of register classes with LIM_REG_CLASSES used as the end
1197    marker.  */
1198
1199 #define IRA_COVER_CLASSES                                                    \
1200 {                                                                            \
1201   GENERAL_REGS, FPA_REGS, CIRRUS_REGS, VFP_REGS, IWMMXT_GR_REGS, IWMMXT_REGS,\
1202   LIM_REG_CLASSES                                                            \
1203 }
1204
1205 /* FPA registers can't do subreg as all values are reformatted to internal
1206    precision.  VFP registers may only be accessed in the mode they
1207    were set.  */
1208 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)       \
1209   (GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)           \
1210    ? reg_classes_intersect_p (FPA_REGS, (CLASS))        \
1211      || reg_classes_intersect_p (VFP_REGS, (CLASS))     \
1212    : 0)
1213
1214 /* We need to define this for LO_REGS on thumb.  Otherwise we can end up
1215    using r0-r4 for function arguments, r7 for the stack frame and don't
1216    have enough left over to do doubleword arithmetic.  */
1217 #define CLASS_LIKELY_SPILLED_P(CLASS)   \
1218     ((TARGET_THUMB && (CLASS) == LO_REGS)       \
1219      || (CLASS) == CC_REG)
1220
1221 /* The class value for index registers, and the one for base regs.  */
1222 #define INDEX_REG_CLASS  (TARGET_THUMB1 ? LO_REGS : GENERAL_REGS)
1223 #define BASE_REG_CLASS   (TARGET_THUMB1 ? LO_REGS : CORE_REGS)
1224
1225 /* For the Thumb the high registers cannot be used as base registers
1226    when addressing quantities in QI or HI mode; if we don't know the
1227    mode, then we must be conservative.  */
1228 #define MODE_BASE_REG_CLASS(MODE)                                       \
1229     (TARGET_32BIT ? CORE_REGS :                                 \
1230      (((MODE) == SImode) ? BASE_REGS : LO_REGS))
1231
1232 /* For Thumb we can not support SP+reg addressing, so we return LO_REGS
1233    instead of BASE_REGS.  */
1234 #define MODE_BASE_REG_REG_CLASS(MODE) BASE_REG_CLASS
1235
1236 /* When SMALL_REGISTER_CLASSES is nonzero, the compiler allows
1237    registers explicitly used in the rtl to be used as spill registers
1238    but prevents the compiler from extending the lifetime of these
1239    registers.  */
1240 #define SMALL_REGISTER_CLASSES   TARGET_THUMB1
1241
1242 /* Given an rtx X being reloaded into a reg required to be
1243    in class CLASS, return the class of reg to actually use.
1244    In general this is just CLASS, but for the Thumb core registers and
1245    immediate constants we prefer a LO_REGS class or a subset.  */
1246 #define PREFERRED_RELOAD_CLASS(X, CLASS)                \
1247   (TARGET_ARM ? (CLASS) :                               \
1248    ((CLASS) == GENERAL_REGS || (CLASS) == HI_REGS       \
1249     || (CLASS) == NO_REGS || (CLASS) == STACK_REG       \
1250    ? LO_REGS : (CLASS)))
1251
1252 /* Must leave BASE_REGS reloads alone */
1253 #define THUMB_SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, X)              \
1254   ((CLASS) != LO_REGS && (CLASS) != BASE_REGS                           \
1255    ? ((true_regnum (X) == -1 ? LO_REGS                                  \
1256        : (true_regnum (X) + HARD_REGNO_NREGS (0, MODE) > 8) ? LO_REGS   \
1257        : NO_REGS))                                                      \
1258    : NO_REGS)
1259
1260 #define THUMB_SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, X)             \
1261   ((CLASS) != LO_REGS && (CLASS) != BASE_REGS                           \
1262    ? ((true_regnum (X) == -1 ? LO_REGS                                  \
1263        : (true_regnum (X) + HARD_REGNO_NREGS (0, MODE) > 8) ? LO_REGS   \
1264        : NO_REGS))                                                      \
1265    : NO_REGS)
1266
1267 /* Return the register class of a scratch register needed to copy IN into
1268    or out of a register in CLASS in MODE.  If it can be done directly,
1269    NO_REGS is returned.  */
1270 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, X)           \
1271   /* Restrict which direct reloads are allowed for VFP/iWMMXt regs.  */ \
1272   ((TARGET_VFP && TARGET_HARD_FLOAT                             \
1273     && IS_VFP_CLASS (CLASS))                                    \
1274    ? coproc_secondary_reload_class (MODE, X, FALSE)             \
1275    : (TARGET_IWMMXT && (CLASS) == IWMMXT_REGS)                  \
1276    ? coproc_secondary_reload_class (MODE, X, TRUE)              \
1277    : TARGET_32BIT                                               \
1278    ? (((MODE) == HImode && ! arm_arch4 && true_regnum (X) == -1) \
1279     ? GENERAL_REGS : NO_REGS)                                   \
1280    : THUMB_SECONDARY_OUTPUT_RELOAD_CLASS (CLASS, MODE, X))
1281
1282 /* If we need to load shorts byte-at-a-time, then we need a scratch.  */
1283 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, X)            \
1284   /* Restrict which direct reloads are allowed for VFP/iWMMXt regs.  */ \
1285   ((TARGET_VFP && TARGET_HARD_FLOAT                             \
1286     && IS_VFP_CLASS (CLASS))                                    \
1287     ? coproc_secondary_reload_class (MODE, X, FALSE) :          \
1288     (TARGET_IWMMXT && (CLASS) == IWMMXT_REGS) ?                 \
1289     coproc_secondary_reload_class (MODE, X, TRUE) :             \
1290   /* Cannot load constants into Cirrus registers.  */           \
1291    (TARGET_MAVERICK && TARGET_HARD_FLOAT                        \
1292      && (CLASS) == CIRRUS_REGS                                  \
1293      && (CONSTANT_P (X) || GET_CODE (X) == SYMBOL_REF))         \
1294     ? GENERAL_REGS :                                            \
1295   (TARGET_32BIT ?                                               \
1296    (((CLASS) == IWMMXT_REGS || (CLASS) == IWMMXT_GR_REGS)       \
1297       && CONSTANT_P (X))                                        \
1298    ? GENERAL_REGS :                                             \
1299    (((MODE) == HImode && ! arm_arch4                            \
1300      && (GET_CODE (X) == MEM                                    \
1301          || ((GET_CODE (X) == REG || GET_CODE (X) == SUBREG)    \
1302              && true_regnum (X) == -1)))                        \
1303     ? GENERAL_REGS : NO_REGS)                                   \
1304    : THUMB_SECONDARY_INPUT_RELOAD_CLASS (CLASS, MODE, X)))
1305
1306 /* Try a machine-dependent way of reloading an illegitimate address
1307    operand.  If we find one, push the reload and jump to WIN.  This
1308    macro is used in only one place: `find_reloads_address' in reload.c.
1309
1310    For the ARM, we wish to handle large displacements off a base
1311    register by splitting the addend across a MOV and the mem insn.
1312    This can cut the number of reloads needed.  */
1313 #define ARM_LEGITIMIZE_RELOAD_ADDRESS(X, MODE, OPNUM, TYPE, IND, WIN)      \
1314   do                                                                       \
1315     {                                                                      \
1316       if (GET_CODE (X) == PLUS                                             \
1317           && GET_CODE (XEXP (X, 0)) == REG                                 \
1318           && REGNO (XEXP (X, 0)) < FIRST_PSEUDO_REGISTER                   \
1319           && REG_MODE_OK_FOR_BASE_P (XEXP (X, 0), MODE)                    \
1320           && GET_CODE (XEXP (X, 1)) == CONST_INT)                          \
1321         {                                                                  \
1322           HOST_WIDE_INT val = INTVAL (XEXP (X, 1));                        \
1323           HOST_WIDE_INT low, high;                                         \
1324                                                                            \
1325           if (MODE == DImode || (MODE == DFmode && TARGET_SOFT_FLOAT))     \
1326             low = ((val & 0xf) ^ 0x8) - 0x8;                               \
1327           else if (TARGET_MAVERICK && TARGET_HARD_FLOAT)                   \
1328             /* Need to be careful, -256 is not a valid offset.  */         \
1329             low = val >= 0 ? (val & 0xff) : -((-val) & 0xff);              \
1330           else if (MODE == SImode                                          \
1331                    || (MODE == SFmode && TARGET_SOFT_FLOAT)                \
1332                    || ((MODE == HImode || MODE == QImode) && ! arm_arch4)) \
1333             /* Need to be careful, -4096 is not a valid offset.  */        \
1334             low = val >= 0 ? (val & 0xfff) : -((-val) & 0xfff);            \
1335           else if ((MODE == HImode || MODE == QImode) && arm_arch4)        \
1336             /* Need to be careful, -256 is not a valid offset.  */         \
1337             low = val >= 0 ? (val & 0xff) : -((-val) & 0xff);              \
1338           else if (GET_MODE_CLASS (MODE) == MODE_FLOAT                     \
1339                    && TARGET_HARD_FLOAT && TARGET_FPA)                     \
1340             /* Need to be careful, -1024 is not a valid offset.  */        \
1341             low = val >= 0 ? (val & 0x3ff) : -((-val) & 0x3ff);            \
1342           else                                                             \
1343             break;                                                         \
1344                                                                            \
1345           high = ((((val - low) & (unsigned HOST_WIDE_INT) 0xffffffff)     \
1346                    ^ (unsigned HOST_WIDE_INT) 0x80000000)                  \
1347                   - (unsigned HOST_WIDE_INT) 0x80000000);                  \
1348           /* Check for overflow or zero */                                 \
1349           if (low == 0 || high == 0 || (high + low != val))                \
1350             break;                                                         \
1351                                                                            \
1352           /* Reload the high part into a base reg; leave the low part      \
1353              in the mem.  */                                               \
1354           X = gen_rtx_PLUS (GET_MODE (X),                                  \
1355                             gen_rtx_PLUS (GET_MODE (X), XEXP (X, 0),       \
1356                                           GEN_INT (high)),                 \
1357                             GEN_INT (low));                                \
1358           push_reload (XEXP (X, 0), NULL_RTX, &XEXP (X, 0), NULL,          \
1359                        MODE_BASE_REG_CLASS (MODE), GET_MODE (X),           \
1360                        VOIDmode, 0, 0, OPNUM, TYPE);                       \
1361           goto WIN;                                                        \
1362         }                                                                  \
1363     }                                                                      \
1364   while (0)
1365
1366 /* XXX If an HImode FP+large_offset address is converted to an HImode
1367    SP+large_offset address, then reload won't know how to fix it.  It sees
1368    only that SP isn't valid for HImode, and so reloads the SP into an index
1369    register, but the resulting address is still invalid because the offset
1370    is too big.  We fix it here instead by reloading the entire address.  */
1371 /* We could probably achieve better results by defining PROMOTE_MODE to help
1372    cope with the variances between the Thumb's signed and unsigned byte and
1373    halfword load instructions.  */
1374 /* ??? This should be safe for thumb2, but we may be able to do better.  */
1375 #define THUMB_LEGITIMIZE_RELOAD_ADDRESS(X, MODE, OPNUM, TYPE, IND_L, WIN)     \
1376 do {                                                                          \
1377   rtx new_x = thumb_legitimize_reload_address (&X, MODE, OPNUM, TYPE, IND_L); \
1378   if (new_x)                                                                  \
1379     {                                                                         \
1380       X = new_x;                                                              \
1381       goto WIN;                                                               \
1382     }                                                                         \
1383 } while (0)
1384
1385 #define LEGITIMIZE_RELOAD_ADDRESS(X, MODE, OPNUM, TYPE, IND_LEVELS, WIN)   \
1386   if (TARGET_ARM)                                                          \
1387     ARM_LEGITIMIZE_RELOAD_ADDRESS (X, MODE, OPNUM, TYPE, IND_LEVELS, WIN); \
1388   else                                                                     \
1389     THUMB_LEGITIMIZE_RELOAD_ADDRESS (X, MODE, OPNUM, TYPE, IND_LEVELS, WIN)
1390
1391 /* Return the maximum number of consecutive registers
1392    needed to represent mode MODE in a register of class CLASS.
1393    ARM regs are UNITS_PER_WORD bits while FPA regs can hold any FP mode */
1394 #define CLASS_MAX_NREGS(CLASS, MODE)  \
1395   (((CLASS) == FPA_REGS || (CLASS) == CIRRUS_REGS) ? 1 : ARM_NUM_REGS (MODE))
1396
1397 /* If defined, gives a class of registers that cannot be used as the
1398    operand of a SUBREG that changes the mode of the object illegally.  */
1399
1400 /* Moves between FPA_REGS and GENERAL_REGS are two memory insns.  */
1401 #define REGISTER_MOVE_COST(MODE, FROM, TO)              \
1402   (TARGET_32BIT ?                                               \
1403    ((FROM) == FPA_REGS && (TO) != FPA_REGS ? 20 :       \
1404     (FROM) != FPA_REGS && (TO) == FPA_REGS ? 20 :       \
1405     IS_VFP_CLASS (FROM) && !IS_VFP_CLASS (TO) ? 10 :    \
1406     !IS_VFP_CLASS (FROM) && IS_VFP_CLASS (TO) ? 10 :    \
1407     (FROM) == IWMMXT_REGS && (TO) != IWMMXT_REGS ? 4 :  \
1408     (FROM) != IWMMXT_REGS && (TO) == IWMMXT_REGS ? 4 :  \
1409     (FROM) == IWMMXT_GR_REGS || (TO) == IWMMXT_GR_REGS ? 20 :  \
1410     (FROM) == CIRRUS_REGS && (TO) != CIRRUS_REGS ? 20 : \
1411     (FROM) != CIRRUS_REGS && (TO) == CIRRUS_REGS ? 20 : \
1412    2)                                                   \
1413    :                                                    \
1414    ((FROM) == HI_REGS || (TO) == HI_REGS) ? 4 : 2)
1415 \f
1416 /* Stack layout; function entry, exit and calling.  */
1417
1418 /* Define this if pushing a word on the stack
1419    makes the stack pointer a smaller address.  */
1420 #define STACK_GROWS_DOWNWARD  1
1421
1422 /* Define this to nonzero if the nominal address of the stack frame
1423    is at the high-address end of the local variables;
1424    that is, each additional local variable allocated
1425    goes at a more negative offset in the frame.  */
1426 #define FRAME_GROWS_DOWNWARD 1
1427
1428 /* The amount of scratch space needed by _interwork_{r7,r11}_call_via_rN().
1429    When present, it is one word in size, and sits at the top of the frame,
1430    between the soft frame pointer and either r7 or r11.
1431
1432    We only need _interwork_rM_call_via_rN() for -mcaller-super-interworking,
1433    and only then if some outgoing arguments are passed on the stack.  It would
1434    be tempting to also check whether the stack arguments are passed by indirect
1435    calls, but there seems to be no reason in principle why a post-reload pass
1436    couldn't convert a direct call into an indirect one.  */
1437 #define CALLER_INTERWORKING_SLOT_SIZE                   \
1438   (TARGET_CALLER_INTERWORKING                           \
1439    && crtl->outgoing_args_size != 0             \
1440    ? UNITS_PER_WORD : 0)
1441
1442 /* Offset within stack frame to start allocating local variables at.
1443    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1444    first local allocated.  Otherwise, it is the offset to the BEGINNING
1445    of the first local allocated.  */
1446 #define STARTING_FRAME_OFFSET  0
1447
1448 /* If we generate an insn to push BYTES bytes,
1449    this says how many the stack pointer really advances by.  */
1450 /* The push insns do not do this rounding implicitly.
1451    So don't define this.  */
1452 /* #define PUSH_ROUNDING(NPUSHED)  ROUND_UP_WORD (NPUSHED) */
1453
1454 /* Define this if the maximum size of all the outgoing args is to be
1455    accumulated and pushed during the prologue.  The amount can be
1456    found in the variable crtl->outgoing_args_size.  */
1457 #define ACCUMULATE_OUTGOING_ARGS 1
1458
1459 /* Offset of first parameter from the argument pointer register value.  */
1460 #define FIRST_PARM_OFFSET(FNDECL)  (TARGET_ARM ? 4 : 0)
1461
1462 /* Value is the number of byte of arguments automatically
1463    popped when returning from a subroutine call.
1464    FUNDECL is the declaration node of the function (as a tree),
1465    FUNTYPE is the data type of the function (as a tree),
1466    or for a library call it is an identifier node for the subroutine name.
1467    SIZE is the number of bytes of arguments passed on the stack.
1468
1469    On the ARM, the caller does not pop any of its arguments that were passed
1470    on the stack.  */
1471 #define RETURN_POPS_ARGS(FUNDECL, FUNTYPE, SIZE)  0
1472
1473 /* Define how to find the value returned by a library function
1474    assuming the value has mode MODE.  */
1475 #define LIBCALL_VALUE(MODE)  \
1476   (TARGET_32BIT && TARGET_HARD_FLOAT_ABI && TARGET_FPA                  \
1477    && GET_MODE_CLASS (MODE) == MODE_FLOAT                               \
1478    ? gen_rtx_REG (MODE, FIRST_FPA_REGNUM)                               \
1479    : TARGET_32BIT && TARGET_HARD_FLOAT_ABI && TARGET_MAVERICK           \
1480      && GET_MODE_CLASS (MODE) == MODE_FLOAT                             \
1481    ? gen_rtx_REG (MODE, FIRST_CIRRUS_FP_REGNUM)                         \
1482    : TARGET_IWMMXT_ABI && arm_vector_mode_supported_p (MODE)            \
1483    ? gen_rtx_REG (MODE, FIRST_IWMMXT_REGNUM)                            \
1484    : gen_rtx_REG (MODE, ARG_REGISTER (1)))
1485
1486 /* Define how to find the value returned by a function.
1487    VALTYPE is the data type of the value (as a tree).
1488    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1489    otherwise, FUNC is 0.  */
1490 #define FUNCTION_VALUE(VALTYPE, FUNC) \
1491   arm_function_value (VALTYPE, FUNC);
1492
1493 /* 1 if N is a possible register number for a function value.
1494    On the ARM, only r0 and f0 can return results.  */
1495 /* On a Cirrus chip, mvf0 can return results.  */
1496 #define FUNCTION_VALUE_REGNO_P(REGNO)  \
1497   ((REGNO) == ARG_REGISTER (1) \
1498    || (TARGET_32BIT && ((REGNO) == FIRST_CIRRUS_FP_REGNUM)              \
1499        && TARGET_HARD_FLOAT_ABI && TARGET_MAVERICK)                     \
1500    || ((REGNO) == FIRST_IWMMXT_REGNUM && TARGET_IWMMXT_ABI) \
1501    || (TARGET_32BIT && ((REGNO) == FIRST_FPA_REGNUM)                    \
1502        && TARGET_HARD_FLOAT_ABI && TARGET_FPA))
1503
1504 /* Amount of memory needed for an untyped call to save all possible return
1505    registers.  */
1506 #define APPLY_RESULT_SIZE arm_apply_result_size()
1507
1508 /* Define DEFAULT_PCC_STRUCT_RETURN to 1 if all structure and union return
1509    values must be in memory.  On the ARM, they need only do so if larger
1510    than a word, or if they contain elements offset from zero in the struct.  */
1511 #define DEFAULT_PCC_STRUCT_RETURN 0
1512
1513 /* These bits describe the different types of function supported
1514    by the ARM backend.  They are exclusive.  i.e. a function cannot be both a
1515    normal function and an interworked function, for example.  Knowing the
1516    type of a function is important for determining its prologue and
1517    epilogue sequences.
1518    Note value 7 is currently unassigned.  Also note that the interrupt
1519    function types all have bit 2 set, so that they can be tested for easily.
1520    Note that 0 is deliberately chosen for ARM_FT_UNKNOWN so that when the
1521    machine_function structure is initialized (to zero) func_type will
1522    default to unknown.  This will force the first use of arm_current_func_type
1523    to call arm_compute_func_type.  */
1524 #define ARM_FT_UNKNOWN           0 /* Type has not yet been determined.  */
1525 #define ARM_FT_NORMAL            1 /* Your normal, straightforward function.  */
1526 #define ARM_FT_INTERWORKED       2 /* A function that supports interworking.  */
1527 #define ARM_FT_ISR               4 /* An interrupt service routine.  */
1528 #define ARM_FT_FIQ               5 /* A fast interrupt service routine.  */
1529 #define ARM_FT_EXCEPTION         6 /* An ARM exception handler (subcase of ISR).  */
1530
1531 #define ARM_FT_TYPE_MASK        ((1 << 3) - 1)
1532
1533 /* In addition functions can have several type modifiers,
1534    outlined by these bit masks:  */
1535 #define ARM_FT_INTERRUPT        (1 << 2) /* Note overlap with FT_ISR and above.  */
1536 #define ARM_FT_NAKED            (1 << 3) /* No prologue or epilogue.  */
1537 #define ARM_FT_VOLATILE         (1 << 4) /* Does not return.  */
1538 #define ARM_FT_NESTED           (1 << 5) /* Embedded inside another func.  */
1539 #define ARM_FT_STACKALIGN       (1 << 6) /* Called with misaligned stack.  */
1540
1541 /* Some macros to test these flags.  */
1542 #define ARM_FUNC_TYPE(t)        (t & ARM_FT_TYPE_MASK)
1543 #define IS_INTERRUPT(t)         (t & ARM_FT_INTERRUPT)
1544 #define IS_VOLATILE(t)          (t & ARM_FT_VOLATILE)
1545 #define IS_NAKED(t)             (t & ARM_FT_NAKED)
1546 #define IS_NESTED(t)            (t & ARM_FT_NESTED)
1547 #define IS_STACKALIGN(t)        (t & ARM_FT_STACKALIGN)
1548
1549
1550 /* Structure used to hold the function stack frame layout.  Offsets are
1551    relative to the stack pointer on function entry.  Positive offsets are
1552    in the direction of stack growth.
1553    Only soft_frame is used in thumb mode.  */
1554
1555 typedef struct arm_stack_offsets GTY(())
1556 {
1557   int saved_args;       /* ARG_POINTER_REGNUM.  */
1558   int frame;            /* ARM_HARD_FRAME_POINTER_REGNUM.  */
1559   int saved_regs;
1560   int soft_frame;       /* FRAME_POINTER_REGNUM.  */
1561   int locals_base;      /* THUMB_HARD_FRAME_POINTER_REGNUM.  */
1562   int outgoing_args;    /* STACK_POINTER_REGNUM.  */
1563   unsigned int saved_regs_mask;
1564 }
1565 arm_stack_offsets;
1566
1567 /* A C structure for machine-specific, per-function data.
1568    This is added to the cfun structure.  */
1569 typedef struct machine_function GTY(())
1570 {
1571   /* Additional stack adjustment in __builtin_eh_throw.  */
1572   rtx eh_epilogue_sp_ofs;
1573   /* Records if LR has to be saved for far jumps.  */
1574   int far_jump_used;
1575   /* Records if ARG_POINTER was ever live.  */
1576   int arg_pointer_live;
1577   /* Records if the save of LR has been eliminated.  */
1578   int lr_save_eliminated;
1579   /* The size of the stack frame.  Only valid after reload.  */
1580   arm_stack_offsets stack_offsets;
1581   /* Records the type of the current function.  */
1582   unsigned long func_type;
1583   /* Record if the function has a variable argument list.  */
1584   int uses_anonymous_args;
1585   /* Records if sibcalls are blocked because an argument
1586      register is needed to preserve stack alignment.  */
1587   int sibcall_blocked;
1588   /* The PIC register for this function.  This might be a pseudo.  */
1589   rtx pic_reg;
1590   /* Labels for per-function Thumb call-via stubs.  One per potential calling
1591      register.  We can never call via LR or PC.  We can call via SP if a
1592      trampoline happens to be on the top of the stack.  */
1593   rtx call_via[14];
1594 }
1595 machine_function;
1596
1597 /* As in the machine_function, a global set of call-via labels, for code 
1598    that is in text_section.  */
1599 extern GTY(()) rtx thumb_call_via_label[14];
1600
1601 /* A C type for declaring a variable that is used as the first argument of
1602    `FUNCTION_ARG' and other related values.  For some target machines, the
1603    type `int' suffices and can hold the number of bytes of argument so far.  */
1604 typedef struct
1605 {
1606   /* This is the number of registers of arguments scanned so far.  */
1607   int nregs;
1608   /* This is the number of iWMMXt register arguments scanned so far.  */
1609   int iwmmxt_nregs;
1610   int named_count;
1611   int nargs;
1612   int can_split;
1613 } CUMULATIVE_ARGS;
1614
1615 /* Define where to put the arguments to a function.
1616    Value is zero to push the argument on the stack,
1617    or a hard register in which to store the argument.
1618
1619    MODE is the argument's machine mode.
1620    TYPE is the data type of the argument (as a tree).
1621     This is null for libcalls where that information may
1622     not be available.
1623    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1624     the preceding args and about the function being called.
1625    NAMED is nonzero if this argument is a named parameter
1626     (otherwise it is an extra parameter matching an ellipsis).
1627
1628    On the ARM, normally the first 16 bytes are passed in registers r0-r3; all
1629    other arguments are passed on the stack.  If (NAMED == 0) (which happens
1630    only in assign_parms, since TARGET_SETUP_INCOMING_VARARGS is
1631    defined), say it is passed in the stack (function_prologue will
1632    indeed make it pass in the stack if necessary).  */
1633 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1634   arm_function_arg (&(CUM), (MODE), (TYPE), (NAMED))
1635
1636 #define FUNCTION_ARG_PADDING(MODE, TYPE) \
1637   (arm_pad_arg_upward (MODE, TYPE) ? upward : downward)
1638
1639 #define BLOCK_REG_PADDING(MODE, TYPE, FIRST) \
1640   (arm_pad_reg_upward (MODE, TYPE, FIRST) ? upward : downward)
1641
1642 /* For AAPCS, padding should never be below the argument. For other ABIs,
1643  * mimic the default.  */
1644 #define PAD_VARARGS_DOWN \
1645   ((TARGET_AAPCS_BASED) ? 0 : BYTES_BIG_ENDIAN)
1646
1647 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1648    for a call to a function whose data type is FNTYPE.
1649    For a library call, FNTYPE is 0.
1650    On the ARM, the offset starts at 0.  */
1651 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
1652   arm_init_cumulative_args (&(CUM), (FNTYPE), (LIBNAME), (FNDECL))
1653
1654 /* Update the data in CUM to advance over an argument
1655    of mode MODE and data type TYPE.
1656    (TYPE is null for libcalls where that information may not be available.)  */
1657 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
1658   (CUM).nargs += 1;                                     \
1659   if (arm_vector_mode_supported_p (MODE)                \
1660       && (CUM).named_count > (CUM).nargs                \
1661       && TARGET_IWMMXT_ABI)                             \
1662     (CUM).iwmmxt_nregs += 1;                            \
1663   else                                                  \
1664     (CUM).nregs += ARM_NUM_REGS2 (MODE, TYPE)
1665
1666 /* If defined, a C expression that gives the alignment boundary, in bits, of an
1667    argument with the specified mode and type.  If it is not defined,
1668    `PARM_BOUNDARY' is used for all arguments.  */
1669 #define FUNCTION_ARG_BOUNDARY(MODE,TYPE) \
1670    ((ARM_DOUBLEWORD_ALIGN && arm_needs_doubleword_align (MODE, TYPE)) \
1671    ? DOUBLEWORD_ALIGNMENT \
1672    : PARM_BOUNDARY )
1673
1674 /* 1 if N is a possible register number for function argument passing.
1675    On the ARM, r0-r3 are used to pass args.  */
1676 #define FUNCTION_ARG_REGNO_P(REGNO)     \
1677    (IN_RANGE ((REGNO), 0, 3)            \
1678     || (TARGET_IWMMXT_ABI               \
1679         && IN_RANGE ((REGNO), FIRST_IWMMXT_REGNUM, FIRST_IWMMXT_REGNUM + 9)))
1680
1681 \f
1682 /* If your target environment doesn't prefix user functions with an
1683    underscore, you may wish to re-define this to prevent any conflicts.  */
1684 #ifndef ARM_MCOUNT_NAME
1685 #define ARM_MCOUNT_NAME "*mcount"
1686 #endif
1687
1688 /* Call the function profiler with a given profile label.  The Acorn
1689    compiler puts this BEFORE the prolog but gcc puts it afterwards.
1690    On the ARM the full profile code will look like:
1691         .data
1692         LP1
1693                 .word   0
1694         .text
1695                 mov     ip, lr
1696                 bl      mcount
1697                 .word   LP1
1698
1699    profile_function() in final.c outputs the .data section, FUNCTION_PROFILER
1700    will output the .text section.
1701
1702    The ``mov ip,lr'' seems like a good idea to stick with cc convention.
1703    ``prof'' doesn't seem to mind about this!
1704
1705    Note - this version of the code is designed to work in both ARM and
1706    Thumb modes.  */
1707 #ifndef ARM_FUNCTION_PROFILER
1708 #define ARM_FUNCTION_PROFILER(STREAM, LABELNO)          \
1709 {                                                       \
1710   char temp[20];                                        \
1711   rtx sym;                                              \
1712                                                         \
1713   asm_fprintf (STREAM, "\tmov\t%r, %r\n\tbl\t",         \
1714            IP_REGNUM, LR_REGNUM);                       \
1715   assemble_name (STREAM, ARM_MCOUNT_NAME);              \
1716   fputc ('\n', STREAM);                                 \
1717   ASM_GENERATE_INTERNAL_LABEL (temp, "LP", LABELNO);    \
1718   sym = gen_rtx_SYMBOL_REF (Pmode, temp);               \
1719   assemble_aligned_integer (UNITS_PER_WORD, sym);       \
1720 }
1721 #endif
1722
1723 #ifdef THUMB_FUNCTION_PROFILER
1724 #define FUNCTION_PROFILER(STREAM, LABELNO)              \
1725   if (TARGET_ARM)                                       \
1726     ARM_FUNCTION_PROFILER (STREAM, LABELNO)             \
1727   else                                                  \
1728     THUMB_FUNCTION_PROFILER (STREAM, LABELNO)
1729 #else
1730 #define FUNCTION_PROFILER(STREAM, LABELNO)              \
1731     ARM_FUNCTION_PROFILER (STREAM, LABELNO)
1732 #endif
1733
1734 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1735    the stack pointer does not matter.  The value is tested only in
1736    functions that have frame pointers.
1737    No definition is equivalent to always zero.
1738
1739    On the ARM, the function epilogue recovers the stack pointer from the
1740    frame.  */
1741 #define EXIT_IGNORE_STACK 1
1742
1743 #define EPILOGUE_USES(REGNO) ((REGNO) == LR_REGNUM)
1744
1745 /* Determine if the epilogue should be output as RTL.
1746    You should override this if you define FUNCTION_EXTRA_EPILOGUE.  */
1747 /* This is disabled for Thumb-2 because it will confuse the
1748    conditional insn counter.  */
1749 #define USE_RETURN_INSN(ISCOND)                         \
1750   (TARGET_ARM ? use_return_insn (ISCOND, NULL) : 0)
1751
1752 /* Definitions for register eliminations.
1753
1754    This is an array of structures.  Each structure initializes one pair
1755    of eliminable registers.  The "from" register number is given first,
1756    followed by "to".  Eliminations of the same "from" register are listed
1757    in order of preference.
1758
1759    We have two registers that can be eliminated on the ARM.  First, the
1760    arg pointer register can often be eliminated in favor of the stack
1761    pointer register.  Secondly, the pseudo frame pointer register can always
1762    be eliminated; it is replaced with either the stack or the real frame
1763    pointer.  Note we have to use {ARM|THUMB}_HARD_FRAME_POINTER_REGNUM
1764    because the definition of HARD_FRAME_POINTER_REGNUM is not a constant.  */
1765
1766 #define ELIMINABLE_REGS                                         \
1767 {{ ARG_POINTER_REGNUM,        STACK_POINTER_REGNUM            },\
1768  { ARG_POINTER_REGNUM,        FRAME_POINTER_REGNUM            },\
1769  { ARG_POINTER_REGNUM,        ARM_HARD_FRAME_POINTER_REGNUM   },\
1770  { ARG_POINTER_REGNUM,        THUMB_HARD_FRAME_POINTER_REGNUM },\
1771  { FRAME_POINTER_REGNUM,      STACK_POINTER_REGNUM            },\
1772  { FRAME_POINTER_REGNUM,      ARM_HARD_FRAME_POINTER_REGNUM   },\
1773  { FRAME_POINTER_REGNUM,      THUMB_HARD_FRAME_POINTER_REGNUM }}
1774
1775 /* Given FROM and TO register numbers, say whether this elimination is
1776    allowed.  Frame pointer elimination is automatically handled.
1777
1778    All eliminations are permissible.  Note that ARG_POINTER_REGNUM and
1779    HARD_FRAME_POINTER_REGNUM are in fact the same thing.  If we need a frame
1780    pointer, we must eliminate FRAME_POINTER_REGNUM into
1781    HARD_FRAME_POINTER_REGNUM and not into STACK_POINTER_REGNUM or
1782    ARG_POINTER_REGNUM.  */
1783 #define CAN_ELIMINATE(FROM, TO)                                         \
1784   (((TO) == FRAME_POINTER_REGNUM && (FROM) == ARG_POINTER_REGNUM) ? 0 : \
1785    ((TO) == STACK_POINTER_REGNUM && frame_pointer_needed) ? 0 :         \
1786    ((TO) == ARM_HARD_FRAME_POINTER_REGNUM && TARGET_THUMB) ? 0 :        \
1787    ((TO) == THUMB_HARD_FRAME_POINTER_REGNUM && TARGET_ARM) ? 0 :        \
1788    1)
1789
1790 /* Define the offset between two registers, one to be eliminated, and the
1791    other its replacement, at the start of a routine.  */
1792 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
1793   if (TARGET_ARM)                                                       \
1794     (OFFSET) = arm_compute_initial_elimination_offset (FROM, TO);       \
1795   else                                                                  \
1796     (OFFSET) = thumb_compute_initial_elimination_offset (FROM, TO)
1797
1798 /* Special case handling of the location of arguments passed on the stack.  */
1799 #define DEBUGGER_ARG_OFFSET(value, addr) value ? value : arm_debugger_arg_offset (value, addr)
1800
1801 /* Initialize data used by insn expanders.  This is called from insn_emit,
1802    once for every function before code is generated.  */
1803 #define INIT_EXPANDERS  arm_init_expanders ()
1804
1805 /* Output assembler code for a block containing the constant parts
1806    of a trampoline, leaving space for the variable parts.
1807
1808    On the ARM, (if r8 is the static chain regnum, and remembering that
1809    referencing pc adds an offset of 8) the trampoline looks like:
1810            ldr          r8, [pc, #0]
1811            ldr          pc, [pc]
1812            .word        static chain value
1813            .word        function's address
1814    XXX FIXME: When the trampoline returns, r8 will be clobbered.  */
1815 #define ARM_TRAMPOLINE_TEMPLATE(FILE)                           \
1816 {                                                               \
1817   asm_fprintf (FILE, "\tldr\t%r, [%r, #0]\n",                   \
1818                STATIC_CHAIN_REGNUM, PC_REGNUM);                 \
1819   asm_fprintf (FILE, "\tldr\t%r, [%r, #0]\n",                   \
1820                PC_REGNUM, PC_REGNUM);                           \
1821   assemble_aligned_integer (UNITS_PER_WORD, const0_rtx);        \
1822   assemble_aligned_integer (UNITS_PER_WORD, const0_rtx);        \
1823 }
1824
1825 /* The Thumb-2 trampoline is similar to the arm implementation.
1826    Unlike 16-bit Thumb, we enter the stub in thumb mode.  */
1827 #define THUMB2_TRAMPOLINE_TEMPLATE(FILE)                        \
1828 {                                                               \
1829   asm_fprintf (FILE, "\tldr.w\t%r, [%r, #4]\n",                 \
1830                STATIC_CHAIN_REGNUM, PC_REGNUM);                 \
1831   asm_fprintf (FILE, "\tldr.w\t%r, [%r, #4]\n",                 \
1832                PC_REGNUM, PC_REGNUM);                           \
1833   assemble_aligned_integer (UNITS_PER_WORD, const0_rtx);        \
1834   assemble_aligned_integer (UNITS_PER_WORD, const0_rtx);        \
1835 }
1836
1837 #define THUMB1_TRAMPOLINE_TEMPLATE(FILE)        \
1838 {                                               \
1839   ASM_OUTPUT_ALIGN(FILE, 2);                    \
1840   fprintf (FILE, "\t.code\t16\n");              \
1841   fprintf (FILE, ".Ltrampoline_start:\n");      \
1842   asm_fprintf (FILE, "\tpush\t{r0, r1}\n");     \
1843   asm_fprintf (FILE, "\tldr\tr0, [%r, #8]\n",   \
1844                PC_REGNUM);                      \
1845   asm_fprintf (FILE, "\tmov\t%r, r0\n",         \
1846                STATIC_CHAIN_REGNUM);            \
1847   asm_fprintf (FILE, "\tldr\tr0, [%r, #8]\n",   \
1848                PC_REGNUM);                      \
1849   asm_fprintf (FILE, "\tstr\tr0, [%r, #4]\n",   \
1850                SP_REGNUM);                      \
1851   asm_fprintf (FILE, "\tpop\t{r0, %r}\n",       \
1852                PC_REGNUM);                      \
1853   assemble_aligned_integer (UNITS_PER_WORD, const0_rtx);        \
1854   assemble_aligned_integer (UNITS_PER_WORD, const0_rtx);        \
1855 }
1856
1857 #define TRAMPOLINE_TEMPLATE(FILE)               \
1858   if (TARGET_ARM)                               \
1859     ARM_TRAMPOLINE_TEMPLATE (FILE)              \
1860   else if (TARGET_THUMB2)                       \
1861     THUMB2_TRAMPOLINE_TEMPLATE (FILE)           \
1862   else                                          \
1863     THUMB1_TRAMPOLINE_TEMPLATE (FILE)
1864
1865 /* Thumb trampolines should be entered in thumb mode, so set the bottom bit
1866    of the address.  */
1867 #define TRAMPOLINE_ADJUST_ADDRESS(ADDR) do                                  \
1868 {                                                                           \
1869   if (TARGET_THUMB)                                                         \
1870     (ADDR) = expand_simple_binop (Pmode, IOR, (ADDR), GEN_INT(1),           \
1871                                   gen_reg_rtx (Pmode), 0, OPTAB_LIB_WIDEN); \
1872 } while(0)
1873
1874 /* Length in units of the trampoline for entering a nested function.  */
1875 #define TRAMPOLINE_SIZE  (TARGET_32BIT ? 16 : 20)
1876
1877 /* Alignment required for a trampoline in bits.  */
1878 #define TRAMPOLINE_ALIGNMENT  32
1879
1880
1881 /* Emit RTL insns to initialize the variable parts of a trampoline.
1882    FNADDR is an RTX for the address of the function's pure code.
1883    CXT is an RTX for the static chain value for the function.  */
1884 #ifndef INITIALIZE_TRAMPOLINE
1885 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT)                       \
1886 {                                                                       \
1887   emit_move_insn (gen_rtx_MEM (SImode,                                  \
1888                                plus_constant (TRAMP,                    \
1889                                               TARGET_32BIT ? 8 : 12)),  \
1890                   CXT);                                                 \
1891   emit_move_insn (gen_rtx_MEM (SImode,                                  \
1892                                plus_constant (TRAMP,                    \
1893                                               TARGET_32BIT ? 12 : 16)), \
1894                   FNADDR);                                              \
1895   emit_library_call (gen_rtx_SYMBOL_REF (Pmode, "__clear_cache"),       \
1896                      0, VOIDmode, 2, TRAMP, Pmode,                      \
1897                      plus_constant (TRAMP, TRAMPOLINE_SIZE), Pmode);    \
1898 }
1899 #endif
1900
1901 \f
1902 /* Addressing modes, and classification of registers for them.  */
1903 #define HAVE_POST_INCREMENT   1
1904 #define HAVE_PRE_INCREMENT    TARGET_32BIT
1905 #define HAVE_POST_DECREMENT   TARGET_32BIT
1906 #define HAVE_PRE_DECREMENT    TARGET_32BIT
1907 #define HAVE_PRE_MODIFY_DISP  TARGET_32BIT
1908 #define HAVE_POST_MODIFY_DISP TARGET_32BIT
1909 #define HAVE_PRE_MODIFY_REG   TARGET_32BIT
1910 #define HAVE_POST_MODIFY_REG  TARGET_32BIT
1911
1912 /* Macros to check register numbers against specific register classes.  */
1913
1914 /* These assume that REGNO is a hard or pseudo reg number.
1915    They give nonzero only if REGNO is a hard reg of the suitable class
1916    or a pseudo reg currently allocated to a suitable hard reg.
1917    Since they use reg_renumber, they are safe only once reg_renumber
1918    has been allocated, which happens in local-alloc.c.  */
1919 #define TEST_REGNO(R, TEST, VALUE) \
1920   ((R TEST VALUE) || ((unsigned) reg_renumber[R] TEST VALUE))
1921
1922 /* Don't allow the pc to be used.  */
1923 #define ARM_REGNO_OK_FOR_BASE_P(REGNO)                  \
1924   (TEST_REGNO (REGNO, <, PC_REGNUM)                     \
1925    || TEST_REGNO (REGNO, ==, FRAME_POINTER_REGNUM)      \
1926    || TEST_REGNO (REGNO, ==, ARG_POINTER_REGNUM))
1927
1928 #define THUMB1_REGNO_MODE_OK_FOR_BASE_P(REGNO, MODE)            \
1929   (TEST_REGNO (REGNO, <=, LAST_LO_REGNUM)                       \
1930    || (GET_MODE_SIZE (MODE) >= 4                                \
1931        && TEST_REGNO (REGNO, ==, STACK_POINTER_REGNUM)))
1932
1933 #define REGNO_MODE_OK_FOR_BASE_P(REGNO, MODE)           \
1934   (TARGET_THUMB1                                        \
1935    ? THUMB1_REGNO_MODE_OK_FOR_BASE_P (REGNO, MODE)      \
1936    : ARM_REGNO_OK_FOR_BASE_P (REGNO))
1937
1938 /* Nonzero if X can be the base register in a reg+reg addressing mode.
1939    For Thumb, we can not use SP + reg, so reject SP.  */
1940 #define REGNO_MODE_OK_FOR_REG_BASE_P(X, MODE)   \
1941   REGNO_MODE_OK_FOR_BASE_P (X, QImode)
1942
1943 /* For ARM code, we don't care about the mode, but for Thumb, the index
1944    must be suitable for use in a QImode load.  */
1945 #define REGNO_OK_FOR_INDEX_P(REGNO)     \
1946   (REGNO_MODE_OK_FOR_BASE_P (REGNO, QImode) \
1947    && !TEST_REGNO (REGNO, ==, STACK_POINTER_REGNUM))
1948
1949 /* Maximum number of registers that can appear in a valid memory address.
1950    Shifts in addresses can't be by a register.  */
1951 #define MAX_REGS_PER_ADDRESS 2
1952
1953 /* Recognize any constant value that is a valid address.  */
1954 /* XXX We can address any constant, eventually...  */
1955 /* ??? Should the TARGET_ARM here also apply to thumb2?  */
1956 #define CONSTANT_ADDRESS_P(X)                   \
1957   (GET_CODE (X) == SYMBOL_REF                   \
1958    && (CONSTANT_POOL_ADDRESS_P (X)              \
1959        || (TARGET_ARM && optimize > 0 && SYMBOL_REF_FLAG (X))))
1960
1961 /* True if SYMBOL + OFFSET constants must refer to something within
1962    SYMBOL's section.  */
1963 #define ARM_OFFSETS_MUST_BE_WITHIN_SECTIONS_P 0
1964
1965 /* Nonzero if the constant value X is a legitimate general operand.
1966    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.
1967
1968    On the ARM, allow any integer (invalid ones are removed later by insn
1969    patterns), nice doubles and symbol_refs which refer to the function's
1970    constant pool XXX.
1971
1972    When generating pic allow anything.  */
1973 #define ARM_LEGITIMATE_CONSTANT_P(X)    (flag_pic || ! label_mentioned_p (X))
1974
1975 #define THUMB_LEGITIMATE_CONSTANT_P(X)  \
1976  (   GET_CODE (X) == CONST_INT          \
1977   || GET_CODE (X) == CONST_DOUBLE       \
1978   || CONSTANT_ADDRESS_P (X)             \
1979   || flag_pic)
1980
1981 #define LEGITIMATE_CONSTANT_P(X)                        \
1982   (!arm_cannot_force_const_mem (X)                      \
1983    && (TARGET_32BIT ? ARM_LEGITIMATE_CONSTANT_P (X)     \
1984                     : THUMB_LEGITIMATE_CONSTANT_P (X)))
1985
1986 #ifndef SUBTARGET_NAME_ENCODING_LENGTHS
1987 #define SUBTARGET_NAME_ENCODING_LENGTHS
1988 #endif
1989
1990 /* This is a C fragment for the inside of a switch statement.
1991    Each case label should return the number of characters to
1992    be stripped from the start of a function's name, if that
1993    name starts with the indicated character.  */
1994 #define ARM_NAME_ENCODING_LENGTHS               \
1995   case '*':  return 1;                          \
1996   SUBTARGET_NAME_ENCODING_LENGTHS
1997
1998 /* This is how to output a reference to a user-level label named NAME.
1999    `assemble_name' uses this.  */
2000 #undef  ASM_OUTPUT_LABELREF
2001 #define ASM_OUTPUT_LABELREF(FILE, NAME)         \
2002    arm_asm_output_labelref (FILE, NAME)
2003
2004 /* Output IT instructions for conditionally executed Thumb-2 instructions.  */
2005 #define ASM_OUTPUT_OPCODE(STREAM, PTR)  \
2006   if (TARGET_THUMB2)                    \
2007     thumb2_asm_output_opcode (STREAM);
2008
2009 /* The EABI specifies that constructors should go in .init_array.
2010    Other targets use .ctors for compatibility.  */
2011 #ifndef ARM_EABI_CTORS_SECTION_OP
2012 #define ARM_EABI_CTORS_SECTION_OP \
2013   "\t.section\t.init_array,\"aw\",%init_array"
2014 #endif
2015 #ifndef ARM_EABI_DTORS_SECTION_OP
2016 #define ARM_EABI_DTORS_SECTION_OP \
2017   "\t.section\t.fini_array,\"aw\",%fini_array"
2018 #endif
2019 #define ARM_CTORS_SECTION_OP \
2020   "\t.section\t.ctors,\"aw\",%progbits"
2021 #define ARM_DTORS_SECTION_OP \
2022   "\t.section\t.dtors,\"aw\",%progbits"
2023
2024 /* Define CTORS_SECTION_ASM_OP.  */
2025 #undef CTORS_SECTION_ASM_OP
2026 #undef DTORS_SECTION_ASM_OP
2027 #ifndef IN_LIBGCC2
2028 # define CTORS_SECTION_ASM_OP \
2029    (TARGET_AAPCS_BASED ? ARM_EABI_CTORS_SECTION_OP : ARM_CTORS_SECTION_OP)
2030 # define DTORS_SECTION_ASM_OP \
2031    (TARGET_AAPCS_BASED ? ARM_EABI_DTORS_SECTION_OP : ARM_DTORS_SECTION_OP)
2032 #else /* !defined (IN_LIBGCC2) */
2033 /* In libgcc, CTORS_SECTION_ASM_OP must be a compile-time constant,
2034    so we cannot use the definition above.  */
2035 # ifdef __ARM_EABI__
2036 /* The .ctors section is not part of the EABI, so we do not define
2037    CTORS_SECTION_ASM_OP when in libgcc; that prevents crtstuff
2038    from trying to use it.  We do define it when doing normal
2039    compilation, as .init_array can be used instead of .ctors.  */
2040 /* There is no need to emit begin or end markers when using
2041    init_array; the dynamic linker will compute the size of the
2042    array itself based on special symbols created by the static
2043    linker.  However, we do need to arrange to set up
2044    exception-handling here.  */
2045 #   define CTOR_LIST_BEGIN asm (ARM_EABI_CTORS_SECTION_OP)
2046 #   define CTOR_LIST_END /* empty */
2047 #   define DTOR_LIST_BEGIN asm (ARM_EABI_DTORS_SECTION_OP)
2048 #   define DTOR_LIST_END /* empty */
2049 # else /* !defined (__ARM_EABI__) */
2050 #   define CTORS_SECTION_ASM_OP ARM_CTORS_SECTION_OP
2051 #   define DTORS_SECTION_ASM_OP ARM_DTORS_SECTION_OP
2052 # endif /* !defined (__ARM_EABI__) */
2053 #endif /* !defined (IN_LIBCC2) */
2054
2055 /* True if the operating system can merge entities with vague linkage
2056    (e.g., symbols in COMDAT group) during dynamic linking.  */
2057 #ifndef TARGET_ARM_DYNAMIC_VAGUE_LINKAGE_P
2058 #define TARGET_ARM_DYNAMIC_VAGUE_LINKAGE_P true
2059 #endif
2060
2061 #define ARM_OUTPUT_FN_UNWIND(F, PROLOGUE) arm_output_fn_unwind (F, PROLOGUE)
2062
2063 #ifdef TARGET_UNWIND_INFO
2064 #define ARM_EABI_UNWIND_TABLES \
2065   ((!USING_SJLJ_EXCEPTIONS && flag_exceptions) || flag_unwind_tables)
2066 #else
2067 #define ARM_EABI_UNWIND_TABLES 0
2068 #endif
2069
2070 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
2071    and check its validity for a certain class.
2072    We have two alternate definitions for each of them.
2073    The usual definition accepts all pseudo regs; the other rejects
2074    them unless they have been allocated suitable hard regs.
2075    The symbol REG_OK_STRICT causes the latter definition to be used.
2076    Thumb-2 has the same restrictions as arm.  */
2077 #ifndef REG_OK_STRICT
2078
2079 #define ARM_REG_OK_FOR_BASE_P(X)                \
2080   (REGNO (X) <= LAST_ARM_REGNUM                 \
2081    || REGNO (X) >= FIRST_PSEUDO_REGISTER        \
2082    || REGNO (X) == FRAME_POINTER_REGNUM         \
2083    || REGNO (X) == ARG_POINTER_REGNUM)
2084
2085 #define ARM_REG_OK_FOR_INDEX_P(X)               \
2086   ((REGNO (X) <= LAST_ARM_REGNUM                \
2087     && REGNO (X) != STACK_POINTER_REGNUM)       \
2088    || REGNO (X) >= FIRST_PSEUDO_REGISTER        \
2089    || REGNO (X) == FRAME_POINTER_REGNUM         \
2090    || REGNO (X) == ARG_POINTER_REGNUM)
2091
2092 #define THUMB1_REG_MODE_OK_FOR_BASE_P(X, MODE)  \
2093   (REGNO (X) <= LAST_LO_REGNUM                  \
2094    || REGNO (X) >= FIRST_PSEUDO_REGISTER        \
2095    || (GET_MODE_SIZE (MODE) >= 4                \
2096        && (REGNO (X) == STACK_POINTER_REGNUM    \
2097            || (X) == hard_frame_pointer_rtx     \
2098            || (X) == arg_pointer_rtx)))
2099
2100 #define REG_STRICT_P 0
2101
2102 #else /* REG_OK_STRICT */
2103
2104 #define ARM_REG_OK_FOR_BASE_P(X)                \
2105   ARM_REGNO_OK_FOR_BASE_P (REGNO (X))
2106
2107 #define ARM_REG_OK_FOR_INDEX_P(X)               \
2108   ARM_REGNO_OK_FOR_INDEX_P (REGNO (X))
2109
2110 #define THUMB1_REG_MODE_OK_FOR_BASE_P(X, MODE)  \
2111   THUMB1_REGNO_MODE_OK_FOR_BASE_P (REGNO (X), MODE)
2112
2113 #define REG_STRICT_P 1
2114
2115 #endif /* REG_OK_STRICT */
2116
2117 /* Now define some helpers in terms of the above.  */
2118
2119 #define REG_MODE_OK_FOR_BASE_P(X, MODE)         \
2120   (TARGET_THUMB1                                \
2121    ? THUMB1_REG_MODE_OK_FOR_BASE_P (X, MODE)    \
2122    : ARM_REG_OK_FOR_BASE_P (X))
2123
2124 /* For 16-bit Thumb, a valid index register is anything that can be used in
2125    a byte load instruction.  */
2126 #define THUMB1_REG_OK_FOR_INDEX_P(X) \
2127   THUMB1_REG_MODE_OK_FOR_BASE_P (X, QImode)
2128
2129 /* Nonzero if X is a hard reg that can be used as an index
2130    or if it is a pseudo reg.  On the Thumb, the stack pointer
2131    is not suitable.  */
2132 #define REG_OK_FOR_INDEX_P(X)                   \
2133   (TARGET_THUMB1                                \
2134    ? THUMB1_REG_OK_FOR_INDEX_P (X)              \
2135    : ARM_REG_OK_FOR_INDEX_P (X))
2136
2137 /* Nonzero if X can be the base register in a reg+reg addressing mode.
2138    For Thumb, we can not use SP + reg, so reject SP.  */
2139 #define REG_MODE_OK_FOR_REG_BASE_P(X, MODE)     \
2140   REG_OK_FOR_INDEX_P (X)
2141 \f
2142 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
2143    that is a valid memory address for an instruction.
2144    The MODE argument is the machine mode for the MEM expression
2145    that wants to use this address.  */
2146
2147 #define ARM_BASE_REGISTER_RTX_P(X)  \
2148   (GET_CODE (X) == REG && ARM_REG_OK_FOR_BASE_P (X))
2149
2150 #define ARM_INDEX_REGISTER_RTX_P(X)  \
2151   (GET_CODE (X) == REG && ARM_REG_OK_FOR_INDEX_P (X))
2152
2153 #define ARM_GO_IF_LEGITIMATE_ADDRESS(MODE,X,WIN)                \
2154   {                                                             \
2155     if (arm_legitimate_address_p (MODE, X, SET, REG_STRICT_P))  \
2156       goto WIN;                                                 \
2157   }
2158
2159 #define THUMB2_GO_IF_LEGITIMATE_ADDRESS(MODE,X,WIN)             \
2160   {                                                             \
2161     if (thumb2_legitimate_address_p (MODE, X, REG_STRICT_P))    \
2162       goto WIN;                                                 \
2163   }
2164
2165 #define THUMB1_GO_IF_LEGITIMATE_ADDRESS(MODE,X,WIN)             \
2166   {                                                             \
2167     if (thumb1_legitimate_address_p (MODE, X, REG_STRICT_P))    \
2168       goto WIN;                                                 \
2169   }
2170
2171 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, WIN)                          \
2172   if (TARGET_ARM)                                                       \
2173     ARM_GO_IF_LEGITIMATE_ADDRESS (MODE, X, WIN)                         \
2174   else if (TARGET_THUMB2)                                               \
2175     THUMB2_GO_IF_LEGITIMATE_ADDRESS (MODE, X, WIN)                      \
2176   else /* if (TARGET_THUMB1) */                                         \
2177     THUMB1_GO_IF_LEGITIMATE_ADDRESS (MODE, X, WIN)
2178
2179 \f
2180 /* Try machine-dependent ways of modifying an illegitimate address
2181    to be legitimate.  If we find one, return the new, valid address.  */
2182 #define ARM_LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)      \
2183 do {                                                    \
2184   X = arm_legitimize_address (X, OLDX, MODE);           \
2185 } while (0)
2186
2187 /* ??? Implement LEGITIMIZE_ADDRESS for thumb2.  */
2188 #define THUMB2_LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)   \
2189 do {                                                    \
2190 } while (0)
2191
2192 #define THUMB1_LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)   \
2193 do {                                                    \
2194   X = thumb_legitimize_address (X, OLDX, MODE);         \
2195 } while (0)
2196
2197 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)          \
2198 do {                                                    \
2199   if (TARGET_ARM)                                       \
2200     ARM_LEGITIMIZE_ADDRESS (X, OLDX, MODE, WIN);        \
2201   else if (TARGET_THUMB2)                               \
2202     THUMB2_LEGITIMIZE_ADDRESS (X, OLDX, MODE, WIN);     \
2203   else                                                  \
2204     THUMB1_LEGITIMIZE_ADDRESS (X, OLDX, MODE, WIN);     \
2205                                                         \
2206   if (memory_address_p (MODE, X))                       \
2207     goto WIN;                                           \
2208 } while (0)
2209
2210 /* Go to LABEL if ADDR (a legitimate address expression)
2211    has an effect that depends on the machine mode it is used for.  */
2212 #define ARM_GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)                   \
2213 {                                                                       \
2214   if (   GET_CODE (ADDR) == PRE_DEC || GET_CODE (ADDR) == POST_DEC      \
2215       || GET_CODE (ADDR) == PRE_INC || GET_CODE (ADDR) == POST_INC)     \
2216     goto LABEL;                                                         \
2217 }
2218
2219 /* Nothing helpful to do for the Thumb */
2220 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)       \
2221   if (TARGET_32BIT)                                     \
2222     ARM_GO_IF_MODE_DEPENDENT_ADDRESS (ADDR, LABEL)
2223 \f
2224
2225 /* Specify the machine mode that this machine uses
2226    for the index in the tablejump instruction.  */
2227 #define CASE_VECTOR_MODE Pmode
2228
2229 #define CASE_VECTOR_PC_RELATIVE TARGET_THUMB2
2230
2231 #define CASE_VECTOR_SHORTEN_MODE(min, max, body)                \
2232    ((min < 0 || max >= 0x2000 || !TARGET_THUMB2) ? SImode       \
2233    : (max >= 0x200) ? HImode                                    \
2234    : QImode)
2235
2236 /* signed 'char' is most compatible, but RISC OS wants it unsigned.
2237    unsigned is probably best, but may break some code.  */
2238 #ifndef DEFAULT_SIGNED_CHAR
2239 #define DEFAULT_SIGNED_CHAR  0
2240 #endif
2241
2242 /* Max number of bytes we can move from memory to memory
2243    in one reasonably fast instruction.  */
2244 #define MOVE_MAX 4
2245
2246 #undef  MOVE_RATIO
2247 #define MOVE_RATIO(speed) (arm_tune_xscale ? 4 : 2)
2248
2249 /* Define if operations between registers always perform the operation
2250    on the full register even if a narrower mode is specified.  */
2251 #define WORD_REGISTER_OPERATIONS
2252
2253 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
2254    will either zero-extend or sign-extend.  The value of this macro should
2255    be the code that says which one of the two operations is implicitly
2256    done, UNKNOWN if none.  */
2257 #define LOAD_EXTEND_OP(MODE)                                            \
2258   (TARGET_THUMB ? ZERO_EXTEND :                                         \
2259    ((arm_arch4 || (MODE) == QImode) ? ZERO_EXTEND                       \
2260     : ((BYTES_BIG_ENDIAN && (MODE) == HImode) ? SIGN_EXTEND : UNKNOWN)))
2261
2262 /* Nonzero if access to memory by bytes is slow and undesirable.  */
2263 #define SLOW_BYTE_ACCESS 0
2264
2265 #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN) 1
2266
2267 /* Immediate shift counts are truncated by the output routines (or was it
2268    the assembler?).  Shift counts in a register are truncated by ARM.  Note
2269    that the native compiler puts too large (> 32) immediate shift counts
2270    into a register and shifts by the register, letting the ARM decide what
2271    to do instead of doing that itself.  */
2272 /* This is all wrong.  Defining SHIFT_COUNT_TRUNCATED tells combine that
2273    code like (X << (Y % 32)) for register X, Y is equivalent to (X << Y).
2274    On the arm, Y in a register is used modulo 256 for the shift. Only for
2275    rotates is modulo 32 used.  */
2276 /* #define SHIFT_COUNT_TRUNCATED 1 */
2277
2278 /* All integers have the same format so truncation is easy.  */
2279 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC)  1
2280
2281 /* Calling from registers is a massive pain.  */
2282 #define NO_FUNCTION_CSE 1
2283
2284 /* The machine modes of pointers and functions */
2285 #define Pmode  SImode
2286 #define FUNCTION_MODE  Pmode
2287
2288 #define ARM_FRAME_RTX(X)                                        \
2289   (   (X) == frame_pointer_rtx || (X) == stack_pointer_rtx      \
2290    || (X) == arg_pointer_rtx)
2291
2292 /* Moves to and from memory are quite expensive */
2293 #define MEMORY_MOVE_COST(M, CLASS, IN)                  \
2294   (TARGET_32BIT ? 10 :                                  \
2295    ((GET_MODE_SIZE (M) < 4 ? 8 : 2 * GET_MODE_SIZE (M)) \
2296     * (CLASS == LO_REGS ? 1 : 2)))
2297
2298 /* Try to generate sequences that don't involve branches, we can then use
2299    conditional instructions */
2300 #define BRANCH_COST(speed_p, predictable_p) \
2301   (TARGET_32BIT ? 4 : (optimize > 0 ? 2 : 0))
2302 \f
2303 /* Position Independent Code.  */
2304 /* We decide which register to use based on the compilation options and
2305    the assembler in use; this is more general than the APCS restriction of
2306    using sb (r9) all the time.  */
2307 extern unsigned arm_pic_register;
2308
2309 /* The register number of the register used to address a table of static
2310    data addresses in memory.  */
2311 #define PIC_OFFSET_TABLE_REGNUM arm_pic_register
2312
2313 /* We can't directly access anything that contains a symbol,
2314    nor can we indirect via the constant pool.  One exception is
2315    UNSPEC_TLS, which is always PIC.  */
2316 #define LEGITIMATE_PIC_OPERAND_P(X)                                     \
2317         (!(symbol_mentioned_p (X)                                       \
2318            || label_mentioned_p (X)                                     \
2319            || (GET_CODE (X) == SYMBOL_REF                               \
2320                && CONSTANT_POOL_ADDRESS_P (X)                           \
2321                && (symbol_mentioned_p (get_pool_constant (X))           \
2322                    || label_mentioned_p (get_pool_constant (X)))))      \
2323          || tls_mentioned_p (X))
2324
2325 /* We need to know when we are making a constant pool; this determines
2326    whether data needs to be in the GOT or can be referenced via a GOT
2327    offset.  */
2328 extern int making_const_table;
2329 \f
2330 /* Handle pragmas for compatibility with Intel's compilers.  */
2331 /* Also abuse this to register additional C specific EABI attributes.  */
2332 #define REGISTER_TARGET_PRAGMAS() do {                                  \
2333   c_register_pragma (0, "long_calls", arm_pr_long_calls);               \
2334   c_register_pragma (0, "no_long_calls", arm_pr_no_long_calls);         \
2335   c_register_pragma (0, "long_calls_off", arm_pr_long_calls_off);       \
2336   arm_lang_object_attributes_init(); \
2337 } while (0)
2338
2339 /* Condition code information.  */
2340 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
2341    return the mode to be used for the comparison.  */
2342
2343 #define SELECT_CC_MODE(OP, X, Y)  arm_select_cc_mode (OP, X, Y)
2344
2345 #define REVERSIBLE_CC_MODE(MODE) 1
2346
2347 #define REVERSE_CONDITION(CODE,MODE) \
2348   (((MODE) == CCFPmode || (MODE) == CCFPEmode) \
2349    ? reverse_condition_maybe_unordered (code) \
2350    : reverse_condition (code))
2351
2352 #define CANONICALIZE_COMPARISON(CODE, OP0, OP1)                         \
2353   do                                                                    \
2354     {                                                                   \
2355       if (GET_CODE (OP1) == CONST_INT                                   \
2356           && ! (const_ok_for_arm (INTVAL (OP1))                         \
2357                 || (const_ok_for_arm (- INTVAL (OP1)))))                \
2358         {                                                               \
2359           rtx const_op = OP1;                                           \
2360           CODE = arm_canonicalize_comparison ((CODE), GET_MODE (OP0),   \
2361                                               &const_op);               \
2362           OP1 = const_op;                                               \
2363         }                                                               \
2364     }                                                                   \
2365   while (0)
2366
2367 /* The arm5 clz instruction returns 32.  */
2368 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE)  ((VALUE) = 32, 1)
2369 \f
2370 #undef  ASM_APP_OFF
2371 #define ASM_APP_OFF (TARGET_THUMB1 ? "\t.code\t16\n" : \
2372                      TARGET_THUMB2 ? "\t.thumb\n" : "")
2373
2374 /* Output a push or a pop instruction (only used when profiling).  */
2375 #define ASM_OUTPUT_REG_PUSH(STREAM, REGNO)              \
2376   do                                                    \
2377     {                                                   \
2378       if (TARGET_ARM)                                   \
2379         asm_fprintf (STREAM,"\tstmfd\t%r!,{%r}\n",      \
2380                      STACK_POINTER_REGNUM, REGNO);      \
2381       else                                              \
2382         asm_fprintf (STREAM, "\tpush {%r}\n", REGNO);   \
2383     } while (0)
2384
2385
2386 #define ASM_OUTPUT_REG_POP(STREAM, REGNO)               \
2387   do                                                    \
2388     {                                                   \
2389       if (TARGET_ARM)                                   \
2390         asm_fprintf (STREAM, "\tldmfd\t%r!,{%r}\n",     \
2391                      STACK_POINTER_REGNUM, REGNO);      \
2392       else                                              \
2393         asm_fprintf (STREAM, "\tpop {%r}\n", REGNO);    \
2394     } while (0)
2395
2396 /* Jump table alignment is explicit in ASM_OUTPUT_CASE_LABEL.  */
2397 #define ADDR_VEC_ALIGN(JUMPTABLE) 0
2398
2399 /* This is how to output a label which precedes a jumptable.  Since
2400    Thumb instructions are 2 bytes, we may need explicit alignment here.  */
2401 #undef  ASM_OUTPUT_CASE_LABEL
2402 #define ASM_OUTPUT_CASE_LABEL(FILE, PREFIX, NUM, JUMPTABLE)             \
2403   do                                                                    \
2404     {                                                                   \
2405       if (TARGET_THUMB && GET_MODE (PATTERN (JUMPTABLE)) == SImode)     \
2406         ASM_OUTPUT_ALIGN (FILE, 2);                                     \
2407       (*targetm.asm_out.internal_label) (FILE, PREFIX, NUM);            \
2408     }                                                                   \
2409   while (0)
2410
2411 /* Make sure subsequent insns are aligned after a TBB.  */
2412 #define ASM_OUTPUT_CASE_END(FILE, NUM, JUMPTABLE)       \
2413   do                                                    \
2414     {                                                   \
2415       if (GET_MODE (PATTERN (JUMPTABLE)) == QImode)     \
2416         ASM_OUTPUT_ALIGN (FILE, 1);                     \
2417     }                                                   \
2418   while (0)
2419
2420 #define ARM_DECLARE_FUNCTION_NAME(STREAM, NAME, DECL)   \
2421   do                                                    \
2422     {                                                   \
2423       if (TARGET_THUMB)                                 \
2424         {                                               \
2425           if (is_called_in_ARM_mode (DECL)              \
2426               || (TARGET_THUMB1 && !TARGET_THUMB1_ONLY  \
2427                   && crtl->is_thunk))   \
2428             fprintf (STREAM, "\t.code 32\n") ;          \
2429           else if (TARGET_THUMB1)                       \
2430            fprintf (STREAM, "\t.code\t16\n\t.thumb_func\n") ;   \
2431           else                                          \
2432            fprintf (STREAM, "\t.thumb\n\t.thumb_func\n") ;      \
2433         }                                               \
2434       if (TARGET_POKE_FUNCTION_NAME)                    \
2435         arm_poke_function_name (STREAM, (const char *) NAME);   \
2436     }                                                   \
2437   while (0)
2438
2439 /* For aliases of functions we use .thumb_set instead.  */
2440 #define ASM_OUTPUT_DEF_FROM_DECLS(FILE, DECL1, DECL2)           \
2441   do                                                            \
2442     {                                                           \
2443       const char *const LABEL1 = XSTR (XEXP (DECL_RTL (decl), 0), 0); \
2444       const char *const LABEL2 = IDENTIFIER_POINTER (DECL2);    \
2445                                                                 \
2446       if (TARGET_THUMB && TREE_CODE (DECL1) == FUNCTION_DECL)   \
2447         {                                                       \
2448           fprintf (FILE, "\t.thumb_set ");                      \
2449           assemble_name (FILE, LABEL1);                         \
2450           fprintf (FILE, ",");                                  \
2451           assemble_name (FILE, LABEL2);                         \
2452           fprintf (FILE, "\n");                                 \
2453         }                                                       \
2454       else                                                      \
2455         ASM_OUTPUT_DEF (FILE, LABEL1, LABEL2);                  \
2456     }                                                           \
2457   while (0)
2458
2459 #ifdef HAVE_GAS_MAX_SKIP_P2ALIGN
2460 /* To support -falign-* switches we need to use .p2align so
2461    that alignment directives in code sections will be padded
2462    with no-op instructions, rather than zeroes.  */
2463 #define ASM_OUTPUT_MAX_SKIP_ALIGN(FILE, LOG, MAX_SKIP)          \
2464   if ((LOG) != 0)                                               \
2465     {                                                           \
2466       if ((MAX_SKIP) == 0)                                      \
2467         fprintf ((FILE), "\t.p2align %d\n", (int) (LOG));       \
2468       else                                                      \
2469         fprintf ((FILE), "\t.p2align %d,,%d\n",                 \
2470                  (int) (LOG), (int) (MAX_SKIP));                \
2471     }
2472 #endif
2473 \f
2474 /* Add two bytes to the length of conditionally executed Thumb-2
2475    instructions for the IT instruction.  */
2476 #define ADJUST_INSN_LENGTH(insn, length) \
2477   if (TARGET_THUMB2 && GET_CODE (PATTERN (insn)) == COND_EXEC) \
2478     length += 2;
2479
2480 /* Only perform branch elimination (by making instructions conditional) if
2481    we're optimizing.  For Thumb-2 check if any IT instructions need
2482    outputting.  */
2483 #define FINAL_PRESCAN_INSN(INSN, OPVEC, NOPERANDS)      \
2484   if (TARGET_ARM && optimize)                           \
2485     arm_final_prescan_insn (INSN);                      \
2486   else if (TARGET_THUMB2)                               \
2487     thumb2_final_prescan_insn (INSN);                   \
2488   else if (TARGET_THUMB1)                               \
2489     thumb1_final_prescan_insn (INSN)
2490
2491 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)       \
2492   (CODE == '@' || CODE == '|' || CODE == '.'    \
2493    || CODE == '(' || CODE == ')' || CODE == '#' \
2494    || (TARGET_32BIT && (CODE == '?'))           \
2495    || (TARGET_THUMB2 && (CODE == '!'))          \
2496    || (TARGET_THUMB && (CODE == '_')))
2497
2498 /* Output an operand of an instruction.  */
2499 #define PRINT_OPERAND(STREAM, X, CODE)  \
2500   arm_print_operand (STREAM, X, CODE)
2501
2502 #define ARM_SIGN_EXTEND(x)  ((HOST_WIDE_INT)                    \
2503   (HOST_BITS_PER_WIDE_INT <= 32 ? (unsigned HOST_WIDE_INT) (x)  \
2504    : ((((unsigned HOST_WIDE_INT)(x)) & (unsigned HOST_WIDE_INT) 0xffffffff) |\
2505       ((((unsigned HOST_WIDE_INT)(x)) & (unsigned HOST_WIDE_INT) 0x80000000) \
2506        ? ((~ (unsigned HOST_WIDE_INT) 0)                        \
2507           & ~ (unsigned HOST_WIDE_INT) 0xffffffff)              \
2508        : 0))))
2509
2510 /* Output the address of an operand.  */
2511 #define ARM_PRINT_OPERAND_ADDRESS(STREAM, X)                            \
2512 {                                                                       \
2513     int is_minus = GET_CODE (X) == MINUS;                               \
2514                                                                         \
2515     if (GET_CODE (X) == REG)                                            \
2516       asm_fprintf (STREAM, "[%r, #0]", REGNO (X));                      \
2517     else if (GET_CODE (X) == PLUS || is_minus)                          \
2518       {                                                                 \
2519         rtx base = XEXP (X, 0);                                         \
2520         rtx index = XEXP (X, 1);                                        \
2521         HOST_WIDE_INT offset = 0;                                       \
2522         if (GET_CODE (base) != REG                                      \
2523             || (GET_CODE (index) == REG && REGNO (index) == SP_REGNUM)) \
2524           {                                                             \
2525             /* Ensure that BASE is a register.  */                      \
2526             /* (one of them must be).  */                               \
2527             /* Also ensure the SP is not used as in index register.  */ \
2528             rtx temp = base;                                            \
2529             base = index;                                               \
2530             index = temp;                                               \
2531           }                                                             \
2532         switch (GET_CODE (index))                                       \
2533           {                                                             \
2534           case CONST_INT:                                               \
2535             offset = INTVAL (index);                                    \
2536             if (is_minus)                                               \
2537               offset = -offset;                                         \
2538             asm_fprintf (STREAM, "[%r, #%wd]",                          \
2539                          REGNO (base), offset);                         \
2540             break;                                                      \
2541                                                                         \
2542           case REG:                                                     \
2543             asm_fprintf (STREAM, "[%r, %s%r]",                          \
2544                      REGNO (base), is_minus ? "-" : "",                 \
2545                      REGNO (index));                                    \
2546             break;                                                      \
2547                                                                         \
2548           case MULT:                                                    \
2549           case ASHIFTRT:                                                \
2550           case LSHIFTRT:                                                \
2551           case ASHIFT:                                                  \
2552           case ROTATERT:                                                \
2553           {                                                             \
2554             asm_fprintf (STREAM, "[%r, %s%r",                           \
2555                          REGNO (base), is_minus ? "-" : "",             \
2556                          REGNO (XEXP (index, 0)));                      \
2557             arm_print_operand (STREAM, index, 'S');                     \
2558             fputs ("]", STREAM);                                        \
2559             break;                                                      \
2560           }                                                             \
2561                                                                         \
2562           default:                                                      \
2563             gcc_unreachable ();                                         \
2564         }                                                               \
2565     }                                                                   \
2566   else if (GET_CODE (X) == PRE_INC || GET_CODE (X) == POST_INC          \
2567            || GET_CODE (X) == PRE_DEC || GET_CODE (X) == POST_DEC)      \
2568     {                                                                   \
2569       extern enum machine_mode output_memory_reference_mode;            \
2570                                                                         \
2571       gcc_assert (GET_CODE (XEXP (X, 0)) == REG);                       \
2572                                                                         \
2573       if (GET_CODE (X) == PRE_DEC || GET_CODE (X) == PRE_INC)           \
2574         asm_fprintf (STREAM, "[%r, #%s%d]!",                            \
2575                      REGNO (XEXP (X, 0)),                               \
2576                      GET_CODE (X) == PRE_DEC ? "-" : "",                \
2577                      GET_MODE_SIZE (output_memory_reference_mode));     \
2578       else                                                              \
2579         asm_fprintf (STREAM, "[%r], #%s%d",                             \
2580                      REGNO (XEXP (X, 0)),                               \
2581                      GET_CODE (X) == POST_DEC ? "-" : "",               \
2582                      GET_MODE_SIZE (output_memory_reference_mode));     \
2583     }                                                                   \
2584   else if (GET_CODE (X) == PRE_MODIFY)                                  \
2585     {                                                                   \
2586       asm_fprintf (STREAM, "[%r, ", REGNO (XEXP (X, 0)));               \
2587       if (GET_CODE (XEXP (XEXP (X, 1), 1)) == CONST_INT)                \
2588         asm_fprintf (STREAM, "#%wd]!",                                  \
2589                      INTVAL (XEXP (XEXP (X, 1), 1)));                   \
2590       else                                                              \
2591         asm_fprintf (STREAM, "%r]!",                                    \
2592                      REGNO (XEXP (XEXP (X, 1), 1)));                    \
2593     }                                                                   \
2594   else if (GET_CODE (X) == POST_MODIFY)                                 \
2595     {                                                                   \
2596       asm_fprintf (STREAM, "[%r], ", REGNO (XEXP (X, 0)));              \
2597       if (GET_CODE (XEXP (XEXP (X, 1), 1)) == CONST_INT)                \
2598         asm_fprintf (STREAM, "#%wd",                                    \
2599                      INTVAL (XEXP (XEXP (X, 1), 1)));                   \
2600       else                                                              \
2601         asm_fprintf (STREAM, "%r",                                      \
2602                      REGNO (XEXP (XEXP (X, 1), 1)));                    \
2603     }                                                                   \
2604   else output_addr_const (STREAM, X);                                   \
2605 }
2606
2607 #define THUMB_PRINT_OPERAND_ADDRESS(STREAM, X)          \
2608 {                                                       \
2609   if (GET_CODE (X) == REG)                              \
2610     asm_fprintf (STREAM, "[%r]", REGNO (X));            \
2611   else if (GET_CODE (X) == POST_INC)                    \
2612     asm_fprintf (STREAM, "%r!", REGNO (XEXP (X, 0)));   \
2613   else if (GET_CODE (X) == PLUS)                        \
2614     {                                                   \
2615       gcc_assert (GET_CODE (XEXP (X, 0)) == REG);       \
2616       if (GET_CODE (XEXP (X, 1)) == CONST_INT)          \
2617         asm_fprintf (STREAM, "[%r, #%wd]",              \
2618                      REGNO (XEXP (X, 0)),               \
2619                      INTVAL (XEXP (X, 1)));             \
2620       else                                              \
2621         asm_fprintf (STREAM, "[%r, %r]",                \
2622                      REGNO (XEXP (X, 0)),               \
2623                      REGNO (XEXP (X, 1)));              \
2624     }                                                   \
2625   else                                                  \
2626     output_addr_const (STREAM, X);                      \
2627 }
2628
2629 #define PRINT_OPERAND_ADDRESS(STREAM, X)        \
2630   if (TARGET_32BIT)                             \
2631     ARM_PRINT_OPERAND_ADDRESS (STREAM, X)       \
2632   else                                          \
2633     THUMB_PRINT_OPERAND_ADDRESS (STREAM, X)
2634
2635 #define OUTPUT_ADDR_CONST_EXTRA(file, x, fail)          \
2636   if (arm_output_addr_const_extra (file, x) == FALSE)   \
2637     goto fail
2638
2639 /* A C expression whose value is RTL representing the value of the return
2640    address for the frame COUNT steps up from the current frame.  */
2641
2642 #define RETURN_ADDR_RTX(COUNT, FRAME) \
2643   arm_return_addr (COUNT, FRAME)
2644
2645 /* Mask of the bits in the PC that contain the real return address
2646    when running in 26-bit mode.  */
2647 #define RETURN_ADDR_MASK26 (0x03fffffc)
2648
2649 /* Pick up the return address upon entry to a procedure. Used for
2650    dwarf2 unwind information.  This also enables the table driven
2651    mechanism.  */
2652 #define INCOMING_RETURN_ADDR_RTX        gen_rtx_REG (Pmode, LR_REGNUM)
2653 #define DWARF_FRAME_RETURN_COLUMN       DWARF_FRAME_REGNUM (LR_REGNUM)
2654
2655 /* Used to mask out junk bits from the return address, such as
2656    processor state, interrupt status, condition codes and the like.  */
2657 #define MASK_RETURN_ADDR \
2658   /* If we are generating code for an ARM2/ARM3 machine or for an ARM6  \
2659      in 26 bit mode, the condition codes must be masked out of the      \
2660      return address.  This does not apply to ARM6 and later processors  \
2661      when running in 32 bit mode.  */                                   \
2662   ((arm_arch4 || TARGET_THUMB)                                          \
2663    ? (gen_int_mode ((unsigned long)0xffffffff, Pmode))                  \
2664    : arm_gen_return_addr_mask ())
2665
2666 \f
2667 /* Neon defines builtins from ARM_BUILTIN_MAX upwards, though they don't have
2668    symbolic names defined here (which would require too much duplication).
2669    FIXME?  */
2670 enum arm_builtins
2671 {
2672   ARM_BUILTIN_GETWCX,
2673   ARM_BUILTIN_SETWCX,
2674
2675   ARM_BUILTIN_WZERO,
2676
2677   ARM_BUILTIN_WAVG2BR,
2678   ARM_BUILTIN_WAVG2HR,
2679   ARM_BUILTIN_WAVG2B,
2680   ARM_BUILTIN_WAVG2H,
2681
2682   ARM_BUILTIN_WACCB,
2683   ARM_BUILTIN_WACCH,
2684   ARM_BUILTIN_WACCW,
2685
2686   ARM_BUILTIN_WMACS,
2687   ARM_BUILTIN_WMACSZ,
2688   ARM_BUILTIN_WMACU,
2689   ARM_BUILTIN_WMACUZ,
2690
2691   ARM_BUILTIN_WSADB,
2692   ARM_BUILTIN_WSADBZ,
2693   ARM_BUILTIN_WSADH,
2694   ARM_BUILTIN_WSADHZ,
2695
2696   ARM_BUILTIN_WALIGN,
2697
2698   ARM_BUILTIN_TMIA,
2699   ARM_BUILTIN_TMIAPH,
2700   ARM_BUILTIN_TMIABB,
2701   ARM_BUILTIN_TMIABT,
2702   ARM_BUILTIN_TMIATB,
2703   ARM_BUILTIN_TMIATT,
2704
2705   ARM_BUILTIN_TMOVMSKB,
2706   ARM_BUILTIN_TMOVMSKH,
2707   ARM_BUILTIN_TMOVMSKW,
2708
2709   ARM_BUILTIN_TBCSTB,
2710   ARM_BUILTIN_TBCSTH,
2711   ARM_BUILTIN_TBCSTW,
2712
2713   ARM_BUILTIN_WMADDS,
2714   ARM_BUILTIN_WMADDU,
2715
2716   ARM_BUILTIN_WPACKHSS,
2717   ARM_BUILTIN_WPACKWSS,
2718   ARM_BUILTIN_WPACKDSS,
2719   ARM_BUILTIN_WPACKHUS,
2720   ARM_BUILTIN_WPACKWUS,
2721   ARM_BUILTIN_WPACKDUS,
2722
2723   ARM_BUILTIN_WADDB,
2724   ARM_BUILTIN_WADDH,
2725   ARM_BUILTIN_WADDW,
2726   ARM_BUILTIN_WADDSSB,
2727   ARM_BUILTIN_WADDSSH,
2728   ARM_BUILTIN_WADDSSW,
2729   ARM_BUILTIN_WADDUSB,
2730   ARM_BUILTIN_WADDUSH,
2731   ARM_BUILTIN_WADDUSW,
2732   ARM_BUILTIN_WSUBB,
2733   ARM_BUILTIN_WSUBH,
2734   ARM_BUILTIN_WSUBW,
2735   ARM_BUILTIN_WSUBSSB,
2736   ARM_BUILTIN_WSUBSSH,
2737   ARM_BUILTIN_WSUBSSW,
2738   ARM_BUILTIN_WSUBUSB,
2739   ARM_BUILTIN_WSUBUSH,
2740   ARM_BUILTIN_WSUBUSW,
2741
2742   ARM_BUILTIN_WAND,
2743   ARM_BUILTIN_WANDN,
2744   ARM_BUILTIN_WOR,
2745   ARM_BUILTIN_WXOR,
2746
2747   ARM_BUILTIN_WCMPEQB,
2748   ARM_BUILTIN_WCMPEQH,
2749   ARM_BUILTIN_WCMPEQW,
2750   ARM_BUILTIN_WCMPGTUB,
2751   ARM_BUILTIN_WCMPGTUH,
2752   ARM_BUILTIN_WCMPGTUW,
2753   ARM_BUILTIN_WCMPGTSB,
2754   ARM_BUILTIN_WCMPGTSH,
2755   ARM_BUILTIN_WCMPGTSW,
2756
2757   ARM_BUILTIN_TEXTRMSB,
2758   ARM_BUILTIN_TEXTRMSH,
2759   ARM_BUILTIN_TEXTRMSW,
2760   ARM_BUILTIN_TEXTRMUB,
2761   ARM_BUILTIN_TEXTRMUH,
2762   ARM_BUILTIN_TEXTRMUW,
2763   ARM_BUILTIN_TINSRB,
2764   ARM_BUILTIN_TINSRH,
2765   ARM_BUILTIN_TINSRW,
2766
2767   ARM_BUILTIN_WMAXSW,
2768   ARM_BUILTIN_WMAXSH,
2769   ARM_BUILTIN_WMAXSB,
2770   ARM_BUILTIN_WMAXUW,
2771   ARM_BUILTIN_WMAXUH,
2772   ARM_BUILTIN_WMAXUB,
2773   ARM_BUILTIN_WMINSW,
2774   ARM_BUILTIN_WMINSH,
2775   ARM_BUILTIN_WMINSB,
2776   ARM_BUILTIN_WMINUW,
2777   ARM_BUILTIN_WMINUH,
2778   ARM_BUILTIN_WMINUB,
2779
2780   ARM_BUILTIN_WMULUM,
2781   ARM_BUILTIN_WMULSM,
2782   ARM_BUILTIN_WMULUL,
2783
2784   ARM_BUILTIN_PSADBH,
2785   ARM_BUILTIN_WSHUFH,
2786
2787   ARM_BUILTIN_WSLLH,
2788   ARM_BUILTIN_WSLLW,
2789   ARM_BUILTIN_WSLLD,
2790   ARM_BUILTIN_WSRAH,
2791   ARM_BUILTIN_WSRAW,
2792   ARM_BUILTIN_WSRAD,
2793   ARM_BUILTIN_WSRLH,
2794   ARM_BUILTIN_WSRLW,
2795   ARM_BUILTIN_WSRLD,
2796   ARM_BUILTIN_WRORH,
2797   ARM_BUILTIN_WRORW,
2798   ARM_BUILTIN_WRORD,
2799   ARM_BUILTIN_WSLLHI,
2800   ARM_BUILTIN_WSLLWI,
2801   ARM_BUILTIN_WSLLDI,
2802   ARM_BUILTIN_WSRAHI,
2803   ARM_BUILTIN_WSRAWI,
2804   ARM_BUILTIN_WSRADI,
2805   ARM_BUILTIN_WSRLHI,
2806   ARM_BUILTIN_WSRLWI,
2807   ARM_BUILTIN_WSRLDI,
2808   ARM_BUILTIN_WRORHI,
2809   ARM_BUILTIN_WRORWI,
2810   ARM_BUILTIN_WRORDI,
2811
2812   ARM_BUILTIN_WUNPCKIHB,
2813   ARM_BUILTIN_WUNPCKIHH,
2814   ARM_BUILTIN_WUNPCKIHW,
2815   ARM_BUILTIN_WUNPCKILB,
2816   ARM_BUILTIN_WUNPCKILH,
2817   ARM_BUILTIN_WUNPCKILW,
2818
2819   ARM_BUILTIN_WUNPCKEHSB,
2820   ARM_BUILTIN_WUNPCKEHSH,
2821   ARM_BUILTIN_WUNPCKEHSW,
2822   ARM_BUILTIN_WUNPCKEHUB,
2823   ARM_BUILTIN_WUNPCKEHUH,
2824   ARM_BUILTIN_WUNPCKEHUW,
2825   ARM_BUILTIN_WUNPCKELSB,
2826   ARM_BUILTIN_WUNPCKELSH,
2827   ARM_BUILTIN_WUNPCKELSW,
2828   ARM_BUILTIN_WUNPCKELUB,
2829   ARM_BUILTIN_WUNPCKELUH,
2830   ARM_BUILTIN_WUNPCKELUW,
2831
2832   ARM_BUILTIN_THREAD_POINTER,
2833
2834   ARM_BUILTIN_NEON_BASE,
2835
2836   ARM_BUILTIN_MAX = ARM_BUILTIN_NEON_BASE  /* FIXME: Wrong!  */
2837 };
2838
2839 /* Do not emit .note.GNU-stack by default.  */
2840 #ifndef NEED_INDICATE_EXEC_STACK
2841 #define NEED_INDICATE_EXEC_STACK        0
2842 #endif
2843
2844 #endif /* ! GCC_ARM_H */