OSDN Git Service

PR target/23436
[pf3gnuchains/gcc-fork.git] / gcc / config / arm / arm.h
1 /* Definitions of target machine for GNU compiler, for ARM.
2    Copyright (C) 1991, 1993, 1994, 1995, 1996, 1997, 1998, 1999, 2000,
3    2001, 2002, 2003, 2004, 2005 Free Software Foundation, Inc.
4    Contributed by Pieter `Tiggr' Schoenmakers (rcpieter@win.tue.nl)
5    and Martin Simmons (@harleqn.co.uk).
6    More major hacks by Richard Earnshaw (rearnsha@arm.com)
7    Minor hacks by Nick Clifton (nickc@cygnus.com)
8
9    This file is part of GCC.
10
11    GCC is free software; you can redistribute it and/or modify it
12    under the terms of the GNU General Public License as published
13    by the Free Software Foundation; either version 2, or (at your
14    option) any later version.
15
16    GCC is distributed in the hope that it will be useful, but WITHOUT
17    ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
18    or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
19    License for more details.
20
21    You should have received a copy of the GNU General Public License
22    along with GCC; see the file COPYING.  If not, write to
23    the Free Software Foundation, 51 Franklin Street, Fifth Floor, Boston,
24    MA 02110-1301, USA.  */
25
26 #ifndef GCC_ARM_H
27 #define GCC_ARM_H
28
29 /* The architecture define.  */
30 extern char arm_arch_name[];
31
32 /* Target CPU builtins.  */
33 #define TARGET_CPU_CPP_BUILTINS()                       \
34   do                                                    \
35     {                                                   \
36         /* Define __arm__ even when in thumb mode, for  \
37            consistency with armcc.  */                  \
38         builtin_define ("__arm__");                     \
39         builtin_define ("__APCS_32__");                 \
40         if (TARGET_THUMB)                               \
41           builtin_define ("__thumb__");                 \
42                                                         \
43         if (TARGET_BIG_END)                             \
44           {                                             \
45             builtin_define ("__ARMEB__");               \
46             if (TARGET_THUMB)                           \
47               builtin_define ("__THUMBEB__");           \
48             if (TARGET_LITTLE_WORDS)                    \
49               builtin_define ("__ARMWEL__");            \
50           }                                             \
51         else                                            \
52           {                                             \
53             builtin_define ("__ARMEL__");               \
54             if (TARGET_THUMB)                           \
55               builtin_define ("__THUMBEL__");           \
56           }                                             \
57                                                         \
58         if (TARGET_SOFT_FLOAT)                          \
59           builtin_define ("__SOFTFP__");                \
60                                                         \
61         if (TARGET_VFP)                                 \
62           builtin_define ("__VFP_FP__");                \
63                                                         \
64         /* Add a define for interworking.               \
65            Needed when building libgcc.a.  */           \
66         if (arm_cpp_interwork)                          \
67           builtin_define ("__THUMB_INTERWORK__");       \
68                                                         \
69         builtin_assert ("cpu=arm");                     \
70         builtin_assert ("machine=arm");                 \
71                                                         \
72         builtin_define (arm_arch_name);                 \
73         if (arm_arch_cirrus)                            \
74           builtin_define ("__MAVERICK__");              \
75         if (arm_arch_xscale)                            \
76           builtin_define ("__XSCALE__");                \
77         if (arm_arch_iwmmxt)                            \
78           builtin_define ("__IWMMXT__");                \
79         if (TARGET_AAPCS_BASED)                         \
80           builtin_define ("__ARM_EABI__");              \
81     } while (0)
82
83 /* The various ARM cores.  */
84 enum processor_type
85 {
86 #define ARM_CORE(NAME, IDENT, ARCH, FLAGS, COSTS) \
87   IDENT,
88 #include "arm-cores.def"
89 #undef ARM_CORE
90   /* Used to indicate that no processor has been specified.  */
91   arm_none
92 };
93
94 enum target_cpus
95 {
96 #define ARM_CORE(NAME, IDENT, ARCH, FLAGS, COSTS) \
97   TARGET_CPU_##IDENT,
98 #include "arm-cores.def"
99 #undef ARM_CORE
100   TARGET_CPU_generic
101 };
102
103 /* The processor for which instructions should be scheduled.  */
104 extern enum processor_type arm_tune;
105
106 typedef enum arm_cond_code
107 {
108   ARM_EQ = 0, ARM_NE, ARM_CS, ARM_CC, ARM_MI, ARM_PL, ARM_VS, ARM_VC,
109   ARM_HI, ARM_LS, ARM_GE, ARM_LT, ARM_GT, ARM_LE, ARM_AL, ARM_NV
110 }
111 arm_cc;
112
113 extern arm_cc arm_current_cc;
114
115 #define ARM_INVERSE_CONDITION_CODE(X)  ((arm_cc) (((int)X) ^ 1))
116
117 extern int arm_target_label;
118 extern int arm_ccfsm_state;
119 extern GTY(()) rtx arm_target_insn;
120 /* Define the information needed to generate branch insns.  This is
121    stored from the compare operation.  */
122 extern GTY(()) rtx arm_compare_op0;
123 extern GTY(()) rtx arm_compare_op1;
124 /* The label of the current constant pool.  */
125 extern rtx pool_vector_label;
126 /* Set to 1 when a return insn is output, this means that the epilogue
127    is not needed.  */
128 extern int return_used_this_function;
129 /* Used to produce AOF syntax assembler.  */
130 extern GTY(()) rtx aof_pic_label;
131 \f
132 /* Just in case configure has failed to define anything.  */
133 #ifndef TARGET_CPU_DEFAULT
134 #define TARGET_CPU_DEFAULT TARGET_CPU_generic
135 #endif
136
137
138 #undef  CPP_SPEC
139 #define CPP_SPEC "%(subtarget_cpp_spec)                                 \
140 %{msoft-float:%{mhard-float:                                            \
141         %e-msoft-float and -mhard_float may not be used together}}      \
142 %{mbig-endian:%{mlittle-endian:                                         \
143         %e-mbig-endian and -mlittle-endian may not be used together}}"
144
145 #ifndef CC1_SPEC
146 #define CC1_SPEC ""
147 #endif
148
149 /* This macro defines names of additional specifications to put in the specs
150    that can be used in various specifications like CC1_SPEC.  Its definition
151    is an initializer with a subgrouping for each command option.
152
153    Each subgrouping contains a string constant, that defines the
154    specification name, and a string constant that used by the GCC driver
155    program.
156
157    Do not define this macro if it does not need to do anything.  */
158 #define EXTRA_SPECS                                             \
159   { "subtarget_cpp_spec",       SUBTARGET_CPP_SPEC },           \
160   SUBTARGET_EXTRA_SPECS
161
162 #ifndef SUBTARGET_EXTRA_SPECS
163 #define SUBTARGET_EXTRA_SPECS
164 #endif
165
166 #ifndef SUBTARGET_CPP_SPEC
167 #define SUBTARGET_CPP_SPEC      ""
168 #endif
169 \f
170 /* Run-time Target Specification.  */
171 #ifndef TARGET_VERSION
172 #define TARGET_VERSION fputs (" (ARM/generic)", stderr);
173 #endif
174
175 #define TARGET_SOFT_FLOAT               (arm_float_abi == ARM_FLOAT_ABI_SOFT)
176 /* Use hardware floating point instructions. */
177 #define TARGET_HARD_FLOAT               (arm_float_abi != ARM_FLOAT_ABI_SOFT)
178 /* Use hardware floating point calling convention.  */
179 #define TARGET_HARD_FLOAT_ABI           (arm_float_abi == ARM_FLOAT_ABI_HARD)
180 #define TARGET_FPA                      (arm_fp_model == ARM_FP_MODEL_FPA)
181 #define TARGET_MAVERICK                 (arm_fp_model == ARM_FP_MODEL_MAVERICK)
182 #define TARGET_VFP                      (arm_fp_model == ARM_FP_MODEL_VFP)
183 #define TARGET_IWMMXT                   (arm_arch_iwmmxt)
184 #define TARGET_REALLY_IWMMXT            (TARGET_IWMMXT && TARGET_ARM)
185 #define TARGET_IWMMXT_ABI (TARGET_ARM && arm_abi == ARM_ABI_IWMMXT)
186 #define TARGET_ARM                      (! TARGET_THUMB)
187 #define TARGET_EITHER                   1 /* (TARGET_ARM | TARGET_THUMB) */
188 #define TARGET_BACKTRACE                (leaf_function_p () \
189                                          ? TARGET_TPCS_LEAF_FRAME \
190                                          : TARGET_TPCS_FRAME)
191 #define TARGET_LDRD                     (arm_arch5e && ARM_DOUBLEWORD_ALIGN)
192 #define TARGET_AAPCS_BASED \
193     (arm_abi != ARM_ABI_APCS && arm_abi != ARM_ABI_ATPCS)
194
195 /* True iff the full BPABI is being used.  If TARGET_BPABI is true,
196    then TARGET_AAPCS_BASED must be true -- but the converse does not
197    hold.  TARGET_BPABI implies the use of the BPABI runtime library,
198    etc., in addition to just the AAPCS calling conventions.  */
199 #ifndef TARGET_BPABI
200 #define TARGET_BPABI false
201 #endif
202
203 /* Support for a compile-time default CPU, et cetera.  The rules are:
204    --with-arch is ignored if -march or -mcpu are specified.
205    --with-cpu is ignored if -march or -mcpu are specified, and is overridden
206     by --with-arch.
207    --with-tune is ignored if -mtune or -mcpu are specified (but not affected
208      by -march).
209    --with-float is ignored if -mhard-float, -msoft-float or -mfloat-abi are
210    specified.
211    --with-fpu is ignored if -mfpu is specified.
212    --with-abi is ignored is -mabi is specified.  */
213 #define OPTION_DEFAULT_SPECS \
214   {"arch", "%{!march=*:%{!mcpu=*:-march=%(VALUE)}}" }, \
215   {"cpu", "%{!march=*:%{!mcpu=*:-mcpu=%(VALUE)}}" }, \
216   {"tune", "%{!mcpu=*:%{!mtune=*:-mtune=%(VALUE)}}" }, \
217   {"float", \
218     "%{!msoft-float:%{!mhard-float:%{!mfloat-abi=*:-mfloat-abi=%(VALUE)}}}" }, \
219   {"fpu", "%{!mfpu=*:-mfpu=%(VALUE)}"}, \
220   {"abi", "%{!mabi=*:-mabi=%(VALUE)}"},
221
222 /* Which floating point model to use.  */
223 enum arm_fp_model
224 {
225   ARM_FP_MODEL_UNKNOWN,
226   /* FPA model (Hardware or software).  */
227   ARM_FP_MODEL_FPA,
228   /* Cirrus Maverick floating point model.  */
229   ARM_FP_MODEL_MAVERICK,
230   /* VFP floating point model.  */
231   ARM_FP_MODEL_VFP
232 };
233
234 extern enum arm_fp_model arm_fp_model;
235
236 /* Which floating point hardware is available.  Also update
237    fp_model_for_fpu in arm.c when adding entries to this list.  */
238 enum fputype
239 {
240   /* No FP hardware.  */
241   FPUTYPE_NONE,
242   /* Full FPA support.  */
243   FPUTYPE_FPA,
244   /* Emulated FPA hardware, Issue 2 emulator (no LFM/SFM).  */
245   FPUTYPE_FPA_EMU2,
246   /* Emulated FPA hardware, Issue 3 emulator.  */
247   FPUTYPE_FPA_EMU3,
248   /* Cirrus Maverick floating point co-processor.  */
249   FPUTYPE_MAVERICK,
250   /* VFP.  */
251   FPUTYPE_VFP
252 };
253
254 /* Recast the floating point class to be the floating point attribute.  */
255 #define arm_fpu_attr ((enum attr_fpu) arm_fpu_tune)
256
257 /* What type of floating point to tune for */
258 extern enum fputype arm_fpu_tune;
259
260 /* What type of floating point instructions are available */
261 extern enum fputype arm_fpu_arch;
262
263 enum float_abi_type
264 {
265   ARM_FLOAT_ABI_SOFT,
266   ARM_FLOAT_ABI_SOFTFP,
267   ARM_FLOAT_ABI_HARD
268 };
269
270 extern enum float_abi_type arm_float_abi;
271
272 #ifndef TARGET_DEFAULT_FLOAT_ABI
273 #define TARGET_DEFAULT_FLOAT_ABI ARM_FLOAT_ABI_SOFT
274 #endif
275
276 /* Which ABI to use.  */
277 enum arm_abi_type
278 {
279   ARM_ABI_APCS,
280   ARM_ABI_ATPCS,
281   ARM_ABI_AAPCS,
282   ARM_ABI_IWMMXT
283 };
284
285 extern enum arm_abi_type arm_abi;
286
287 #ifndef ARM_DEFAULT_ABI
288 #define ARM_DEFAULT_ABI ARM_ABI_APCS
289 #endif
290
291 /* Nonzero if this chip supports the ARM Architecture 3M extensions.  */
292 extern int arm_arch3m;
293
294 /* Nonzero if this chip supports the ARM Architecture 4 extensions.  */
295 extern int arm_arch4;
296
297 /* Nonzero if this chip supports the ARM Architecture 4T extensions.  */
298 extern int arm_arch4t;
299
300 /* Nonzero if this chip supports the ARM Architecture 5 extensions.  */
301 extern int arm_arch5;
302
303 /* Nonzero if this chip supports the ARM Architecture 5E extensions.  */
304 extern int arm_arch5e;
305
306 /* Nonzero if this chip supports the ARM Architecture 6 extensions.  */
307 extern int arm_arch6;
308
309 /* Nonzero if this chip can benefit from load scheduling.  */
310 extern int arm_ld_sched;
311
312 /* Nonzero if generating thumb code.  */
313 extern int thumb_code;
314
315 /* Nonzero if this chip is a StrongARM.  */
316 extern int arm_tune_strongarm;
317
318 /* Nonzero if this chip is a Cirrus variant.  */
319 extern int arm_arch_cirrus;
320
321 /* Nonzero if this chip supports Intel XScale with Wireless MMX technology.  */
322 extern int arm_arch_iwmmxt;
323
324 /* Nonzero if this chip is an XScale.  */
325 extern int arm_arch_xscale;
326
327 /* Nonzero if tuning for XScale.  */
328 extern int arm_tune_xscale;
329
330 /* Nonzero if tuning for stores via the write buffer.  */
331 extern int arm_tune_wbuf;
332
333 /* Nonzero if we should define __THUMB_INTERWORK__ in the
334    preprocessor.
335    XXX This is a bit of a hack, it's intended to help work around
336    problems in GLD which doesn't understand that armv5t code is
337    interworking clean.  */
338 extern int arm_cpp_interwork;
339
340 #ifndef TARGET_DEFAULT
341 #define TARGET_DEFAULT  (MASK_APCS_FRAME)
342 #endif
343
344 /* The frame pointer register used in gcc has nothing to do with debugging;
345    that is controlled by the APCS-FRAME option.  */
346 #define CAN_DEBUG_WITHOUT_FP
347
348 #define OVERRIDE_OPTIONS  arm_override_options ()
349
350 /* Nonzero if PIC code requires explicit qualifiers to generate
351    PLT and GOT relocs rather than the assembler doing so implicitly.
352    Subtargets can override these if required.  */
353 #ifndef NEED_GOT_RELOC
354 #define NEED_GOT_RELOC  0
355 #endif
356 #ifndef NEED_PLT_RELOC
357 #define NEED_PLT_RELOC  0
358 #endif
359
360 /* Nonzero if we need to refer to the GOT with a PC-relative
361    offset.  In other words, generate
362
363    .word        _GLOBAL_OFFSET_TABLE_ - [. - (.Lxx + 8)]
364
365    rather than
366
367    .word        _GLOBAL_OFFSET_TABLE_ - (.Lxx + 8)
368
369    The default is true, which matches NetBSD.  Subtargets can
370    override this if required.  */
371 #ifndef GOT_PCREL
372 #define GOT_PCREL   1
373 #endif
374 \f
375 /* Target machine storage Layout.  */
376
377
378 /* Define this macro if it is advisable to hold scalars in registers
379    in a wider mode than that declared by the program.  In such cases,
380    the value is constrained to be within the bounds of the declared
381    type, but kept valid in the wider mode.  The signedness of the
382    extension may differ from that of the type.  */
383
384 /* It is far faster to zero extend chars than to sign extend them */
385
386 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE)     \
387   if (GET_MODE_CLASS (MODE) == MODE_INT         \
388       && GET_MODE_SIZE (MODE) < 4)              \
389     {                                           \
390       if (MODE == QImode)                       \
391         UNSIGNEDP = 1;                          \
392       else if (MODE == HImode)                  \
393         UNSIGNEDP = 1;                          \
394       (MODE) = SImode;                          \
395     }
396
397 #define PROMOTE_FUNCTION_MODE(MODE, UNSIGNEDP, TYPE)    \
398   if ((GET_MODE_CLASS (MODE) == MODE_INT                \
399        || GET_MODE_CLASS (MODE) == MODE_COMPLEX_INT)    \
400       && GET_MODE_SIZE (MODE) < 4)                      \
401     (MODE) = SImode;                                    \
402
403 /* Define this if most significant bit is lowest numbered
404    in instructions that operate on numbered bit-fields.  */
405 #define BITS_BIG_ENDIAN  0
406
407 /* Define this if most significant byte of a word is the lowest numbered.
408    Most ARM processors are run in little endian mode, so that is the default.
409    If you want to have it run-time selectable, change the definition in a
410    cover file to be TARGET_BIG_ENDIAN.  */
411 #define BYTES_BIG_ENDIAN  (TARGET_BIG_END != 0)
412
413 /* Define this if most significant word of a multiword number is the lowest
414    numbered.
415    This is always false, even when in big-endian mode.  */
416 #define WORDS_BIG_ENDIAN  (BYTES_BIG_ENDIAN && ! TARGET_LITTLE_WORDS)
417
418 /* LIBGCC2_WORDS_BIG_ENDIAN has to be a constant, so we define this based
419    on processor pre-defineds when compiling libgcc2.c.  */
420 #if defined(__ARMEB__) && !defined(__ARMWEL__)
421 #define LIBGCC2_WORDS_BIG_ENDIAN 1
422 #else
423 #define LIBGCC2_WORDS_BIG_ENDIAN 0
424 #endif
425
426 /* Define this if most significant word of doubles is the lowest numbered.
427    The rules are different based on whether or not we use FPA-format,
428    VFP-format or some other floating point co-processor's format doubles.  */
429 #define FLOAT_WORDS_BIG_ENDIAN (arm_float_words_big_endian ())
430
431 #define UNITS_PER_WORD  4
432
433 /* True if natural alignment is used for doubleword types.  */
434 #define ARM_DOUBLEWORD_ALIGN    TARGET_AAPCS_BASED
435
436 #define DOUBLEWORD_ALIGNMENT 64
437
438 #define PARM_BOUNDARY   32
439
440 #define STACK_BOUNDARY  (ARM_DOUBLEWORD_ALIGN ? DOUBLEWORD_ALIGNMENT : 32)
441
442 #define PREFERRED_STACK_BOUNDARY \
443     (arm_abi == ARM_ABI_ATPCS ? 64 : STACK_BOUNDARY)
444
445 #define FUNCTION_BOUNDARY  32
446
447 /* The lowest bit is used to indicate Thumb-mode functions, so the
448    vbit must go into the delta field of pointers to member
449    functions.  */
450 #define TARGET_PTRMEMFUNC_VBIT_LOCATION ptrmemfunc_vbit_in_delta
451
452 #define EMPTY_FIELD_BOUNDARY  32
453
454 #define BIGGEST_ALIGNMENT (ARM_DOUBLEWORD_ALIGN ? DOUBLEWORD_ALIGNMENT : 32)
455
456 /* XXX Blah -- this macro is used directly by libobjc.  Since it
457    supports no vector modes, cut out the complexity and fall back
458    on BIGGEST_FIELD_ALIGNMENT.  */
459 #ifdef IN_TARGET_LIBS
460 #define BIGGEST_FIELD_ALIGNMENT 64
461 #endif
462
463 /* Make strings word-aligned so strcpy from constants will be faster.  */
464 #define CONSTANT_ALIGNMENT_FACTOR (TARGET_THUMB || ! arm_tune_xscale ? 1 : 2)
465
466 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                          \
467    ((TREE_CODE (EXP) == STRING_CST                              \
468      && (ALIGN) < BITS_PER_WORD * CONSTANT_ALIGNMENT_FACTOR)    \
469     ? BITS_PER_WORD * CONSTANT_ALIGNMENT_FACTOR : (ALIGN))
470
471 /* Setting STRUCTURE_SIZE_BOUNDARY to 32 produces more efficient code, but the
472    value set in previous versions of this toolchain was 8, which produces more
473    compact structures.  The command line option -mstructure_size_boundary=<n>
474    can be used to change this value.  For compatibility with the ARM SDK
475    however the value should be left at 32.  ARM SDT Reference Manual (ARM DUI
476    0020D) page 2-20 says "Structures are aligned on word boundaries".
477    The AAPCS specifies a value of 8.  */
478 #define STRUCTURE_SIZE_BOUNDARY arm_structure_size_boundary
479 extern int arm_structure_size_boundary;
480
481 /* This is the value used to initialize arm_structure_size_boundary.  If a
482    particular arm target wants to change the default value it should change
483    the definition of this macro, not STRUCTURE_SIZE_BOUNDARY.  See netbsd.h
484    for an example of this.  */
485 #ifndef DEFAULT_STRUCTURE_SIZE_BOUNDARY
486 #define DEFAULT_STRUCTURE_SIZE_BOUNDARY 32
487 #endif
488
489 /* Nonzero if move instructions will actually fail to work
490    when given unaligned data.  */
491 #define STRICT_ALIGNMENT 1
492
493 /* wchar_t is unsigned under the AAPCS.  */
494 #ifndef WCHAR_TYPE
495 #define WCHAR_TYPE (TARGET_AAPCS_BASED ? "unsigned int" : "int")
496
497 #define WCHAR_TYPE_SIZE BITS_PER_WORD
498 #endif
499
500 #ifndef SIZE_TYPE
501 #define SIZE_TYPE (TARGET_AAPCS_BASED ? "unsigned int" : "long unsigned int")
502 #endif
503
504 /* AAPCS requires that structure alignment is affected by bitfields.  */
505 #ifndef PCC_BITFIELD_TYPE_MATTERS
506 #define PCC_BITFIELD_TYPE_MATTERS TARGET_AAPCS_BASED
507 #endif
508
509 \f
510 /* Standard register usage.  */
511
512 /* Register allocation in ARM Procedure Call Standard (as used on RISCiX):
513    (S - saved over call).
514
515         r0         *    argument word/integer result
516         r1-r3           argument word
517
518         r4-r8        S  register variable
519         r9           S  (rfp) register variable (real frame pointer)
520
521         r10        F S  (sl) stack limit (used by -mapcs-stack-check)
522         r11        F S  (fp) argument pointer
523         r12             (ip) temp workspace
524         r13        F S  (sp) lower end of current stack frame
525         r14             (lr) link address/workspace
526         r15        F    (pc) program counter
527
528         f0              floating point result
529         f1-f3           floating point scratch
530
531         f4-f7        S  floating point variable
532
533         cc              This is NOT a real register, but is used internally
534                         to represent things that use or set the condition
535                         codes.
536         sfp             This isn't either.  It is used during rtl generation
537                         since the offset between the frame pointer and the
538                         auto's isn't known until after register allocation.
539         afp             Nor this, we only need this because of non-local
540                         goto.  Without it fp appears to be used and the
541                         elimination code won't get rid of sfp.  It tracks
542                         fp exactly at all times.
543
544    *: See CONDITIONAL_REGISTER_USAGE  */
545
546 /*
547         mvf0            Cirrus floating point result
548         mvf1-mvf3       Cirrus floating point scratch
549         mvf4-mvf15   S  Cirrus floating point variable.  */
550
551 /*      s0-s15          VFP scratch (aka d0-d7).
552         s16-s31       S VFP variable (aka d8-d15).
553         vfpcc           Not a real register.  Represents the VFP condition
554                         code flags.  */
555
556 /* The stack backtrace structure is as follows:
557   fp points to here:  |  save code pointer  |      [fp]
558                       |  return link value  |      [fp, #-4]
559                       |  return sp value    |      [fp, #-8]
560                       |  return fp value    |      [fp, #-12]
561                      [|  saved r10 value    |]
562                      [|  saved r9 value     |]
563                      [|  saved r8 value     |]
564                      [|  saved r7 value     |]
565                      [|  saved r6 value     |]
566                      [|  saved r5 value     |]
567                      [|  saved r4 value     |]
568                      [|  saved r3 value     |]
569                      [|  saved r2 value     |]
570                      [|  saved r1 value     |]
571                      [|  saved r0 value     |]
572                      [|  saved f7 value     |]     three words
573                      [|  saved f6 value     |]     three words
574                      [|  saved f5 value     |]     three words
575                      [|  saved f4 value     |]     three words
576   r0-r3 are not normally saved in a C function.  */
577
578 /* 1 for registers that have pervasive standard uses
579    and are not available for the register allocator.  */
580 #define FIXED_REGISTERS \
581 {                       \
582   0,0,0,0,0,0,0,0,      \
583   0,0,0,0,0,1,0,1,      \
584   0,0,0,0,0,0,0,0,      \
585   1,1,1,                \
586   1,1,1,1,1,1,1,1,      \
587   1,1,1,1,1,1,1,1,      \
588   1,1,1,1,1,1,1,1,      \
589   1,1,1,1,1,1,1,1,      \
590   1,1,1,1,              \
591   1,1,1,1,1,1,1,1,      \
592   1,1,1,1,1,1,1,1,      \
593   1,1,1,1,1,1,1,1,      \
594   1,1,1,1,1,1,1,1,      \
595   1                     \
596 }
597
598 /* 1 for registers not available across function calls.
599    These must include the FIXED_REGISTERS and also any
600    registers that can be used without being saved.
601    The latter must include the registers where values are returned
602    and the register where structure-value addresses are passed.
603    Aside from that, you can include as many other registers as you like.
604    The CC is not preserved over function calls on the ARM 6, so it is
605    easier to assume this for all.  SFP is preserved, since FP is.  */
606 #define CALL_USED_REGISTERS  \
607 {                            \
608   1,1,1,1,0,0,0,0,           \
609   0,0,0,0,1,1,1,1,           \
610   1,1,1,1,0,0,0,0,           \
611   1,1,1,                     \
612   1,1,1,1,1,1,1,1,           \
613   1,1,1,1,1,1,1,1,           \
614   1,1,1,1,1,1,1,1,           \
615   1,1,1,1,1,1,1,1,           \
616   1,1,1,1,                   \
617   1,1,1,1,1,1,1,1,           \
618   1,1,1,1,1,1,1,1,           \
619   1,1,1,1,1,1,1,1,           \
620   1,1,1,1,1,1,1,1,           \
621   1                          \
622 }
623
624 #ifndef SUBTARGET_CONDITIONAL_REGISTER_USAGE
625 #define SUBTARGET_CONDITIONAL_REGISTER_USAGE
626 #endif
627
628 #define CONDITIONAL_REGISTER_USAGE                              \
629 {                                                               \
630   int regno;                                                    \
631                                                                 \
632   if (TARGET_SOFT_FLOAT || TARGET_THUMB || !TARGET_FPA)         \
633     {                                                           \
634       for (regno = FIRST_FPA_REGNUM;                            \
635            regno <= LAST_FPA_REGNUM; ++regno)                   \
636         fixed_regs[regno] = call_used_regs[regno] = 1;          \
637     }                                                           \
638                                                                 \
639   if (TARGET_THUMB && optimize_size)                            \
640     {                                                           \
641       /* When optimizing for size, it's better not to use       \
642          the HI regs, because of the overhead of stacking       \
643          them.  */                                              \
644       for (regno = FIRST_HI_REGNUM;                             \
645            regno <= LAST_HI_REGNUM; ++regno)                    \
646         fixed_regs[regno] = call_used_regs[regno] = 1;          \
647     }                                                           \
648                                                                 \
649   /* The link register can be clobbered by any branch insn,     \
650      but we have no way to track that at present, so mark       \
651      it as unavailable.  */                                     \
652   if (TARGET_THUMB)                                             \
653     fixed_regs[LR_REGNUM] = call_used_regs[LR_REGNUM] = 1;      \
654                                                                 \
655   if (TARGET_ARM && TARGET_HARD_FLOAT)                          \
656     {                                                           \
657       if (TARGET_MAVERICK)                                      \
658         {                                                       \
659           for (regno = FIRST_FPA_REGNUM;                        \
660                regno <= LAST_FPA_REGNUM; ++ regno)              \
661             fixed_regs[regno] = call_used_regs[regno] = 1;      \
662           for (regno = FIRST_CIRRUS_FP_REGNUM;                  \
663                regno <= LAST_CIRRUS_FP_REGNUM; ++ regno)        \
664             {                                                   \
665               fixed_regs[regno] = 0;                            \
666               call_used_regs[regno] = regno < FIRST_CIRRUS_FP_REGNUM + 4; \
667             }                                                   \
668         }                                                       \
669       if (TARGET_VFP)                                           \
670         {                                                       \
671           for (regno = FIRST_VFP_REGNUM;                        \
672                regno <= LAST_VFP_REGNUM; ++ regno)              \
673             {                                                   \
674               fixed_regs[regno] = 0;                            \
675               call_used_regs[regno] = regno < FIRST_VFP_REGNUM + 16; \
676             }                                                   \
677         }                                                       \
678     }                                                           \
679                                                                 \
680   if (TARGET_REALLY_IWMMXT)                                     \
681     {                                                           \
682       regno = FIRST_IWMMXT_GR_REGNUM;                           \
683       /* The 2002/10/09 revision of the XScale ABI has wCG0     \
684          and wCG1 as call-preserved registers.  The 2002/11/21  \
685          revision changed this so that all wCG registers are    \
686          scratch registers.  */                                 \
687       for (regno = FIRST_IWMMXT_GR_REGNUM;                      \
688            regno <= LAST_IWMMXT_GR_REGNUM; ++ regno)            \
689         fixed_regs[regno] = 0;                                  \
690       /* The XScale ABI has wR0 - wR9 as scratch registers,     \
691          the rest as call-preserved registers.  */              \
692       for (regno = FIRST_IWMMXT_REGNUM;                         \
693            regno <= LAST_IWMMXT_REGNUM; ++ regno)               \
694         {                                                       \
695           fixed_regs[regno] = 0;                                \
696           call_used_regs[regno] = regno < FIRST_IWMMXT_REGNUM + 10; \
697         }                                                       \
698     }                                                           \
699                                                                 \
700   if ((unsigned) PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM)     \
701     {                                                           \
702       fixed_regs[PIC_OFFSET_TABLE_REGNUM] = 1;                  \
703       call_used_regs[PIC_OFFSET_TABLE_REGNUM] = 1;              \
704     }                                                           \
705   else if (TARGET_APCS_STACK)                                   \
706     {                                                           \
707       fixed_regs[10]     = 1;                                   \
708       call_used_regs[10] = 1;                                   \
709     }                                                           \
710   /* -mcaller-super-interworking reserves r11 for calls to      \
711      _interwork_r11_call_via_rN().  Making the register global  \
712      is an easy way of ensuring that it remains valid for all   \
713      calls.  */                                                 \
714   if (TARGET_APCS_FRAME || TARGET_CALLER_INTERWORKING           \
715       || TARGET_TPCS_FRAME || TARGET_TPCS_LEAF_FRAME)           \
716     {                                                           \
717       fixed_regs[ARM_HARD_FRAME_POINTER_REGNUM] = 1;            \
718       call_used_regs[ARM_HARD_FRAME_POINTER_REGNUM] = 1;        \
719       if (TARGET_CALLER_INTERWORKING)                           \
720         global_regs[ARM_HARD_FRAME_POINTER_REGNUM] = 1;         \
721     }                                                           \
722   SUBTARGET_CONDITIONAL_REGISTER_USAGE                          \
723 }
724
725 /* These are a couple of extensions to the formats accepted
726    by asm_fprintf:
727      %@ prints out ASM_COMMENT_START
728      %r prints out REGISTER_PREFIX reg_names[arg]  */
729 #define ASM_FPRINTF_EXTENSIONS(FILE, ARGS, P)           \
730   case '@':                                             \
731     fputs (ASM_COMMENT_START, FILE);                    \
732     break;                                              \
733                                                         \
734   case 'r':                                             \
735     fputs (REGISTER_PREFIX, FILE);                      \
736     fputs (reg_names [va_arg (ARGS, int)], FILE);       \
737     break;
738
739 /* Round X up to the nearest word.  */
740 #define ROUND_UP_WORD(X) (((X) + 3) & ~3)
741
742 /* Convert fron bytes to ints.  */
743 #define ARM_NUM_INTS(X) (((X) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
744
745 /* The number of (integer) registers required to hold a quantity of type MODE.
746    Also used for VFP registers.  */
747 #define ARM_NUM_REGS(MODE)                              \
748   ARM_NUM_INTS (GET_MODE_SIZE (MODE))
749
750 /* The number of (integer) registers required to hold a quantity of TYPE MODE.  */
751 #define ARM_NUM_REGS2(MODE, TYPE)                   \
752   ARM_NUM_INTS ((MODE) == BLKmode ?             \
753   int_size_in_bytes (TYPE) : GET_MODE_SIZE (MODE))
754
755 /* The number of (integer) argument register available.  */
756 #define NUM_ARG_REGS            4
757
758 /* Return the register number of the N'th (integer) argument.  */
759 #define ARG_REGISTER(N)         (N - 1)
760
761 /* Specify the registers used for certain standard purposes.
762    The values of these macros are register numbers.  */
763
764 /* The number of the last argument register.  */
765 #define LAST_ARG_REGNUM         ARG_REGISTER (NUM_ARG_REGS)
766
767 /* The numbers of the Thumb register ranges.  */
768 #define FIRST_LO_REGNUM         0
769 #define LAST_LO_REGNUM          7
770 #define FIRST_HI_REGNUM         8
771 #define LAST_HI_REGNUM          11
772
773 #ifndef TARGET_UNWIND_INFO
774 /* We use sjlj exceptions for backwards compatibility.  */
775 #define MUST_USE_SJLJ_EXCEPTIONS 1
776 #endif
777
778 /* We can generate DWARF2 Unwind info, even though we don't use it.  */
779 #define DWARF2_UNWIND_INFO 1
780
781 /* Use r0 and r1 to pass exception handling information.  */
782 #define EH_RETURN_DATA_REGNO(N) (((N) < 2) ? N : INVALID_REGNUM)
783
784 /* The register that holds the return address in exception handlers.  */
785 #define ARM_EH_STACKADJ_REGNUM  2
786 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (SImode, ARM_EH_STACKADJ_REGNUM)
787
788 /* The native (Norcroft) Pascal compiler for the ARM passes the static chain
789    as an invisible last argument (possible since varargs don't exist in
790    Pascal), so the following is not true.  */
791 #define STATIC_CHAIN_REGNUM     (TARGET_ARM ? 12 : 9)
792
793 /* Define this to be where the real frame pointer is if it is not possible to
794    work out the offset between the frame pointer and the automatic variables
795    until after register allocation has taken place.  FRAME_POINTER_REGNUM
796    should point to a special register that we will make sure is eliminated.
797
798    For the Thumb we have another problem.  The TPCS defines the frame pointer
799    as r11, and GCC believes that it is always possible to use the frame pointer
800    as base register for addressing purposes.  (See comments in
801    find_reloads_address()).  But - the Thumb does not allow high registers,
802    including r11, to be used as base address registers.  Hence our problem.
803
804    The solution used here, and in the old thumb port is to use r7 instead of
805    r11 as the hard frame pointer and to have special code to generate
806    backtrace structures on the stack (if required to do so via a command line
807    option) using r11.  This is the only 'user visible' use of r11 as a frame
808    pointer.  */
809 #define ARM_HARD_FRAME_POINTER_REGNUM   11
810 #define THUMB_HARD_FRAME_POINTER_REGNUM  7
811
812 #define HARD_FRAME_POINTER_REGNUM               \
813   (TARGET_ARM                                   \
814    ? ARM_HARD_FRAME_POINTER_REGNUM              \
815    : THUMB_HARD_FRAME_POINTER_REGNUM)
816
817 #define FP_REGNUM                       HARD_FRAME_POINTER_REGNUM
818
819 /* Register to use for pushing function arguments.  */
820 #define STACK_POINTER_REGNUM    SP_REGNUM
821
822 /* ARM floating pointer registers.  */
823 #define FIRST_FPA_REGNUM        16
824 #define LAST_FPA_REGNUM         23
825 #define IS_FPA_REGNUM(REGNUM) \
826   (((REGNUM) >= FIRST_FPA_REGNUM) && ((REGNUM) <= LAST_FPA_REGNUM))
827
828 #define FIRST_IWMMXT_GR_REGNUM  43
829 #define LAST_IWMMXT_GR_REGNUM   46
830 #define FIRST_IWMMXT_REGNUM     47
831 #define LAST_IWMMXT_REGNUM      62
832 #define IS_IWMMXT_REGNUM(REGNUM) \
833   (((REGNUM) >= FIRST_IWMMXT_REGNUM) && ((REGNUM) <= LAST_IWMMXT_REGNUM))
834 #define IS_IWMMXT_GR_REGNUM(REGNUM) \
835   (((REGNUM) >= FIRST_IWMMXT_GR_REGNUM) && ((REGNUM) <= LAST_IWMMXT_GR_REGNUM))
836
837 /* Base register for access to local variables of the function.  */
838 #define FRAME_POINTER_REGNUM    25
839
840 /* Base register for access to arguments of the function.  */
841 #define ARG_POINTER_REGNUM      26
842
843 #define FIRST_CIRRUS_FP_REGNUM  27
844 #define LAST_CIRRUS_FP_REGNUM   42
845 #define IS_CIRRUS_REGNUM(REGNUM) \
846   (((REGNUM) >= FIRST_CIRRUS_FP_REGNUM) && ((REGNUM) <= LAST_CIRRUS_FP_REGNUM))
847
848 #define FIRST_VFP_REGNUM        63
849 #define LAST_VFP_REGNUM         94
850 #define IS_VFP_REGNUM(REGNUM) \
851   (((REGNUM) >= FIRST_VFP_REGNUM) && ((REGNUM) <= LAST_VFP_REGNUM))
852
853 /* The number of hard registers is 16 ARM + 8 FPA + 1 CC + 1 SFP + 1 AFP.  */
854 /* + 16 Cirrus registers take us up to 43.  */
855 /* Intel Wireless MMX Technology registers add 16 + 4 more.  */
856 /* VFP adds 32 + 1 more.  */
857 #define FIRST_PSEUDO_REGISTER   96
858
859 #define DBX_REGISTER_NUMBER(REGNO) arm_dbx_register_number (REGNO)
860
861 /* Value should be nonzero if functions must have frame pointers.
862    Zero means the frame pointer need not be set up (and parms may be accessed
863    via the stack pointer) in functions that seem suitable.
864    If we have to have a frame pointer we might as well make use of it.
865    APCS says that the frame pointer does not need to be pushed in leaf
866    functions, or simple tail call functions.  */
867
868 #ifndef SUBTARGET_FRAME_POINTER_REQUIRED
869 #define SUBTARGET_FRAME_POINTER_REQUIRED 0
870 #endif
871
872 #define FRAME_POINTER_REQUIRED                                  \
873   (current_function_has_nonlocal_label                          \
874    || SUBTARGET_FRAME_POINTER_REQUIRED                          \
875    || (TARGET_ARM && TARGET_APCS_FRAME && ! leaf_function_p ()))
876
877 /* Return number of consecutive hard regs needed starting at reg REGNO
878    to hold something of mode MODE.
879    This is ordinarily the length in words of a value of mode MODE
880    but can be less for certain modes in special long registers.
881
882    On the ARM regs are UNITS_PER_WORD bits wide; FPA regs can hold any FP
883    mode.  */
884 #define HARD_REGNO_NREGS(REGNO, MODE)   \
885   ((TARGET_ARM                          \
886     && REGNO >= FIRST_FPA_REGNUM        \
887     && REGNO != FRAME_POINTER_REGNUM    \
888     && REGNO != ARG_POINTER_REGNUM)     \
889     && !IS_VFP_REGNUM (REGNO)           \
890    ? 1 : ARM_NUM_REGS (MODE))
891
892 /* Return true if REGNO is suitable for holding a quantity of type MODE.  */
893 #define HARD_REGNO_MODE_OK(REGNO, MODE)                                 \
894   arm_hard_regno_mode_ok ((REGNO), (MODE))
895
896 /* Value is 1 if it is a good idea to tie two pseudo registers
897    when one has mode MODE1 and one has mode MODE2.
898    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
899    for any hard reg, then this must be 0 for correct output.  */
900 #define MODES_TIEABLE_P(MODE1, MODE2)  \
901   (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2))
902
903 #define VALID_IWMMXT_REG_MODE(MODE) \
904  (arm_vector_mode_supported_p (MODE) || (MODE) == DImode)
905
906 /* The order in which register should be allocated.  It is good to use ip
907    since no saving is required (though calls clobber it) and it never contains
908    function parameters.  It is quite good to use lr since other calls may
909    clobber it anyway.  Allocate r0 through r3 in reverse order since r3 is
910    least likely to contain a function parameter; in addition results are
911    returned in r0.  */
912
913 #define REG_ALLOC_ORDER             \
914 {                                   \
915      3,  2,  1,  0, 12, 14,  4,  5, \
916      6,  7,  8, 10,  9, 11, 13, 15, \
917     16, 17, 18, 19, 20, 21, 22, 23, \
918     27, 28, 29, 30, 31, 32, 33, 34, \
919     35, 36, 37, 38, 39, 40, 41, 42, \
920     43, 44, 45, 46, 47, 48, 49, 50, \
921     51, 52, 53, 54, 55, 56, 57, 58, \
922     59, 60, 61, 62,                 \
923     24, 25, 26,                     \
924     78, 77, 76, 75, 74, 73, 72, 71, \
925     70, 69, 68, 67, 66, 65, 64, 63, \
926     79, 80, 81, 82, 83, 84, 85, 86, \
927     87, 88, 89, 90, 91, 92, 93, 94, \
928     95                              \
929 }
930
931 /* Interrupt functions can only use registers that have already been
932    saved by the prologue, even if they would normally be
933    call-clobbered.  */
934 #define HARD_REGNO_RENAME_OK(SRC, DST)                                  \
935         (! IS_INTERRUPT (cfun->machine->func_type) ||                   \
936                 regs_ever_live[DST])
937 \f
938 /* Register and constant classes.  */
939
940 /* Register classes: used to be simple, just all ARM regs or all FPA regs
941    Now that the Thumb is involved it has become more complicated.  */
942 enum reg_class
943 {
944   NO_REGS,
945   FPA_REGS,
946   CIRRUS_REGS,
947   VFP_REGS,
948   IWMMXT_GR_REGS,
949   IWMMXT_REGS,
950   LO_REGS,
951   STACK_REG,
952   BASE_REGS,
953   HI_REGS,
954   CC_REG,
955   VFPCC_REG,
956   GENERAL_REGS,
957   ALL_REGS,
958   LIM_REG_CLASSES
959 };
960
961 #define N_REG_CLASSES  (int) LIM_REG_CLASSES
962
963 /* Give names of register classes as strings for dump file.  */
964 #define REG_CLASS_NAMES  \
965 {                       \
966   "NO_REGS",            \
967   "FPA_REGS",           \
968   "CIRRUS_REGS",        \
969   "VFP_REGS",           \
970   "IWMMXT_GR_REGS",     \
971   "IWMMXT_REGS",        \
972   "LO_REGS",            \
973   "STACK_REG",          \
974   "BASE_REGS",          \
975   "HI_REGS",            \
976   "CC_REG",             \
977   "VFPCC_REG",          \
978   "GENERAL_REGS",       \
979   "ALL_REGS",           \
980 }
981
982 /* Define which registers fit in which classes.
983    This is an initializer for a vector of HARD_REG_SET
984    of length N_REG_CLASSES.  */
985 #define REG_CLASS_CONTENTS                                      \
986 {                                                               \
987   { 0x00000000, 0x00000000, 0x00000000 }, /* NO_REGS  */        \
988   { 0x00FF0000, 0x00000000, 0x00000000 }, /* FPA_REGS */        \
989   { 0xF8000000, 0x000007FF, 0x00000000 }, /* CIRRUS_REGS */     \
990   { 0x00000000, 0x80000000, 0x7FFFFFFF }, /* VFP_REGS  */       \
991   { 0x00000000, 0x00007800, 0x00000000 }, /* IWMMXT_GR_REGS */  \
992   { 0x00000000, 0x7FFF8000, 0x00000000 }, /* IWMMXT_REGS */     \
993   { 0x000000FF, 0x00000000, 0x00000000 }, /* LO_REGS */         \
994   { 0x00002000, 0x00000000, 0x00000000 }, /* STACK_REG */       \
995   { 0x000020FF, 0x00000000, 0x00000000 }, /* BASE_REGS */       \
996   { 0x0000FF00, 0x00000000, 0x00000000 }, /* HI_REGS */         \
997   { 0x01000000, 0x00000000, 0x00000000 }, /* CC_REG */          \
998   { 0x00000000, 0x00000000, 0x80000000 }, /* VFPCC_REG */       \
999   { 0x0200FFFF, 0x00000000, 0x00000000 }, /* GENERAL_REGS */    \
1000   { 0xFAFFFFFF, 0xFFFFFFFF, 0x7FFFFFFF }  /* ALL_REGS */        \
1001 }
1002
1003 /* The same information, inverted:
1004    Return the class number of the smallest class containing
1005    reg number REGNO.  This could be a conditional expression
1006    or could index an array.  */
1007 #define REGNO_REG_CLASS(REGNO)  arm_regno_class (REGNO)
1008
1009 /* FPA registers can't do subreg as all values are reformatted to internal
1010    precision.  VFP registers may only be accessed in the mode they
1011    were set.  */
1012 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)       \
1013   (GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)           \
1014    ? reg_classes_intersect_p (FPA_REGS, (CLASS))        \
1015      || reg_classes_intersect_p (VFP_REGS, (CLASS))     \
1016    : 0)
1017
1018 /* We need to define this for LO_REGS on thumb.  Otherwise we can end up
1019    using r0-r4 for function arguments, r7 for the stack frame and don't
1020    have enough left over to do doubleword arithmetic.  */
1021 #define CLASS_LIKELY_SPILLED_P(CLASS)   \
1022     ((TARGET_THUMB && (CLASS) == LO_REGS)       \
1023      || (CLASS) == CC_REG)
1024
1025 /* The class value for index registers, and the one for base regs.  */
1026 #define INDEX_REG_CLASS  (TARGET_THUMB ? LO_REGS : GENERAL_REGS)
1027 #define BASE_REG_CLASS   (TARGET_THUMB ? LO_REGS : GENERAL_REGS)
1028
1029 /* For the Thumb the high registers cannot be used as base registers
1030    when addressing quantities in QI or HI mode; if we don't know the
1031    mode, then we must be conservative.  */
1032 #define MODE_BASE_REG_CLASS(MODE)                                       \
1033     (TARGET_ARM ? GENERAL_REGS :                                        \
1034      (((MODE) == SImode) ? BASE_REGS : LO_REGS))
1035
1036 /* For Thumb we can not support SP+reg addressing, so we return LO_REGS
1037    instead of BASE_REGS.  */
1038 #define MODE_BASE_REG_REG_CLASS(MODE) BASE_REG_CLASS
1039
1040 /* When SMALL_REGISTER_CLASSES is nonzero, the compiler allows
1041    registers explicitly used in the rtl to be used as spill registers
1042    but prevents the compiler from extending the lifetime of these
1043    registers.  */
1044 #define SMALL_REGISTER_CLASSES   TARGET_THUMB
1045
1046 /* Get reg_class from a letter such as appears in the machine description.
1047    We only need constraint `f' for FPA_REGS (`r' == GENERAL_REGS) for the
1048    ARM, but several more letters for the Thumb.  */
1049 #define REG_CLASS_FROM_LETTER(C)        \
1050   (  (C) == 'f' ? FPA_REGS              \
1051    : (C) == 'v' ? CIRRUS_REGS           \
1052    : (C) == 'w' ? VFP_REGS              \
1053    : (C) == 'y' ? IWMMXT_REGS           \
1054    : (C) == 'z' ? IWMMXT_GR_REGS        \
1055    : (C) == 'l' ? (TARGET_ARM ? GENERAL_REGS : LO_REGS) \
1056    : TARGET_ARM ? NO_REGS               \
1057    : (C) == 'h' ? HI_REGS               \
1058    : (C) == 'b' ? BASE_REGS             \
1059    : (C) == 'k' ? STACK_REG             \
1060    : (C) == 'c' ? CC_REG                \
1061    : NO_REGS)
1062
1063 /* The letters I, J, K, L and M in a register constraint string
1064    can be used to stand for particular ranges of immediate operands.
1065    This macro defines what the ranges are.
1066    C is the letter, and VALUE is a constant value.
1067    Return 1 if VALUE is in the range specified by C.
1068         I: immediate arithmetic operand (i.e. 8 bits shifted as required).
1069         J: valid indexing constants.
1070         K: ~value ok in rhs argument of data operand.
1071         L: -value ok in rhs argument of data operand.
1072         M: 0..32, or a power of 2  (for shifts, or mult done by shift).  */
1073 #define CONST_OK_FOR_ARM_LETTER(VALUE, C)               \
1074   ((C) == 'I' ? const_ok_for_arm (VALUE) :              \
1075    (C) == 'J' ? ((VALUE) < 4096 && (VALUE) > -4096) :   \
1076    (C) == 'K' ? (const_ok_for_arm (~(VALUE))) :         \
1077    (C) == 'L' ? (const_ok_for_arm (-(VALUE))) :         \
1078    (C) == 'M' ? (((VALUE >= 0 && VALUE <= 32))          \
1079                  || (((VALUE) & ((VALUE) - 1)) == 0))   \
1080    : 0)
1081
1082 #define CONST_OK_FOR_THUMB_LETTER(VAL, C)               \
1083   ((C) == 'I' ? (unsigned HOST_WIDE_INT) (VAL) < 256 :  \
1084    (C) == 'J' ? (VAL) > -256 && (VAL) < 0 :             \
1085    (C) == 'K' ? thumb_shiftable_const (VAL) :           \
1086    (C) == 'L' ? (VAL) > -8 && (VAL) < 8 :               \
1087    (C) == 'M' ? ((unsigned HOST_WIDE_INT) (VAL) < 1024  \
1088                    && ((VAL) & 3) == 0) :               \
1089    (C) == 'N' ? ((unsigned HOST_WIDE_INT) (VAL) < 32) : \
1090    (C) == 'O' ? ((VAL) >= -508 && (VAL) <= 508)         \
1091    : 0)
1092
1093 #define CONST_OK_FOR_LETTER_P(VALUE, C)                                 \
1094   (TARGET_ARM ?                                                         \
1095    CONST_OK_FOR_ARM_LETTER (VALUE, C) : CONST_OK_FOR_THUMB_LETTER (VALUE, C))
1096
1097 /* Constant letter 'G' for the FP immediate constants.
1098    'H' means the same constant negated.  */
1099 #define CONST_DOUBLE_OK_FOR_ARM_LETTER(X, C)                    \
1100     ((C) == 'G' ? arm_const_double_rtx (X) :                    \
1101      (C) == 'H' ? neg_const_double_rtx_ok_for_fpa (X) : 0)
1102
1103 #define CONST_DOUBLE_OK_FOR_LETTER_P(X, C)                      \
1104   (TARGET_ARM ?                                                 \
1105    CONST_DOUBLE_OK_FOR_ARM_LETTER (X, C) : 0)
1106
1107 /* For the ARM, `Q' means that this is a memory operand that is just
1108    an offset from a register.
1109    `S' means any symbol that has the SYMBOL_REF_FLAG set or a CONSTANT_POOL
1110    address.  This means that the symbol is in the text segment and can be
1111    accessed without using a load.
1112    'D' Prefixes a number of const_double operands where:
1113    'Da' is a constant that takes two ARM insns to load.
1114    'Db' takes three ARM insns.
1115    'Dc' takes four ARM insns, if we allow that in this compilation.
1116    'U' Prefixes an extended memory constraint where:
1117    'Uv' is an address valid for VFP load/store insns.
1118    'Uy' is an address valid for iwmmxt load/store insns.
1119    'Uq' is an address valid for ldrsb.  */
1120
1121 #define EXTRA_CONSTRAINT_STR_ARM(OP, C, STR)                            \
1122   (((C) == 'D') ? ((GET_CODE (OP) == CONST_DOUBLE                       \
1123                     || GET_CODE (OP) == CONST_INT                       \
1124                     || GET_CODE (OP) == CONST_VECTOR)                   \
1125                    && (((STR)[1] == 'a'                                 \
1126                         && arm_const_double_inline_cost (OP) == 2)      \
1127                        || ((STR)[1] == 'b'                              \
1128                            && arm_const_double_inline_cost (OP) == 3)   \
1129                        || ((STR)[1] == 'c'                              \
1130                            && arm_const_double_inline_cost (OP) == 4    \
1131                            && !(optimize_size || arm_ld_sched)))) :     \
1132    ((C) == 'Q') ? (GET_CODE (OP) == MEM                                 \
1133                  && GET_CODE (XEXP (OP, 0)) == REG) :                   \
1134    ((C) == 'R') ? (GET_CODE (OP) == MEM                                 \
1135                    && GET_CODE (XEXP (OP, 0)) == SYMBOL_REF             \
1136                    && CONSTANT_POOL_ADDRESS_P (XEXP (OP, 0))) :         \
1137    ((C) == 'S') ? (optimize > 0 && CONSTANT_ADDRESS_P (OP)) :           \
1138    ((C) == 'T') ? cirrus_memory_offset (OP) :                           \
1139    ((C) == 'U' && (STR)[1] == 'v') ? arm_coproc_mem_operand (OP, FALSE) : \
1140    ((C) == 'U' && (STR)[1] == 'y') ? arm_coproc_mem_operand (OP, TRUE) : \
1141    ((C) == 'U' && (STR)[1] == 'q')                                      \
1142     ? arm_extendqisi_mem_op (OP, GET_MODE (OP))                         \
1143    : 0)
1144
1145 #define CONSTRAINT_LEN(C,STR)                           \
1146   (((C) == 'U' || (C) == 'D') ? 2 : DEFAULT_CONSTRAINT_LEN (C, STR))
1147
1148 #define EXTRA_CONSTRAINT_THUMB(X, C)                                    \
1149   ((C) == 'Q' ? (GET_CODE (X) == MEM                                    \
1150                  && GET_CODE (XEXP (X, 0)) == LABEL_REF) : 0)
1151
1152 #define EXTRA_CONSTRAINT_STR(X, C, STR)         \
1153   (TARGET_ARM                                   \
1154    ? EXTRA_CONSTRAINT_STR_ARM (X, C, STR)       \
1155    : EXTRA_CONSTRAINT_THUMB (X, C))
1156
1157 #define EXTRA_MEMORY_CONSTRAINT(C, STR) ((C) == 'U')
1158
1159 /* Given an rtx X being reloaded into a reg required to be
1160    in class CLASS, return the class of reg to actually use.
1161    In general this is just CLASS, but for the Thumb we prefer
1162    a LO_REGS class or a subset.  */
1163 #define PREFERRED_RELOAD_CLASS(X, CLASS)        \
1164   (TARGET_ARM ? (CLASS) :                       \
1165    ((CLASS) == BASE_REGS ? (CLASS) : LO_REGS))
1166
1167 /* Must leave BASE_REGS reloads alone */
1168 #define THUMB_SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, X)              \
1169   ((CLASS) != LO_REGS && (CLASS) != BASE_REGS                           \
1170    ? ((true_regnum (X) == -1 ? LO_REGS                                  \
1171        : (true_regnum (X) + HARD_REGNO_NREGS (0, MODE) > 8) ? LO_REGS   \
1172        : NO_REGS))                                                      \
1173    : NO_REGS)
1174
1175 #define THUMB_SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, X)             \
1176   ((CLASS) != LO_REGS && (CLASS) != BASE_REGS                           \
1177    ? ((true_regnum (X) == -1 ? LO_REGS                                  \
1178        : (true_regnum (X) + HARD_REGNO_NREGS (0, MODE) > 8) ? LO_REGS   \
1179        : NO_REGS))                                                      \
1180    : NO_REGS)
1181
1182 /* Return the register class of a scratch register needed to copy IN into
1183    or out of a register in CLASS in MODE.  If it can be done directly,
1184    NO_REGS is returned.  */
1185 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, X)           \
1186   /* Restrict which direct reloads are allowed for VFP regs.  */ \
1187   ((TARGET_VFP && TARGET_HARD_FLOAT                             \
1188     && (CLASS) == VFP_REGS)                                     \
1189    ? vfp_secondary_reload_class (MODE, X)                       \
1190    : TARGET_ARM                                                 \
1191    ? (((MODE) == HImode && ! arm_arch4 && true_regnum (X) == -1) \
1192     ? GENERAL_REGS : NO_REGS)                                   \
1193    : THUMB_SECONDARY_OUTPUT_RELOAD_CLASS (CLASS, MODE, X))
1194
1195 /* If we need to load shorts byte-at-a-time, then we need a scratch.  */
1196 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, X)            \
1197   /* Restrict which direct reloads are allowed for VFP regs.  */ \
1198   ((TARGET_VFP && TARGET_HARD_FLOAT                             \
1199     && (CLASS) == VFP_REGS)                                     \
1200     ? vfp_secondary_reload_class (MODE, X) :                    \
1201   /* Cannot load constants into Cirrus registers.  */           \
1202    (TARGET_MAVERICK && TARGET_HARD_FLOAT                        \
1203      && (CLASS) == CIRRUS_REGS                                  \
1204      && (CONSTANT_P (X) || GET_CODE (X) == SYMBOL_REF))         \
1205     ? GENERAL_REGS :                                            \
1206   (TARGET_ARM ?                                                 \
1207    (((CLASS) == IWMMXT_REGS || (CLASS) == IWMMXT_GR_REGS)       \
1208       && CONSTANT_P (X))                                        \
1209    ? GENERAL_REGS :                                             \
1210    (((MODE) == HImode && ! arm_arch4                            \
1211      && (GET_CODE (X) == MEM                                    \
1212          || ((GET_CODE (X) == REG || GET_CODE (X) == SUBREG)    \
1213              && true_regnum (X) == -1)))                        \
1214     ? GENERAL_REGS : NO_REGS)                                   \
1215    : THUMB_SECONDARY_INPUT_RELOAD_CLASS (CLASS, MODE, X)))
1216
1217 /* Try a machine-dependent way of reloading an illegitimate address
1218    operand.  If we find one, push the reload and jump to WIN.  This
1219    macro is used in only one place: `find_reloads_address' in reload.c.
1220
1221    For the ARM, we wish to handle large displacements off a base
1222    register by splitting the addend across a MOV and the mem insn.
1223    This can cut the number of reloads needed.  */
1224 #define ARM_LEGITIMIZE_RELOAD_ADDRESS(X, MODE, OPNUM, TYPE, IND, WIN)      \
1225   do                                                                       \
1226     {                                                                      \
1227       if (GET_CODE (X) == PLUS                                             \
1228           && GET_CODE (XEXP (X, 0)) == REG                                 \
1229           && REGNO (XEXP (X, 0)) < FIRST_PSEUDO_REGISTER                   \
1230           && REG_MODE_OK_FOR_BASE_P (XEXP (X, 0), MODE)                    \
1231           && GET_CODE (XEXP (X, 1)) == CONST_INT)                          \
1232         {                                                                  \
1233           HOST_WIDE_INT val = INTVAL (XEXP (X, 1));                        \
1234           HOST_WIDE_INT low, high;                                         \
1235                                                                            \
1236           if (MODE == DImode || (MODE == DFmode && TARGET_SOFT_FLOAT))     \
1237             low = ((val & 0xf) ^ 0x8) - 0x8;                               \
1238           else if (TARGET_MAVERICK && TARGET_HARD_FLOAT)                   \
1239             /* Need to be careful, -256 is not a valid offset.  */         \
1240             low = val >= 0 ? (val & 0xff) : -((-val) & 0xff);              \
1241           else if (MODE == SImode                                          \
1242                    || (MODE == SFmode && TARGET_SOFT_FLOAT)                \
1243                    || ((MODE == HImode || MODE == QImode) && ! arm_arch4)) \
1244             /* Need to be careful, -4096 is not a valid offset.  */        \
1245             low = val >= 0 ? (val & 0xfff) : -((-val) & 0xfff);            \
1246           else if ((MODE == HImode || MODE == QImode) && arm_arch4)        \
1247             /* Need to be careful, -256 is not a valid offset.  */         \
1248             low = val >= 0 ? (val & 0xff) : -((-val) & 0xff);              \
1249           else if (GET_MODE_CLASS (MODE) == MODE_FLOAT                     \
1250                    && TARGET_HARD_FLOAT && TARGET_FPA)                     \
1251             /* Need to be careful, -1024 is not a valid offset.  */        \
1252             low = val >= 0 ? (val & 0x3ff) : -((-val) & 0x3ff);            \
1253           else                                                             \
1254             break;                                                         \
1255                                                                            \
1256           high = ((((val - low) & (unsigned HOST_WIDE_INT) 0xffffffff)     \
1257                    ^ (unsigned HOST_WIDE_INT) 0x80000000)                  \
1258                   - (unsigned HOST_WIDE_INT) 0x80000000);                  \
1259           /* Check for overflow or zero */                                 \
1260           if (low == 0 || high == 0 || (high + low != val))                \
1261             break;                                                         \
1262                                                                            \
1263           /* Reload the high part into a base reg; leave the low part      \
1264              in the mem.  */                                               \
1265           X = gen_rtx_PLUS (GET_MODE (X),                                  \
1266                             gen_rtx_PLUS (GET_MODE (X), XEXP (X, 0),       \
1267                                           GEN_INT (high)),                 \
1268                             GEN_INT (low));                                \
1269           push_reload (XEXP (X, 0), NULL_RTX, &XEXP (X, 0), NULL,          \
1270                        MODE_BASE_REG_CLASS (MODE), GET_MODE (X),           \
1271                        VOIDmode, 0, 0, OPNUM, TYPE);                       \
1272           goto WIN;                                                        \
1273         }                                                                  \
1274     }                                                                      \
1275   while (0)
1276
1277 /* XXX If an HImode FP+large_offset address is converted to an HImode
1278    SP+large_offset address, then reload won't know how to fix it.  It sees
1279    only that SP isn't valid for HImode, and so reloads the SP into an index
1280    register, but the resulting address is still invalid because the offset
1281    is too big.  We fix it here instead by reloading the entire address.  */
1282 /* We could probably achieve better results by defining PROMOTE_MODE to help
1283    cope with the variances between the Thumb's signed and unsigned byte and
1284    halfword load instructions.  */
1285 #define THUMB_LEGITIMIZE_RELOAD_ADDRESS(X, MODE, OPNUM, TYPE, IND_L, WIN)     \
1286 do {                                                                          \
1287   rtx new_x = thumb_legitimize_reload_address (&X, MODE, OPNUM, TYPE, IND_L); \
1288   if (new_x)                                                                  \
1289     {                                                                         \
1290       X = new_x;                                                              \
1291       goto WIN;                                                               \
1292     }                                                                         \
1293 } while (0)
1294
1295 #define LEGITIMIZE_RELOAD_ADDRESS(X, MODE, OPNUM, TYPE, IND_LEVELS, WIN)   \
1296   if (TARGET_ARM)                                                          \
1297     ARM_LEGITIMIZE_RELOAD_ADDRESS (X, MODE, OPNUM, TYPE, IND_LEVELS, WIN); \
1298   else                                                                     \
1299     THUMB_LEGITIMIZE_RELOAD_ADDRESS (X, MODE, OPNUM, TYPE, IND_LEVELS, WIN)
1300
1301 /* Return the maximum number of consecutive registers
1302    needed to represent mode MODE in a register of class CLASS.
1303    ARM regs are UNITS_PER_WORD bits while FPA regs can hold any FP mode */
1304 #define CLASS_MAX_NREGS(CLASS, MODE)  \
1305   (((CLASS) == FPA_REGS || (CLASS) == CIRRUS_REGS) ? 1 : ARM_NUM_REGS (MODE))
1306
1307 /* If defined, gives a class of registers that cannot be used as the
1308    operand of a SUBREG that changes the mode of the object illegally.  */
1309
1310 /* Moves between FPA_REGS and GENERAL_REGS are two memory insns.  */
1311 #define REGISTER_MOVE_COST(MODE, FROM, TO)              \
1312   (TARGET_ARM ?                                         \
1313    ((FROM) == FPA_REGS && (TO) != FPA_REGS ? 20 :       \
1314     (FROM) != FPA_REGS && (TO) == FPA_REGS ? 20 :       \
1315     (FROM) == VFP_REGS && (TO) != VFP_REGS ? 10 :  \
1316     (FROM) != VFP_REGS && (TO) == VFP_REGS ? 10 :  \
1317     (FROM) == IWMMXT_REGS && (TO) != IWMMXT_REGS ? 4 :  \
1318     (FROM) != IWMMXT_REGS && (TO) == IWMMXT_REGS ? 4 :  \
1319     (FROM) == IWMMXT_GR_REGS || (TO) == IWMMXT_GR_REGS ? 20 :  \
1320     (FROM) == CIRRUS_REGS && (TO) != CIRRUS_REGS ? 20 : \
1321     (FROM) != CIRRUS_REGS && (TO) == CIRRUS_REGS ? 20 : \
1322    2)                                                   \
1323    :                                                    \
1324    ((FROM) == HI_REGS || (TO) == HI_REGS) ? 4 : 2)
1325 \f
1326 /* Stack layout; function entry, exit and calling.  */
1327
1328 /* Define this if pushing a word on the stack
1329    makes the stack pointer a smaller address.  */
1330 #define STACK_GROWS_DOWNWARD  1
1331
1332 /* Define this to nonzero if the nominal address of the stack frame
1333    is at the high-address end of the local variables;
1334    that is, each additional local variable allocated
1335    goes at a more negative offset in the frame.  */
1336 #define FRAME_GROWS_DOWNWARD 1
1337
1338 /* The amount of scratch space needed by _interwork_{r7,r11}_call_via_rN().
1339    When present, it is one word in size, and sits at the top of the frame,
1340    between the soft frame pointer and either r7 or r11.
1341
1342    We only need _interwork_rM_call_via_rN() for -mcaller-super-interworking,
1343    and only then if some outgoing arguments are passed on the stack.  It would
1344    be tempting to also check whether the stack arguments are passed by indirect
1345    calls, but there seems to be no reason in principle why a post-reload pass
1346    couldn't convert a direct call into an indirect one.  */
1347 #define CALLER_INTERWORKING_SLOT_SIZE                   \
1348   (TARGET_CALLER_INTERWORKING                           \
1349    && current_function_outgoing_args_size != 0          \
1350    ? UNITS_PER_WORD : 0)
1351
1352 /* Offset within stack frame to start allocating local variables at.
1353    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1354    first local allocated.  Otherwise, it is the offset to the BEGINNING
1355    of the first local allocated.  */
1356 #define STARTING_FRAME_OFFSET  0
1357
1358 /* If we generate an insn to push BYTES bytes,
1359    this says how many the stack pointer really advances by.  */
1360 /* The push insns do not do this rounding implicitly.
1361    So don't define this.  */
1362 /* #define PUSH_ROUNDING(NPUSHED)  ROUND_UP_WORD (NPUSHED) */
1363
1364 /* Define this if the maximum size of all the outgoing args is to be
1365    accumulated and pushed during the prologue.  The amount can be
1366    found in the variable current_function_outgoing_args_size.  */
1367 #define ACCUMULATE_OUTGOING_ARGS 1
1368
1369 /* Offset of first parameter from the argument pointer register value.  */
1370 #define FIRST_PARM_OFFSET(FNDECL)  (TARGET_ARM ? 4 : 0)
1371
1372 /* Value is the number of byte of arguments automatically
1373    popped when returning from a subroutine call.
1374    FUNDECL is the declaration node of the function (as a tree),
1375    FUNTYPE is the data type of the function (as a tree),
1376    or for a library call it is an identifier node for the subroutine name.
1377    SIZE is the number of bytes of arguments passed on the stack.
1378
1379    On the ARM, the caller does not pop any of its arguments that were passed
1380    on the stack.  */
1381 #define RETURN_POPS_ARGS(FUNDECL, FUNTYPE, SIZE)  0
1382
1383 /* Define how to find the value returned by a library function
1384    assuming the value has mode MODE.  */
1385 #define LIBCALL_VALUE(MODE)  \
1386   (TARGET_ARM && TARGET_HARD_FLOAT_ABI && TARGET_FPA                    \
1387    && GET_MODE_CLASS (MODE) == MODE_FLOAT                               \
1388    ? gen_rtx_REG (MODE, FIRST_FPA_REGNUM)                               \
1389    : TARGET_ARM && TARGET_HARD_FLOAT_ABI && TARGET_MAVERICK             \
1390      && GET_MODE_CLASS (MODE) == MODE_FLOAT                             \
1391    ? gen_rtx_REG (MODE, FIRST_CIRRUS_FP_REGNUM)                         \
1392    : TARGET_IWMMXT_ABI && arm_vector_mode_supported_p (MODE)            \
1393    ? gen_rtx_REG (MODE, FIRST_IWMMXT_REGNUM)                            \
1394    : gen_rtx_REG (MODE, ARG_REGISTER (1)))
1395
1396 /* Define how to find the value returned by a function.
1397    VALTYPE is the data type of the value (as a tree).
1398    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1399    otherwise, FUNC is 0.  */
1400 #define FUNCTION_VALUE(VALTYPE, FUNC) \
1401   arm_function_value (VALTYPE, FUNC);
1402
1403 /* 1 if N is a possible register number for a function value.
1404    On the ARM, only r0 and f0 can return results.  */
1405 /* On a Cirrus chip, mvf0 can return results.  */
1406 #define FUNCTION_VALUE_REGNO_P(REGNO)  \
1407   ((REGNO) == ARG_REGISTER (1) \
1408    || (TARGET_ARM && ((REGNO) == FIRST_CIRRUS_FP_REGNUM)                \
1409        && TARGET_HARD_FLOAT_ABI && TARGET_MAVERICK)                     \
1410    || ((REGNO) == FIRST_IWMMXT_REGNUM && TARGET_IWMMXT_ABI) \
1411    || (TARGET_ARM && ((REGNO) == FIRST_FPA_REGNUM)                      \
1412        && TARGET_HARD_FLOAT_ABI && TARGET_FPA))
1413
1414 /* Amount of memory needed for an untyped call to save all possible return
1415    registers.  */
1416 #define APPLY_RESULT_SIZE arm_apply_result_size()
1417
1418 /* How large values are returned */
1419 /* A C expression which can inhibit the returning of certain function values
1420    in registers, based on the type of value.  */
1421 #define RETURN_IN_MEMORY(TYPE) arm_return_in_memory (TYPE)
1422
1423 /* Define DEFAULT_PCC_STRUCT_RETURN to 1 if all structure and union return
1424    values must be in memory.  On the ARM, they need only do so if larger
1425    than a word, or if they contain elements offset from zero in the struct.  */
1426 #define DEFAULT_PCC_STRUCT_RETURN 0
1427
1428 /* Flags for the call/call_value rtl operations set up by function_arg.  */
1429 #define CALL_NORMAL             0x00000000      /* No special processing.  */
1430 #define CALL_LONG               0x00000001      /* Always call indirect.  */
1431 #define CALL_SHORT              0x00000002      /* Never call indirect.  */
1432
1433 /* These bits describe the different types of function supported
1434    by the ARM backend.  They are exclusive.  i.e. a function cannot be both a
1435    normal function and an interworked function, for example.  Knowing the
1436    type of a function is important for determining its prologue and
1437    epilogue sequences.
1438    Note value 7 is currently unassigned.  Also note that the interrupt
1439    function types all have bit 2 set, so that they can be tested for easily.
1440    Note that 0 is deliberately chosen for ARM_FT_UNKNOWN so that when the
1441    machine_function structure is initialized (to zero) func_type will
1442    default to unknown.  This will force the first use of arm_current_func_type
1443    to call arm_compute_func_type.  */
1444 #define ARM_FT_UNKNOWN           0 /* Type has not yet been determined.  */
1445 #define ARM_FT_NORMAL            1 /* Your normal, straightforward function.  */
1446 #define ARM_FT_INTERWORKED       2 /* A function that supports interworking.  */
1447 #define ARM_FT_ISR               4 /* An interrupt service routine.  */
1448 #define ARM_FT_FIQ               5 /* A fast interrupt service routine.  */
1449 #define ARM_FT_EXCEPTION         6 /* An ARM exception handler (subcase of ISR).  */
1450
1451 #define ARM_FT_TYPE_MASK        ((1 << 3) - 1)
1452
1453 /* In addition functions can have several type modifiers,
1454    outlined by these bit masks:  */
1455 #define ARM_FT_INTERRUPT        (1 << 2) /* Note overlap with FT_ISR and above.  */
1456 #define ARM_FT_NAKED            (1 << 3) /* No prologue or epilogue.  */
1457 #define ARM_FT_VOLATILE         (1 << 4) /* Does not return.  */
1458 #define ARM_FT_NESTED           (1 << 5) /* Embedded inside another func.  */
1459
1460 /* Some macros to test these flags.  */
1461 #define ARM_FUNC_TYPE(t)        (t & ARM_FT_TYPE_MASK)
1462 #define IS_INTERRUPT(t)         (t & ARM_FT_INTERRUPT)
1463 #define IS_VOLATILE(t)          (t & ARM_FT_VOLATILE)
1464 #define IS_NAKED(t)             (t & ARM_FT_NAKED)
1465 #define IS_NESTED(t)            (t & ARM_FT_NESTED)
1466
1467
1468 /* Structure used to hold the function stack frame layout.  Offsets are
1469    relative to the stack pointer on function entry.  Positive offsets are
1470    in the direction of stack growth.
1471    Only soft_frame is used in thumb mode.  */
1472
1473 typedef struct arm_stack_offsets GTY(())
1474 {
1475   int saved_args;       /* ARG_POINTER_REGNUM.  */
1476   int frame;            /* ARM_HARD_FRAME_POINTER_REGNUM.  */
1477   int saved_regs;
1478   int soft_frame;       /* FRAME_POINTER_REGNUM.  */
1479   int outgoing_args;    /* STACK_POINTER_REGNUM.  */
1480 }
1481 arm_stack_offsets;
1482
1483 /* A C structure for machine-specific, per-function data.
1484    This is added to the cfun structure.  */
1485 typedef struct machine_function GTY(())
1486 {
1487   /* Additional stack adjustment in __builtin_eh_throw.  */
1488   rtx eh_epilogue_sp_ofs;
1489   /* Records if LR has to be saved for far jumps.  */
1490   int far_jump_used;
1491   /* Records if ARG_POINTER was ever live.  */
1492   int arg_pointer_live;
1493   /* Records if the save of LR has been eliminated.  */
1494   int lr_save_eliminated;
1495   /* The size of the stack frame.  Only valid after reload.  */
1496   arm_stack_offsets stack_offsets;
1497   /* Records the type of the current function.  */
1498   unsigned long func_type;
1499   /* Record if the function has a variable argument list.  */
1500   int uses_anonymous_args;
1501   /* Records if sibcalls are blocked because an argument
1502      register is needed to preserve stack alignment.  */
1503   int sibcall_blocked;
1504   /* Labels for per-function Thumb call-via stubs.  One per potential calling
1505      register.  We can never call via LR or PC.  We can call via SP if a
1506      trampoline happens to be on the top of the stack.  */
1507   rtx call_via[14];
1508 }
1509 machine_function;
1510
1511 /* As in the machine_function, a global set of call-via labels, for code 
1512    that is in text_section().  */
1513 extern GTY(()) rtx thumb_call_via_label[14];
1514
1515 /* A C type for declaring a variable that is used as the first argument of
1516    `FUNCTION_ARG' and other related values.  For some target machines, the
1517    type `int' suffices and can hold the number of bytes of argument so far.  */
1518 typedef struct
1519 {
1520   /* This is the number of registers of arguments scanned so far.  */
1521   int nregs;
1522   /* This is the number of iWMMXt register arguments scanned so far.  */
1523   int iwmmxt_nregs;
1524   int named_count;
1525   int nargs;
1526   /* One of CALL_NORMAL, CALL_LONG or CALL_SHORT.  */
1527   int call_cookie;
1528   int can_split;
1529 } CUMULATIVE_ARGS;
1530
1531 /* Define where to put the arguments to a function.
1532    Value is zero to push the argument on the stack,
1533    or a hard register in which to store the argument.
1534
1535    MODE is the argument's machine mode.
1536    TYPE is the data type of the argument (as a tree).
1537     This is null for libcalls where that information may
1538     not be available.
1539    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1540     the preceding args and about the function being called.
1541    NAMED is nonzero if this argument is a named parameter
1542     (otherwise it is an extra parameter matching an ellipsis).
1543
1544    On the ARM, normally the first 16 bytes are passed in registers r0-r3; all
1545    other arguments are passed on the stack.  If (NAMED == 0) (which happens
1546    only in assign_parms, since TARGET_SETUP_INCOMING_VARARGS is
1547    defined), say it is passed in the stack (function_prologue will
1548    indeed make it pass in the stack if necessary).  */
1549 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1550   arm_function_arg (&(CUM), (MODE), (TYPE), (NAMED))
1551
1552 #define FUNCTION_ARG_PADDING(MODE, TYPE) \
1553   (arm_pad_arg_upward (MODE, TYPE) ? upward : downward)
1554
1555 #define BLOCK_REG_PADDING(MODE, TYPE, FIRST) \
1556   (arm_pad_reg_upward (MODE, TYPE, FIRST) ? upward : downward)
1557
1558 /* For AAPCS, padding should never be below the argument. For other ABIs,
1559  * mimic the default.  */
1560 #define PAD_VARARGS_DOWN \
1561   ((TARGET_AAPCS_BASED) ? 0 : BYTES_BIG_ENDIAN)
1562
1563 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1564    for a call to a function whose data type is FNTYPE.
1565    For a library call, FNTYPE is 0.
1566    On the ARM, the offset starts at 0.  */
1567 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
1568   arm_init_cumulative_args (&(CUM), (FNTYPE), (LIBNAME), (FNDECL))
1569
1570 /* Update the data in CUM to advance over an argument
1571    of mode MODE and data type TYPE.
1572    (TYPE is null for libcalls where that information may not be available.)  */
1573 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
1574   (CUM).nargs += 1;                                     \
1575   if (arm_vector_mode_supported_p (MODE)                \
1576       && (CUM).named_count > (CUM).nargs)               \
1577     (CUM).iwmmxt_nregs += 1;                            \
1578   else                                                  \
1579     (CUM).nregs += ARM_NUM_REGS2 (MODE, TYPE)
1580
1581 /* If defined, a C expression that gives the alignment boundary, in bits, of an
1582    argument with the specified mode and type.  If it is not defined,
1583    `PARM_BOUNDARY' is used for all arguments.  */
1584 #define FUNCTION_ARG_BOUNDARY(MODE,TYPE) \
1585    ((ARM_DOUBLEWORD_ALIGN && arm_needs_doubleword_align (MODE, TYPE)) \
1586    ? DOUBLEWORD_ALIGNMENT \
1587    : PARM_BOUNDARY )
1588
1589 /* 1 if N is a possible register number for function argument passing.
1590    On the ARM, r0-r3 are used to pass args.  */
1591 #define FUNCTION_ARG_REGNO_P(REGNO)     \
1592    (IN_RANGE ((REGNO), 0, 3)            \
1593     || (TARGET_IWMMXT_ABI               \
1594         && IN_RANGE ((REGNO), FIRST_IWMMXT_REGNUM, FIRST_IWMMXT_REGNUM + 9)))
1595
1596 \f
1597 /* If your target environment doesn't prefix user functions with an
1598    underscore, you may wish to re-define this to prevent any conflicts.
1599    e.g. AOF may prefix mcount with an underscore.  */
1600 #ifndef ARM_MCOUNT_NAME
1601 #define ARM_MCOUNT_NAME "*mcount"
1602 #endif
1603
1604 /* Call the function profiler with a given profile label.  The Acorn
1605    compiler puts this BEFORE the prolog but gcc puts it afterwards.
1606    On the ARM the full profile code will look like:
1607         .data
1608         LP1
1609                 .word   0
1610         .text
1611                 mov     ip, lr
1612                 bl      mcount
1613                 .word   LP1
1614
1615    profile_function() in final.c outputs the .data section, FUNCTION_PROFILER
1616    will output the .text section.
1617
1618    The ``mov ip,lr'' seems like a good idea to stick with cc convention.
1619    ``prof'' doesn't seem to mind about this!
1620
1621    Note - this version of the code is designed to work in both ARM and
1622    Thumb modes.  */
1623 #ifndef ARM_FUNCTION_PROFILER
1624 #define ARM_FUNCTION_PROFILER(STREAM, LABELNO)          \
1625 {                                                       \
1626   char temp[20];                                        \
1627   rtx sym;                                              \
1628                                                         \
1629   asm_fprintf (STREAM, "\tmov\t%r, %r\n\tbl\t",         \
1630            IP_REGNUM, LR_REGNUM);                       \
1631   assemble_name (STREAM, ARM_MCOUNT_NAME);              \
1632   fputc ('\n', STREAM);                                 \
1633   ASM_GENERATE_INTERNAL_LABEL (temp, "LP", LABELNO);    \
1634   sym = gen_rtx_SYMBOL_REF (Pmode, temp);               \
1635   assemble_aligned_integer (UNITS_PER_WORD, sym);       \
1636 }
1637 #endif
1638
1639 #ifdef THUMB_FUNCTION_PROFILER
1640 #define FUNCTION_PROFILER(STREAM, LABELNO)              \
1641   if (TARGET_ARM)                                       \
1642     ARM_FUNCTION_PROFILER (STREAM, LABELNO)             \
1643   else                                                  \
1644     THUMB_FUNCTION_PROFILER (STREAM, LABELNO)
1645 #else
1646 #define FUNCTION_PROFILER(STREAM, LABELNO)              \
1647     ARM_FUNCTION_PROFILER (STREAM, LABELNO)
1648 #endif
1649
1650 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1651    the stack pointer does not matter.  The value is tested only in
1652    functions that have frame pointers.
1653    No definition is equivalent to always zero.
1654
1655    On the ARM, the function epilogue recovers the stack pointer from the
1656    frame.  */
1657 #define EXIT_IGNORE_STACK 1
1658
1659 #define EPILOGUE_USES(REGNO) (reload_completed && (REGNO) == LR_REGNUM)
1660
1661 /* Determine if the epilogue should be output as RTL.
1662    You should override this if you define FUNCTION_EXTRA_EPILOGUE.  */
1663 #define USE_RETURN_INSN(ISCOND)                         \
1664   (TARGET_ARM ? use_return_insn (ISCOND, NULL) : 0)
1665
1666 /* Definitions for register eliminations.
1667
1668    This is an array of structures.  Each structure initializes one pair
1669    of eliminable registers.  The "from" register number is given first,
1670    followed by "to".  Eliminations of the same "from" register are listed
1671    in order of preference.
1672
1673    We have two registers that can be eliminated on the ARM.  First, the
1674    arg pointer register can often be eliminated in favor of the stack
1675    pointer register.  Secondly, the pseudo frame pointer register can always
1676    be eliminated; it is replaced with either the stack or the real frame
1677    pointer.  Note we have to use {ARM|THUMB}_HARD_FRAME_POINTER_REGNUM
1678    because the definition of HARD_FRAME_POINTER_REGNUM is not a constant.  */
1679
1680 #define ELIMINABLE_REGS                                         \
1681 {{ ARG_POINTER_REGNUM,        STACK_POINTER_REGNUM            },\
1682  { ARG_POINTER_REGNUM,        FRAME_POINTER_REGNUM            },\
1683  { ARG_POINTER_REGNUM,        ARM_HARD_FRAME_POINTER_REGNUM   },\
1684  { ARG_POINTER_REGNUM,        THUMB_HARD_FRAME_POINTER_REGNUM },\
1685  { FRAME_POINTER_REGNUM,      STACK_POINTER_REGNUM            },\
1686  { FRAME_POINTER_REGNUM,      ARM_HARD_FRAME_POINTER_REGNUM   },\
1687  { FRAME_POINTER_REGNUM,      THUMB_HARD_FRAME_POINTER_REGNUM }}
1688
1689 /* Given FROM and TO register numbers, say whether this elimination is
1690    allowed.  Frame pointer elimination is automatically handled.
1691
1692    All eliminations are permissible.  Note that ARG_POINTER_REGNUM and
1693    HARD_FRAME_POINTER_REGNUM are in fact the same thing.  If we need a frame
1694    pointer, we must eliminate FRAME_POINTER_REGNUM into
1695    HARD_FRAME_POINTER_REGNUM and not into STACK_POINTER_REGNUM or
1696    ARG_POINTER_REGNUM.  */
1697 #define CAN_ELIMINATE(FROM, TO)                                         \
1698   (((TO) == FRAME_POINTER_REGNUM && (FROM) == ARG_POINTER_REGNUM) ? 0 : \
1699    ((TO) == STACK_POINTER_REGNUM && frame_pointer_needed) ? 0 :         \
1700    ((TO) == ARM_HARD_FRAME_POINTER_REGNUM && TARGET_THUMB) ? 0 :        \
1701    ((TO) == THUMB_HARD_FRAME_POINTER_REGNUM && TARGET_ARM) ? 0 :        \
1702    1)
1703
1704 /* Define the offset between two registers, one to be eliminated, and the
1705    other its replacement, at the start of a routine.  */
1706 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
1707   if (TARGET_ARM)                                                       \
1708     (OFFSET) = arm_compute_initial_elimination_offset (FROM, TO);       \
1709   else                                                                  \
1710     (OFFSET) = thumb_compute_initial_elimination_offset (FROM, TO)
1711
1712 /* Special case handling of the location of arguments passed on the stack.  */
1713 #define DEBUGGER_ARG_OFFSET(value, addr) value ? value : arm_debugger_arg_offset (value, addr)
1714
1715 /* Initialize data used by insn expanders.  This is called from insn_emit,
1716    once for every function before code is generated.  */
1717 #define INIT_EXPANDERS  arm_init_expanders ()
1718
1719 /* Output assembler code for a block containing the constant parts
1720    of a trampoline, leaving space for the variable parts.
1721
1722    On the ARM, (if r8 is the static chain regnum, and remembering that
1723    referencing pc adds an offset of 8) the trampoline looks like:
1724            ldr          r8, [pc, #0]
1725            ldr          pc, [pc]
1726            .word        static chain value
1727            .word        function's address
1728    XXX FIXME: When the trampoline returns, r8 will be clobbered.  */
1729 #define ARM_TRAMPOLINE_TEMPLATE(FILE)                           \
1730 {                                                               \
1731   asm_fprintf (FILE, "\tldr\t%r, [%r, #0]\n",                   \
1732                STATIC_CHAIN_REGNUM, PC_REGNUM);                 \
1733   asm_fprintf (FILE, "\tldr\t%r, [%r, #0]\n",                   \
1734                PC_REGNUM, PC_REGNUM);                           \
1735   assemble_aligned_integer (UNITS_PER_WORD, const0_rtx);        \
1736   assemble_aligned_integer (UNITS_PER_WORD, const0_rtx);        \
1737 }
1738
1739 /* On the Thumb we always switch into ARM mode to execute the trampoline.
1740    Why - because it is easier.  This code will always be branched to via
1741    a BX instruction and since the compiler magically generates the address
1742    of the function the linker has no opportunity to ensure that the
1743    bottom bit is set.  Thus the processor will be in ARM mode when it
1744    reaches this code.  So we duplicate the ARM trampoline code and add
1745    a switch into Thumb mode as well.  */
1746 #define THUMB_TRAMPOLINE_TEMPLATE(FILE)         \
1747 {                                               \
1748   fprintf (FILE, "\t.code 32\n");               \
1749   fprintf (FILE, ".Ltrampoline_start:\n");      \
1750   asm_fprintf (FILE, "\tldr\t%r, [%r, #8]\n",   \
1751                STATIC_CHAIN_REGNUM, PC_REGNUM); \
1752   asm_fprintf (FILE, "\tldr\t%r, [%r, #8]\n",   \
1753                IP_REGNUM, PC_REGNUM);           \
1754   asm_fprintf (FILE, "\torr\t%r, %r, #1\n",     \
1755                IP_REGNUM, IP_REGNUM);           \
1756   asm_fprintf (FILE, "\tbx\t%r\n", IP_REGNUM);  \
1757   fprintf (FILE, "\t.word\t0\n");               \
1758   fprintf (FILE, "\t.word\t0\n");               \
1759   fprintf (FILE, "\t.code 16\n");               \
1760 }
1761
1762 #define TRAMPOLINE_TEMPLATE(FILE)               \
1763   if (TARGET_ARM)                               \
1764     ARM_TRAMPOLINE_TEMPLATE (FILE)              \
1765   else                                          \
1766     THUMB_TRAMPOLINE_TEMPLATE (FILE)
1767
1768 /* Length in units of the trampoline for entering a nested function.  */
1769 #define TRAMPOLINE_SIZE  (TARGET_ARM ? 16 : 24)
1770
1771 /* Alignment required for a trampoline in bits.  */
1772 #define TRAMPOLINE_ALIGNMENT  32
1773
1774
1775 /* Emit RTL insns to initialize the variable parts of a trampoline.
1776    FNADDR is an RTX for the address of the function's pure code.
1777    CXT is an RTX for the static chain value for the function.  */
1778 #ifndef INITIALIZE_TRAMPOLINE
1779 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT)                       \
1780 {                                                                       \
1781   emit_move_insn (gen_rtx_MEM (SImode,                                  \
1782                                plus_constant (TRAMP,                    \
1783                                               TARGET_ARM ? 8 : 16)),    \
1784                   CXT);                                                 \
1785   emit_move_insn (gen_rtx_MEM (SImode,                                  \
1786                                plus_constant (TRAMP,                    \
1787                                               TARGET_ARM ? 12 : 20)),   \
1788                   FNADDR);                                              \
1789   emit_library_call (gen_rtx_SYMBOL_REF (Pmode, "__clear_cache"),       \
1790                      0, VOIDmode, 2, TRAMP, Pmode,                      \
1791                      plus_constant (TRAMP, TRAMPOLINE_SIZE), Pmode);    \
1792 }
1793 #endif
1794
1795 \f
1796 /* Addressing modes, and classification of registers for them.  */
1797 #define HAVE_POST_INCREMENT   1
1798 #define HAVE_PRE_INCREMENT    TARGET_ARM
1799 #define HAVE_POST_DECREMENT   TARGET_ARM
1800 #define HAVE_PRE_DECREMENT    TARGET_ARM
1801 #define HAVE_PRE_MODIFY_DISP  TARGET_ARM
1802 #define HAVE_POST_MODIFY_DISP TARGET_ARM
1803 #define HAVE_PRE_MODIFY_REG   TARGET_ARM
1804 #define HAVE_POST_MODIFY_REG  TARGET_ARM
1805
1806 /* Macros to check register numbers against specific register classes.  */
1807
1808 /* These assume that REGNO is a hard or pseudo reg number.
1809    They give nonzero only if REGNO is a hard reg of the suitable class
1810    or a pseudo reg currently allocated to a suitable hard reg.
1811    Since they use reg_renumber, they are safe only once reg_renumber
1812    has been allocated, which happens in local-alloc.c.  */
1813 #define TEST_REGNO(R, TEST, VALUE) \
1814   ((R TEST VALUE) || ((unsigned) reg_renumber[R] TEST VALUE))
1815
1816 /*   On the ARM, don't allow the pc to be used.  */
1817 #define ARM_REGNO_OK_FOR_BASE_P(REGNO)                  \
1818   (TEST_REGNO (REGNO, <, PC_REGNUM)                     \
1819    || TEST_REGNO (REGNO, ==, FRAME_POINTER_REGNUM)      \
1820    || TEST_REGNO (REGNO, ==, ARG_POINTER_REGNUM))
1821
1822 #define THUMB_REGNO_MODE_OK_FOR_BASE_P(REGNO, MODE)             \
1823   (TEST_REGNO (REGNO, <=, LAST_LO_REGNUM)                       \
1824    || (GET_MODE_SIZE (MODE) >= 4                                \
1825        && TEST_REGNO (REGNO, ==, STACK_POINTER_REGNUM)))
1826
1827 #define REGNO_MODE_OK_FOR_BASE_P(REGNO, MODE)           \
1828   (TARGET_THUMB                                         \
1829    ? THUMB_REGNO_MODE_OK_FOR_BASE_P (REGNO, MODE)       \
1830    : ARM_REGNO_OK_FOR_BASE_P (REGNO))
1831
1832 /* Nonzero if X can be the base register in a reg+reg addressing mode.
1833    For Thumb, we can not use SP + reg, so reject SP.  */
1834 #define REGNO_MODE_OK_FOR_REG_BASE_P(X, MODE)   \
1835   REGNO_OK_FOR_INDEX_P (X)
1836
1837 /* For ARM code, we don't care about the mode, but for Thumb, the index
1838    must be suitable for use in a QImode load.  */
1839 #define REGNO_OK_FOR_INDEX_P(REGNO)     \
1840   REGNO_MODE_OK_FOR_BASE_P (REGNO, QImode)
1841
1842 /* Maximum number of registers that can appear in a valid memory address.
1843    Shifts in addresses can't be by a register.  */
1844 #define MAX_REGS_PER_ADDRESS 2
1845
1846 /* Recognize any constant value that is a valid address.  */
1847 /* XXX We can address any constant, eventually...  */
1848
1849 #ifdef AOF_ASSEMBLER
1850
1851 #define CONSTANT_ADDRESS_P(X)           \
1852   (GET_CODE (X) == SYMBOL_REF && CONSTANT_POOL_ADDRESS_P (X))
1853
1854 #else
1855
1856 #define CONSTANT_ADDRESS_P(X)                   \
1857   (GET_CODE (X) == SYMBOL_REF                   \
1858    && (CONSTANT_POOL_ADDRESS_P (X)              \
1859        || (TARGET_ARM && optimize > 0 && SYMBOL_REF_FLAG (X))))
1860
1861 #endif /* AOF_ASSEMBLER */
1862
1863 /* Nonzero if the constant value X is a legitimate general operand.
1864    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.
1865
1866    On the ARM, allow any integer (invalid ones are removed later by insn
1867    patterns), nice doubles and symbol_refs which refer to the function's
1868    constant pool XXX.
1869
1870    When generating pic allow anything.  */
1871 #define ARM_LEGITIMATE_CONSTANT_P(X)    (flag_pic || ! label_mentioned_p (X))
1872
1873 #define THUMB_LEGITIMATE_CONSTANT_P(X)  \
1874  (   GET_CODE (X) == CONST_INT          \
1875   || GET_CODE (X) == CONST_DOUBLE       \
1876   || CONSTANT_ADDRESS_P (X)             \
1877   || flag_pic)
1878
1879 #define LEGITIMATE_CONSTANT_P(X)        \
1880   (TARGET_ARM ? ARM_LEGITIMATE_CONSTANT_P (X) : THUMB_LEGITIMATE_CONSTANT_P (X))
1881
1882 /* Special characters prefixed to function names
1883    in order to encode attribute like information.
1884    Note, '@' and '*' have already been taken.  */
1885 #define SHORT_CALL_FLAG_CHAR    '^'
1886 #define LONG_CALL_FLAG_CHAR     '#'
1887
1888 #define ENCODED_SHORT_CALL_ATTR_P(SYMBOL_NAME)  \
1889   (*(SYMBOL_NAME) == SHORT_CALL_FLAG_CHAR)
1890
1891 #define ENCODED_LONG_CALL_ATTR_P(SYMBOL_NAME)   \
1892   (*(SYMBOL_NAME) == LONG_CALL_FLAG_CHAR)
1893
1894 #ifndef SUBTARGET_NAME_ENCODING_LENGTHS
1895 #define SUBTARGET_NAME_ENCODING_LENGTHS
1896 #endif
1897
1898 /* This is a C fragment for the inside of a switch statement.
1899    Each case label should return the number of characters to
1900    be stripped from the start of a function's name, if that
1901    name starts with the indicated character.  */
1902 #define ARM_NAME_ENCODING_LENGTHS               \
1903   case SHORT_CALL_FLAG_CHAR: return 1;          \
1904   case LONG_CALL_FLAG_CHAR:  return 1;          \
1905   case '*':  return 1;                          \
1906   SUBTARGET_NAME_ENCODING_LENGTHS
1907
1908 /* This is how to output a reference to a user-level label named NAME.
1909    `assemble_name' uses this.  */
1910 #undef  ASM_OUTPUT_LABELREF
1911 #define ASM_OUTPUT_LABELREF(FILE, NAME)         \
1912    arm_asm_output_labelref (FILE, NAME)
1913
1914 /* The EABI specifies that constructors should go in .init_array.
1915    Other targets use .ctors for compatibility.  */
1916 #ifndef ARM_EABI_CTORS_SECTION_OP
1917 #define ARM_EABI_CTORS_SECTION_OP \
1918   "\t.section\t.init_array,\"aw\",%init_array"
1919 #endif
1920 #ifndef ARM_EABI_DTORS_SECTION_OP
1921 #define ARM_EABI_DTORS_SECTION_OP \
1922   "\t.section\t.fini_array,\"aw\",%fini_array"
1923 #endif
1924 #define ARM_CTORS_SECTION_OP \
1925   "\t.section\t.ctors,\"aw\",%progbits"
1926 #define ARM_DTORS_SECTION_OP \
1927   "\t.section\t.dtors,\"aw\",%progbits"
1928
1929 /* Define CTORS_SECTION_ASM_OP.  */
1930 #undef CTORS_SECTION_ASM_OP
1931 #undef DTORS_SECTION_ASM_OP
1932 #ifndef IN_LIBGCC2
1933 # define CTORS_SECTION_ASM_OP \
1934    (TARGET_AAPCS_BASED ? ARM_EABI_CTORS_SECTION_OP : ARM_CTORS_SECTION_OP)
1935 # define DTORS_SECTION_ASM_OP \
1936    (TARGET_AAPCS_BASED ? ARM_EABI_DTORS_SECTION_OP : ARM_DTORS_SECTION_OP)
1937 #else /* !defined (IN_LIBGCC2) */
1938 /* In libgcc, CTORS_SECTION_ASM_OP must be a compile-time constant,
1939    so we cannot use the definition above.  */
1940 # ifdef __ARM_EABI__
1941 /* The .ctors section is not part of the EABI, so we do not define
1942    CTORS_SECTION_ASM_OP when in libgcc; that prevents crtstuff
1943    from trying to use it.  We do define it when doing normal
1944    compilation, as .init_array can be used instead of .ctors.  */
1945 /* There is no need to emit begin or end markers when using
1946    init_array; the dynamic linker will compute the size of the
1947    array itself based on special symbols created by the static
1948    linker.  However, we do need to arrange to set up
1949    exception-handling here.  */
1950 #   define CTOR_LIST_BEGIN asm (ARM_EABI_CTORS_SECTION_OP)
1951 #   define CTOR_LIST_END /* empty */
1952 #   define DTOR_LIST_BEGIN asm (ARM_EABI_DTORS_SECTION_OP)
1953 #   define DTOR_LIST_END /* empty */
1954 # else /* !defined (__ARM_EABI__) */
1955 #   define CTORS_SECTION_ASM_OP ARM_CTORS_SECTION_OP
1956 #   define DTORS_SECTION_ASM_OP ARM_DTORS_SECTION_OP
1957 # endif /* !defined (__ARM_EABI__) */
1958 #endif /* !defined (IN_LIBCC2) */
1959
1960 /* True if the operating system can merge entities with vague linkage
1961    (e.g., symbols in COMDAT group) during dynamic linking.  */
1962 #ifndef TARGET_ARM_DYNAMIC_VAGUE_LINKAGE_P
1963 #define TARGET_ARM_DYNAMIC_VAGUE_LINKAGE_P true
1964 #endif
1965
1966 /* Set the short-call flag for any function compiled in the current
1967    compilation unit.  We skip this for functions with the section
1968    attribute when long-calls are in effect as this tells the compiler
1969    that the section might be placed a long way from the caller.
1970    See arm_is_longcall_p() for more information.  */
1971 #define ARM_DECLARE_FUNCTION_SIZE(STREAM, NAME, DECL)   \
1972   if (!TARGET_LONG_CALLS || ! DECL_SECTION_NAME (DECL)) \
1973     arm_encode_call_attribute (DECL, SHORT_CALL_FLAG_CHAR)
1974
1975 #define ARM_OUTPUT_FN_UNWIND(F, PROLOGUE) arm_output_fn_unwind (F, PROLOGUE)
1976
1977 #ifdef TARGET_UNWIND_INFO
1978 #define ARM_EABI_UNWIND_TABLES \
1979   ((!USING_SJLJ_EXCEPTIONS && flag_exceptions) || flag_unwind_tables)
1980 #else
1981 #define ARM_EABI_UNWIND_TABLES 0
1982 #endif
1983
1984 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1985    and check its validity for a certain class.
1986    We have two alternate definitions for each of them.
1987    The usual definition accepts all pseudo regs; the other rejects
1988    them unless they have been allocated suitable hard regs.
1989    The symbol REG_OK_STRICT causes the latter definition to be used.  */
1990 #ifndef REG_OK_STRICT
1991
1992 #define ARM_REG_OK_FOR_BASE_P(X)                \
1993   (REGNO (X) <= LAST_ARM_REGNUM                 \
1994    || REGNO (X) >= FIRST_PSEUDO_REGISTER        \
1995    || REGNO (X) == FRAME_POINTER_REGNUM         \
1996    || REGNO (X) == ARG_POINTER_REGNUM)
1997
1998 #define THUMB_REG_MODE_OK_FOR_BASE_P(X, MODE)   \
1999   (REGNO (X) <= LAST_LO_REGNUM                  \
2000    || REGNO (X) >= FIRST_PSEUDO_REGISTER        \
2001    || (GET_MODE_SIZE (MODE) >= 4                \
2002        && (REGNO (X) == STACK_POINTER_REGNUM    \
2003            || (X) == hard_frame_pointer_rtx     \
2004            || (X) == arg_pointer_rtx)))
2005
2006 #define REG_STRICT_P 0
2007
2008 #else /* REG_OK_STRICT */
2009
2010 #define ARM_REG_OK_FOR_BASE_P(X)                \
2011   ARM_REGNO_OK_FOR_BASE_P (REGNO (X))
2012
2013 #define THUMB_REG_MODE_OK_FOR_BASE_P(X, MODE)   \
2014   THUMB_REGNO_MODE_OK_FOR_BASE_P (REGNO (X), MODE)
2015
2016 #define REG_STRICT_P 1
2017
2018 #endif /* REG_OK_STRICT */
2019
2020 /* Now define some helpers in terms of the above.  */
2021
2022 #define REG_MODE_OK_FOR_BASE_P(X, MODE)         \
2023   (TARGET_THUMB                                 \
2024    ? THUMB_REG_MODE_OK_FOR_BASE_P (X, MODE)     \
2025    : ARM_REG_OK_FOR_BASE_P (X))
2026
2027 #define ARM_REG_OK_FOR_INDEX_P(X) ARM_REG_OK_FOR_BASE_P (X)
2028
2029 /* For Thumb, a valid index register is anything that can be used in
2030    a byte load instruction.  */
2031 #define THUMB_REG_OK_FOR_INDEX_P(X) THUMB_REG_MODE_OK_FOR_BASE_P (X, QImode)
2032
2033 /* Nonzero if X is a hard reg that can be used as an index
2034    or if it is a pseudo reg.  On the Thumb, the stack pointer
2035    is not suitable.  */
2036 #define REG_OK_FOR_INDEX_P(X)                   \
2037   (TARGET_THUMB                                 \
2038    ? THUMB_REG_OK_FOR_INDEX_P (X)               \
2039    : ARM_REG_OK_FOR_INDEX_P (X))
2040
2041 /* Nonzero if X can be the base register in a reg+reg addressing mode.
2042    For Thumb, we can not use SP + reg, so reject SP.  */
2043 #define REG_MODE_OK_FOR_REG_BASE_P(X, MODE)     \
2044   REG_OK_FOR_INDEX_P (X)
2045 \f
2046 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
2047    that is a valid memory address for an instruction.
2048    The MODE argument is the machine mode for the MEM expression
2049    that wants to use this address.  */
2050
2051 #define ARM_BASE_REGISTER_RTX_P(X)  \
2052   (GET_CODE (X) == REG && ARM_REG_OK_FOR_BASE_P (X))
2053
2054 #define ARM_INDEX_REGISTER_RTX_P(X)  \
2055   (GET_CODE (X) == REG && ARM_REG_OK_FOR_INDEX_P (X))
2056
2057 #define ARM_GO_IF_LEGITIMATE_ADDRESS(MODE,X,WIN)                \
2058   {                                                             \
2059     if (arm_legitimate_address_p (MODE, X, SET, REG_STRICT_P))  \
2060       goto WIN;                                                 \
2061   }
2062
2063 #define THUMB_GO_IF_LEGITIMATE_ADDRESS(MODE,X,WIN)              \
2064   {                                                             \
2065     if (thumb_legitimate_address_p (MODE, X, REG_STRICT_P))     \
2066       goto WIN;                                                 \
2067   }
2068
2069 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, WIN)                          \
2070   if (TARGET_ARM)                                                       \
2071     ARM_GO_IF_LEGITIMATE_ADDRESS (MODE, X, WIN)                         \
2072   else /* if (TARGET_THUMB) */                                          \
2073     THUMB_GO_IF_LEGITIMATE_ADDRESS (MODE, X, WIN)
2074
2075 \f
2076 /* Try machine-dependent ways of modifying an illegitimate address
2077    to be legitimate.  If we find one, return the new, valid address.  */
2078 #define ARM_LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)      \
2079 do {                                                    \
2080   X = arm_legitimize_address (X, OLDX, MODE);           \
2081 } while (0)
2082
2083 #define THUMB_LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)    \
2084 do {                                                    \
2085   X = thumb_legitimize_address (X, OLDX, MODE);         \
2086 } while (0)
2087
2088 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)          \
2089 do {                                                    \
2090   if (TARGET_ARM)                                       \
2091     ARM_LEGITIMIZE_ADDRESS (X, OLDX, MODE, WIN);        \
2092   else                                                  \
2093     THUMB_LEGITIMIZE_ADDRESS (X, OLDX, MODE, WIN);      \
2094                                                         \
2095   if (memory_address_p (MODE, X))                       \
2096     goto WIN;                                           \
2097 } while (0)
2098
2099 /* Go to LABEL if ADDR (a legitimate address expression)
2100    has an effect that depends on the machine mode it is used for.  */
2101 #define ARM_GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)                   \
2102 {                                                                       \
2103   if (   GET_CODE (ADDR) == PRE_DEC || GET_CODE (ADDR) == POST_DEC      \
2104       || GET_CODE (ADDR) == PRE_INC || GET_CODE (ADDR) == POST_INC)     \
2105     goto LABEL;                                                         \
2106 }
2107
2108 /* Nothing helpful to do for the Thumb */
2109 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)       \
2110   if (TARGET_ARM)                                       \
2111     ARM_GO_IF_MODE_DEPENDENT_ADDRESS (ADDR, LABEL)
2112 \f
2113
2114 /* Specify the machine mode that this machine uses
2115    for the index in the tablejump instruction.  */
2116 #define CASE_VECTOR_MODE Pmode
2117
2118 /* signed 'char' is most compatible, but RISC OS wants it unsigned.
2119    unsigned is probably best, but may break some code.  */
2120 #ifndef DEFAULT_SIGNED_CHAR
2121 #define DEFAULT_SIGNED_CHAR  0
2122 #endif
2123
2124 /* Max number of bytes we can move from memory to memory
2125    in one reasonably fast instruction.  */
2126 #define MOVE_MAX 4
2127
2128 #undef  MOVE_RATIO
2129 #define MOVE_RATIO (arm_tune_xscale ? 4 : 2)
2130
2131 /* Define if operations between registers always perform the operation
2132    on the full register even if a narrower mode is specified.  */
2133 #define WORD_REGISTER_OPERATIONS
2134
2135 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
2136    will either zero-extend or sign-extend.  The value of this macro should
2137    be the code that says which one of the two operations is implicitly
2138    done, UNKNOWN if none.  */
2139 #define LOAD_EXTEND_OP(MODE)                                            \
2140   (TARGET_THUMB ? ZERO_EXTEND :                                         \
2141    ((arm_arch4 || (MODE) == QImode) ? ZERO_EXTEND                       \
2142     : ((BYTES_BIG_ENDIAN && (MODE) == HImode) ? SIGN_EXTEND : UNKNOWN)))
2143
2144 /* Nonzero if access to memory by bytes is slow and undesirable.  */
2145 #define SLOW_BYTE_ACCESS 0
2146
2147 #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN) 1
2148
2149 /* Immediate shift counts are truncated by the output routines (or was it
2150    the assembler?).  Shift counts in a register are truncated by ARM.  Note
2151    that the native compiler puts too large (> 32) immediate shift counts
2152    into a register and shifts by the register, letting the ARM decide what
2153    to do instead of doing that itself.  */
2154 /* This is all wrong.  Defining SHIFT_COUNT_TRUNCATED tells combine that
2155    code like (X << (Y % 32)) for register X, Y is equivalent to (X << Y).
2156    On the arm, Y in a register is used modulo 256 for the shift. Only for
2157    rotates is modulo 32 used.  */
2158 /* #define SHIFT_COUNT_TRUNCATED 1 */
2159
2160 /* All integers have the same format so truncation is easy.  */
2161 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC)  1
2162
2163 /* Calling from registers is a massive pain.  */
2164 #define NO_FUNCTION_CSE 1
2165
2166 /* The machine modes of pointers and functions */
2167 #define Pmode  SImode
2168 #define FUNCTION_MODE  Pmode
2169
2170 #define ARM_FRAME_RTX(X)                                        \
2171   (   (X) == frame_pointer_rtx || (X) == stack_pointer_rtx      \
2172    || (X) == arg_pointer_rtx)
2173
2174 /* Moves to and from memory are quite expensive */
2175 #define MEMORY_MOVE_COST(M, CLASS, IN)                  \
2176   (TARGET_ARM ? 10 :                                    \
2177    ((GET_MODE_SIZE (M) < 4 ? 8 : 2 * GET_MODE_SIZE (M)) \
2178     * (CLASS == LO_REGS ? 1 : 2)))
2179
2180 /* Try to generate sequences that don't involve branches, we can then use
2181    conditional instructions */
2182 #define BRANCH_COST \
2183   (TARGET_ARM ? 4 : (optimize > 1 ? 1 : 0))
2184 \f
2185 /* Position Independent Code.  */
2186 /* We decide which register to use based on the compilation options and
2187    the assembler in use; this is more general than the APCS restriction of
2188    using sb (r9) all the time.  */
2189 extern int arm_pic_register;
2190
2191 /* The register number of the register used to address a table of static
2192    data addresses in memory.  */
2193 #define PIC_OFFSET_TABLE_REGNUM arm_pic_register
2194
2195 /* We can't directly access anything that contains a symbol,
2196    nor can we indirect via the constant pool.  */
2197 #define LEGITIMATE_PIC_OPERAND_P(X)                                     \
2198         (!(symbol_mentioned_p (X)                                       \
2199            || label_mentioned_p (X)                                     \
2200            || (GET_CODE (X) == SYMBOL_REF                               \
2201                && CONSTANT_POOL_ADDRESS_P (X)                           \
2202                && (symbol_mentioned_p (get_pool_constant (X))           \
2203                    || label_mentioned_p (get_pool_constant (X))))))
2204
2205 /* We need to know when we are making a constant pool; this determines
2206    whether data needs to be in the GOT or can be referenced via a GOT
2207    offset.  */
2208 extern int making_const_table;
2209 \f
2210 /* Handle pragmas for compatibility with Intel's compilers.  */
2211 #define REGISTER_TARGET_PRAGMAS() do {                                  \
2212   c_register_pragma (0, "long_calls", arm_pr_long_calls);               \
2213   c_register_pragma (0, "no_long_calls", arm_pr_no_long_calls);         \
2214   c_register_pragma (0, "long_calls_off", arm_pr_long_calls_off);       \
2215 } while (0)
2216
2217 /* Condition code information.  */
2218 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
2219    return the mode to be used for the comparison.  */
2220
2221 #define SELECT_CC_MODE(OP, X, Y)  arm_select_cc_mode (OP, X, Y)
2222
2223 #define REVERSIBLE_CC_MODE(MODE) 1
2224
2225 #define REVERSE_CONDITION(CODE,MODE) \
2226   (((MODE) == CCFPmode || (MODE) == CCFPEmode) \
2227    ? reverse_condition_maybe_unordered (code) \
2228    : reverse_condition (code))
2229
2230 #define CANONICALIZE_COMPARISON(CODE, OP0, OP1)                         \
2231   do                                                                    \
2232     {                                                                   \
2233       if (GET_CODE (OP1) == CONST_INT                                   \
2234           && ! (const_ok_for_arm (INTVAL (OP1))                         \
2235                 || (const_ok_for_arm (- INTVAL (OP1)))))                \
2236         {                                                               \
2237           rtx const_op = OP1;                                           \
2238           CODE = arm_canonicalize_comparison ((CODE), GET_MODE (OP0),   \
2239                                               &const_op);               \
2240           OP1 = const_op;                                               \
2241         }                                                               \
2242     }                                                                   \
2243   while (0)
2244
2245 /* The arm5 clz instruction returns 32.  */
2246 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE)  ((VALUE) = 32, 1)
2247 \f
2248 #undef  ASM_APP_OFF
2249 #define ASM_APP_OFF (TARGET_THUMB ? "\t.code\t16\n" : "")
2250
2251 /* Output a push or a pop instruction (only used when profiling).  */
2252 #define ASM_OUTPUT_REG_PUSH(STREAM, REGNO)              \
2253   do                                                    \
2254     {                                                   \
2255       if (TARGET_ARM)                                   \
2256         asm_fprintf (STREAM,"\tstmfd\t%r!,{%r}\n",      \
2257                      STACK_POINTER_REGNUM, REGNO);      \
2258       else                                              \
2259         asm_fprintf (STREAM, "\tpush {%r}\n", REGNO);   \
2260     } while (0)
2261
2262
2263 #define ASM_OUTPUT_REG_POP(STREAM, REGNO)               \
2264   do                                                    \
2265     {                                                   \
2266       if (TARGET_ARM)                                   \
2267         asm_fprintf (STREAM, "\tldmfd\t%r!,{%r}\n",     \
2268                      STACK_POINTER_REGNUM, REGNO);      \
2269       else                                              \
2270         asm_fprintf (STREAM, "\tpop {%r}\n", REGNO);    \
2271     } while (0)
2272
2273 /* This is how to output a label which precedes a jumptable.  Since
2274    Thumb instructions are 2 bytes, we may need explicit alignment here.  */
2275 #undef  ASM_OUTPUT_CASE_LABEL
2276 #define ASM_OUTPUT_CASE_LABEL(FILE, PREFIX, NUM, JUMPTABLE)     \
2277   do                                                            \
2278     {                                                           \
2279       if (TARGET_THUMB)                                         \
2280         ASM_OUTPUT_ALIGN (FILE, 2);                             \
2281       (*targetm.asm_out.internal_label) (FILE, PREFIX, NUM);    \
2282     }                                                           \
2283   while (0)
2284
2285 #define ARM_DECLARE_FUNCTION_NAME(STREAM, NAME, DECL)   \
2286   do                                                    \
2287     {                                                   \
2288       if (TARGET_THUMB)                                 \
2289         {                                               \
2290           if (is_called_in_ARM_mode (DECL)      \
2291                           || current_function_is_thunk)         \
2292             fprintf (STREAM, "\t.code 32\n") ;          \
2293           else                                          \
2294            fprintf (STREAM, "\t.code 16\n\t.thumb_func\n") ;    \
2295         }                                               \
2296       if (TARGET_POKE_FUNCTION_NAME)                    \
2297         arm_poke_function_name (STREAM, (char *) NAME); \
2298     }                                                   \
2299   while (0)
2300
2301 /* For aliases of functions we use .thumb_set instead.  */
2302 #define ASM_OUTPUT_DEF_FROM_DECLS(FILE, DECL1, DECL2)           \
2303   do                                                            \
2304     {                                                           \
2305       const char *const LABEL1 = XSTR (XEXP (DECL_RTL (decl), 0), 0); \
2306       const char *const LABEL2 = IDENTIFIER_POINTER (DECL2);    \
2307                                                                 \
2308       if (TARGET_THUMB && TREE_CODE (DECL1) == FUNCTION_DECL)   \
2309         {                                                       \
2310           fprintf (FILE, "\t.thumb_set ");                      \
2311           assemble_name (FILE, LABEL1);                         \
2312           fprintf (FILE, ",");                                  \
2313           assemble_name (FILE, LABEL2);                         \
2314           fprintf (FILE, "\n");                                 \
2315         }                                                       \
2316       else                                                      \
2317         ASM_OUTPUT_DEF (FILE, LABEL1, LABEL2);                  \
2318     }                                                           \
2319   while (0)
2320
2321 #ifdef HAVE_GAS_MAX_SKIP_P2ALIGN
2322 /* To support -falign-* switches we need to use .p2align so
2323    that alignment directives in code sections will be padded
2324    with no-op instructions, rather than zeroes.  */
2325 #define ASM_OUTPUT_MAX_SKIP_ALIGN(FILE, LOG, MAX_SKIP)          \
2326   if ((LOG) != 0)                                               \
2327     {                                                           \
2328       if ((MAX_SKIP) == 0)                                      \
2329         fprintf ((FILE), "\t.p2align %d\n", (int) (LOG));       \
2330       else                                                      \
2331         fprintf ((FILE), "\t.p2align %d,,%d\n",                 \
2332                  (int) (LOG), (int) (MAX_SKIP));                \
2333     }
2334 #endif
2335 \f
2336 /* Only perform branch elimination (by making instructions conditional) if
2337    we're optimizing.  Otherwise it's of no use anyway.  */
2338 #define FINAL_PRESCAN_INSN(INSN, OPVEC, NOPERANDS)      \
2339   if (TARGET_ARM && optimize)                           \
2340     arm_final_prescan_insn (INSN);                      \
2341   else if (TARGET_THUMB)                                \
2342     thumb_final_prescan_insn (INSN)
2343
2344 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)       \
2345   (CODE == '@' || CODE == '|'                   \
2346    || (TARGET_ARM   && (CODE == '?'))           \
2347    || (TARGET_THUMB && (CODE == '_')))
2348
2349 /* Output an operand of an instruction.  */
2350 #define PRINT_OPERAND(STREAM, X, CODE)  \
2351   arm_print_operand (STREAM, X, CODE)
2352
2353 #define ARM_SIGN_EXTEND(x)  ((HOST_WIDE_INT)                    \
2354   (HOST_BITS_PER_WIDE_INT <= 32 ? (unsigned HOST_WIDE_INT) (x)  \
2355    : ((((unsigned HOST_WIDE_INT)(x)) & (unsigned HOST_WIDE_INT) 0xffffffff) |\
2356       ((((unsigned HOST_WIDE_INT)(x)) & (unsigned HOST_WIDE_INT) 0x80000000) \
2357        ? ((~ (unsigned HOST_WIDE_INT) 0)                        \
2358           & ~ (unsigned HOST_WIDE_INT) 0xffffffff)              \
2359        : 0))))
2360
2361 /* Output the address of an operand.  */
2362 #define ARM_PRINT_OPERAND_ADDRESS(STREAM, X)                            \
2363 {                                                                       \
2364     int is_minus = GET_CODE (X) == MINUS;                               \
2365                                                                         \
2366     if (GET_CODE (X) == REG)                                            \
2367       asm_fprintf (STREAM, "[%r, #0]", REGNO (X));                      \
2368     else if (GET_CODE (X) == PLUS || is_minus)                          \
2369       {                                                                 \
2370         rtx base = XEXP (X, 0);                                         \
2371         rtx index = XEXP (X, 1);                                        \
2372         HOST_WIDE_INT offset = 0;                                       \
2373         if (GET_CODE (base) != REG)                                     \
2374           {                                                             \
2375             /* Ensure that BASE is a register.  */                      \
2376             /* (one of them must be).  */                               \
2377             rtx temp = base;                                            \
2378             base = index;                                               \
2379             index = temp;                                               \
2380           }                                                             \
2381         switch (GET_CODE (index))                                       \
2382           {                                                             \
2383           case CONST_INT:                                               \
2384             offset = INTVAL (index);                                    \
2385             if (is_minus)                                               \
2386               offset = -offset;                                         \
2387             asm_fprintf (STREAM, "[%r, #%wd]",                          \
2388                          REGNO (base), offset);                         \
2389             break;                                                      \
2390                                                                         \
2391           case REG:                                                     \
2392             asm_fprintf (STREAM, "[%r, %s%r]",                          \
2393                      REGNO (base), is_minus ? "-" : "",                 \
2394                      REGNO (index));                                    \
2395             break;                                                      \
2396                                                                         \
2397           case MULT:                                                    \
2398           case ASHIFTRT:                                                \
2399           case LSHIFTRT:                                                \
2400           case ASHIFT:                                                  \
2401           case ROTATERT:                                                \
2402           {                                                             \
2403             asm_fprintf (STREAM, "[%r, %s%r",                           \
2404                          REGNO (base), is_minus ? "-" : "",             \
2405                          REGNO (XEXP (index, 0)));                      \
2406             arm_print_operand (STREAM, index, 'S');                     \
2407             fputs ("]", STREAM);                                        \
2408             break;                                                      \
2409           }                                                             \
2410                                                                         \
2411           default:                                                      \
2412             gcc_unreachable ();                                         \
2413         }                                                               \
2414     }                                                                   \
2415   else if (GET_CODE (X) == PRE_INC || GET_CODE (X) == POST_INC          \
2416            || GET_CODE (X) == PRE_DEC || GET_CODE (X) == POST_DEC)      \
2417     {                                                                   \
2418       extern enum machine_mode output_memory_reference_mode;            \
2419                                                                         \
2420       gcc_assert (GET_CODE (XEXP (X, 0)) == REG);                       \
2421                                                                         \
2422       if (GET_CODE (X) == PRE_DEC || GET_CODE (X) == PRE_INC)           \
2423         asm_fprintf (STREAM, "[%r, #%s%d]!",                            \
2424                      REGNO (XEXP (X, 0)),                               \
2425                      GET_CODE (X) == PRE_DEC ? "-" : "",                \
2426                      GET_MODE_SIZE (output_memory_reference_mode));     \
2427       else                                                              \
2428         asm_fprintf (STREAM, "[%r], #%s%d",                             \
2429                      REGNO (XEXP (X, 0)),                               \
2430                      GET_CODE (X) == POST_DEC ? "-" : "",               \
2431                      GET_MODE_SIZE (output_memory_reference_mode));     \
2432     }                                                                   \
2433   else if (GET_CODE (X) == PRE_MODIFY)                                  \
2434     {                                                                   \
2435       asm_fprintf (STREAM, "[%r, ", REGNO (XEXP (X, 0)));               \
2436       if (GET_CODE (XEXP (XEXP (X, 1), 1)) == CONST_INT)                \
2437         asm_fprintf (STREAM, "#%wd]!",                                  \
2438                      INTVAL (XEXP (XEXP (X, 1), 1)));                   \
2439       else                                                              \
2440         asm_fprintf (STREAM, "%r]!",                                    \
2441                      REGNO (XEXP (XEXP (X, 1), 1)));                    \
2442     }                                                                   \
2443   else if (GET_CODE (X) == POST_MODIFY)                                 \
2444     {                                                                   \
2445       asm_fprintf (STREAM, "[%r], ", REGNO (XEXP (X, 0)));              \
2446       if (GET_CODE (XEXP (XEXP (X, 1), 1)) == CONST_INT)                \
2447         asm_fprintf (STREAM, "#%wd",                                    \
2448                      INTVAL (XEXP (XEXP (X, 1), 1)));                   \
2449       else                                                              \
2450         asm_fprintf (STREAM, "%r",                                      \
2451                      REGNO (XEXP (XEXP (X, 1), 1)));                    \
2452     }                                                                   \
2453   else output_addr_const (STREAM, X);                                   \
2454 }
2455
2456 #define THUMB_PRINT_OPERAND_ADDRESS(STREAM, X)          \
2457 {                                                       \
2458   if (GET_CODE (X) == REG)                              \
2459     asm_fprintf (STREAM, "[%r]", REGNO (X));            \
2460   else if (GET_CODE (X) == POST_INC)                    \
2461     asm_fprintf (STREAM, "%r!", REGNO (XEXP (X, 0)));   \
2462   else if (GET_CODE (X) == PLUS)                        \
2463     {                                                   \
2464       gcc_assert (GET_CODE (XEXP (X, 0)) == REG);       \
2465       if (GET_CODE (XEXP (X, 1)) == CONST_INT)          \
2466         asm_fprintf (STREAM, "[%r, #%wd]",              \
2467                      REGNO (XEXP (X, 0)),               \
2468                      INTVAL (XEXP (X, 1)));             \
2469       else                                              \
2470         asm_fprintf (STREAM, "[%r, %r]",                \
2471                      REGNO (XEXP (X, 0)),               \
2472                      REGNO (XEXP (X, 1)));              \
2473     }                                                   \
2474   else                                                  \
2475     output_addr_const (STREAM, X);                      \
2476 }
2477
2478 #define PRINT_OPERAND_ADDRESS(STREAM, X)        \
2479   if (TARGET_ARM)                               \
2480     ARM_PRINT_OPERAND_ADDRESS (STREAM, X)       \
2481   else                                          \
2482     THUMB_PRINT_OPERAND_ADDRESS (STREAM, X)
2483
2484 #define OUTPUT_ADDR_CONST_EXTRA(FILE, X, FAIL)  \
2485   if (GET_CODE (X) != CONST_VECTOR              \
2486       || ! arm_emit_vector_const (FILE, X))     \
2487     goto FAIL;
2488
2489 /* A C expression whose value is RTL representing the value of the return
2490    address for the frame COUNT steps up from the current frame.  */
2491
2492 #define RETURN_ADDR_RTX(COUNT, FRAME) \
2493   arm_return_addr (COUNT, FRAME)
2494
2495 /* Mask of the bits in the PC that contain the real return address
2496    when running in 26-bit mode.  */
2497 #define RETURN_ADDR_MASK26 (0x03fffffc)
2498
2499 /* Pick up the return address upon entry to a procedure. Used for
2500    dwarf2 unwind information.  This also enables the table driven
2501    mechanism.  */
2502 #define INCOMING_RETURN_ADDR_RTX        gen_rtx_REG (Pmode, LR_REGNUM)
2503 #define DWARF_FRAME_RETURN_COLUMN       DWARF_FRAME_REGNUM (LR_REGNUM)
2504
2505 /* Used to mask out junk bits from the return address, such as
2506    processor state, interrupt status, condition codes and the like.  */
2507 #define MASK_RETURN_ADDR \
2508   /* If we are generating code for an ARM2/ARM3 machine or for an ARM6  \
2509      in 26 bit mode, the condition codes must be masked out of the      \
2510      return address.  This does not apply to ARM6 and later processors  \
2511      when running in 32 bit mode.  */                                   \
2512   ((arm_arch4 || TARGET_THUMB)                                          \
2513    ? (gen_int_mode ((unsigned long)0xffffffff, Pmode))                  \
2514    : arm_gen_return_addr_mask ())
2515
2516 \f
2517 enum arm_builtins
2518 {
2519   ARM_BUILTIN_GETWCX,
2520   ARM_BUILTIN_SETWCX,
2521
2522   ARM_BUILTIN_WZERO,
2523
2524   ARM_BUILTIN_WAVG2BR,
2525   ARM_BUILTIN_WAVG2HR,
2526   ARM_BUILTIN_WAVG2B,
2527   ARM_BUILTIN_WAVG2H,
2528
2529   ARM_BUILTIN_WACCB,
2530   ARM_BUILTIN_WACCH,
2531   ARM_BUILTIN_WACCW,
2532
2533   ARM_BUILTIN_WMACS,
2534   ARM_BUILTIN_WMACSZ,
2535   ARM_BUILTIN_WMACU,
2536   ARM_BUILTIN_WMACUZ,
2537
2538   ARM_BUILTIN_WSADB,
2539   ARM_BUILTIN_WSADBZ,
2540   ARM_BUILTIN_WSADH,
2541   ARM_BUILTIN_WSADHZ,
2542
2543   ARM_BUILTIN_WALIGN,
2544
2545   ARM_BUILTIN_TMIA,
2546   ARM_BUILTIN_TMIAPH,
2547   ARM_BUILTIN_TMIABB,
2548   ARM_BUILTIN_TMIABT,
2549   ARM_BUILTIN_TMIATB,
2550   ARM_BUILTIN_TMIATT,
2551
2552   ARM_BUILTIN_TMOVMSKB,
2553   ARM_BUILTIN_TMOVMSKH,
2554   ARM_BUILTIN_TMOVMSKW,
2555
2556   ARM_BUILTIN_TBCSTB,
2557   ARM_BUILTIN_TBCSTH,
2558   ARM_BUILTIN_TBCSTW,
2559
2560   ARM_BUILTIN_WMADDS,
2561   ARM_BUILTIN_WMADDU,
2562
2563   ARM_BUILTIN_WPACKHSS,
2564   ARM_BUILTIN_WPACKWSS,
2565   ARM_BUILTIN_WPACKDSS,
2566   ARM_BUILTIN_WPACKHUS,
2567   ARM_BUILTIN_WPACKWUS,
2568   ARM_BUILTIN_WPACKDUS,
2569
2570   ARM_BUILTIN_WADDB,
2571   ARM_BUILTIN_WADDH,
2572   ARM_BUILTIN_WADDW,
2573   ARM_BUILTIN_WADDSSB,
2574   ARM_BUILTIN_WADDSSH,
2575   ARM_BUILTIN_WADDSSW,
2576   ARM_BUILTIN_WADDUSB,
2577   ARM_BUILTIN_WADDUSH,
2578   ARM_BUILTIN_WADDUSW,
2579   ARM_BUILTIN_WSUBB,
2580   ARM_BUILTIN_WSUBH,
2581   ARM_BUILTIN_WSUBW,
2582   ARM_BUILTIN_WSUBSSB,
2583   ARM_BUILTIN_WSUBSSH,
2584   ARM_BUILTIN_WSUBSSW,
2585   ARM_BUILTIN_WSUBUSB,
2586   ARM_BUILTIN_WSUBUSH,
2587   ARM_BUILTIN_WSUBUSW,
2588
2589   ARM_BUILTIN_WAND,
2590   ARM_BUILTIN_WANDN,
2591   ARM_BUILTIN_WOR,
2592   ARM_BUILTIN_WXOR,
2593
2594   ARM_BUILTIN_WCMPEQB,
2595   ARM_BUILTIN_WCMPEQH,
2596   ARM_BUILTIN_WCMPEQW,
2597   ARM_BUILTIN_WCMPGTUB,
2598   ARM_BUILTIN_WCMPGTUH,
2599   ARM_BUILTIN_WCMPGTUW,
2600   ARM_BUILTIN_WCMPGTSB,
2601   ARM_BUILTIN_WCMPGTSH,
2602   ARM_BUILTIN_WCMPGTSW,
2603
2604   ARM_BUILTIN_TEXTRMSB,
2605   ARM_BUILTIN_TEXTRMSH,
2606   ARM_BUILTIN_TEXTRMSW,
2607   ARM_BUILTIN_TEXTRMUB,
2608   ARM_BUILTIN_TEXTRMUH,
2609   ARM_BUILTIN_TEXTRMUW,
2610   ARM_BUILTIN_TINSRB,
2611   ARM_BUILTIN_TINSRH,
2612   ARM_BUILTIN_TINSRW,
2613
2614   ARM_BUILTIN_WMAXSW,
2615   ARM_BUILTIN_WMAXSH,
2616   ARM_BUILTIN_WMAXSB,
2617   ARM_BUILTIN_WMAXUW,
2618   ARM_BUILTIN_WMAXUH,
2619   ARM_BUILTIN_WMAXUB,
2620   ARM_BUILTIN_WMINSW,
2621   ARM_BUILTIN_WMINSH,
2622   ARM_BUILTIN_WMINSB,
2623   ARM_BUILTIN_WMINUW,
2624   ARM_BUILTIN_WMINUH,
2625   ARM_BUILTIN_WMINUB,
2626
2627   ARM_BUILTIN_WMULUM,
2628   ARM_BUILTIN_WMULSM,
2629   ARM_BUILTIN_WMULUL,
2630
2631   ARM_BUILTIN_PSADBH,
2632   ARM_BUILTIN_WSHUFH,
2633
2634   ARM_BUILTIN_WSLLH,
2635   ARM_BUILTIN_WSLLW,
2636   ARM_BUILTIN_WSLLD,
2637   ARM_BUILTIN_WSRAH,
2638   ARM_BUILTIN_WSRAW,
2639   ARM_BUILTIN_WSRAD,
2640   ARM_BUILTIN_WSRLH,
2641   ARM_BUILTIN_WSRLW,
2642   ARM_BUILTIN_WSRLD,
2643   ARM_BUILTIN_WRORH,
2644   ARM_BUILTIN_WRORW,
2645   ARM_BUILTIN_WRORD,
2646   ARM_BUILTIN_WSLLHI,
2647   ARM_BUILTIN_WSLLWI,
2648   ARM_BUILTIN_WSLLDI,
2649   ARM_BUILTIN_WSRAHI,
2650   ARM_BUILTIN_WSRAWI,
2651   ARM_BUILTIN_WSRADI,
2652   ARM_BUILTIN_WSRLHI,
2653   ARM_BUILTIN_WSRLWI,
2654   ARM_BUILTIN_WSRLDI,
2655   ARM_BUILTIN_WRORHI,
2656   ARM_BUILTIN_WRORWI,
2657   ARM_BUILTIN_WRORDI,
2658
2659   ARM_BUILTIN_WUNPCKIHB,
2660   ARM_BUILTIN_WUNPCKIHH,
2661   ARM_BUILTIN_WUNPCKIHW,
2662   ARM_BUILTIN_WUNPCKILB,
2663   ARM_BUILTIN_WUNPCKILH,
2664   ARM_BUILTIN_WUNPCKILW,
2665
2666   ARM_BUILTIN_WUNPCKEHSB,
2667   ARM_BUILTIN_WUNPCKEHSH,
2668   ARM_BUILTIN_WUNPCKEHSW,
2669   ARM_BUILTIN_WUNPCKEHUB,
2670   ARM_BUILTIN_WUNPCKEHUH,
2671   ARM_BUILTIN_WUNPCKEHUW,
2672   ARM_BUILTIN_WUNPCKELSB,
2673   ARM_BUILTIN_WUNPCKELSH,
2674   ARM_BUILTIN_WUNPCKELSW,
2675   ARM_BUILTIN_WUNPCKELUB,
2676   ARM_BUILTIN_WUNPCKELUH,
2677   ARM_BUILTIN_WUNPCKELUW,
2678
2679   ARM_BUILTIN_MAX
2680 };
2681 #endif /* ! GCC_ARM_H */