OSDN Git Service

524bfbf465c78c1e938b602498868ec06ef70400
[pf3gnuchains/gcc-fork.git] / gcc / config / arm / arm.h
1 /* Definitions of target machine for GNU compiler, for ARM.
2    Copyright (C) 1991, 1993, 1994, 1995, 1996, 1997, 1998, 1999, 2000,
3    2001, 2002 Free Software Foundation, Inc.
4    Contributed by Pieter `Tiggr' Schoenmakers (rcpieter@win.tue.nl)
5    and Martin Simmons (@harleqn.co.uk).
6    More major hacks by Richard Earnshaw (rearnsha@arm.com)
7    Minor hacks by Nick Clifton (nickc@cygnus.com)
8
9 This file is part of GNU CC.
10
11 GNU CC is free software; you can redistribute it and/or modify
12 it under the terms of the GNU General Public License as published by
13 the Free Software Foundation; either version 2, or (at your option)
14 any later version.
15
16 GNU CC is distributed in the hope that it will be useful,
17 but WITHOUT ANY WARRANTY; without even the implied warranty of
18 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19 GNU General Public License for more details.
20
21 You should have received a copy of the GNU General Public License
22 along with GNU CC; see the file COPYING.  If not, write to
23 the Free Software Foundation, 59 Temple Place - Suite 330,
24 Boston, MA 02111-1307, USA.  */
25
26 #ifndef GCC_ARM_H
27 #define GCC_ARM_H
28
29 #define TARGET_CPU_arm2         0x0000
30 #define TARGET_CPU_arm250       0x0000
31 #define TARGET_CPU_arm3         0x0000
32 #define TARGET_CPU_arm6         0x0001
33 #define TARGET_CPU_arm600       0x0001
34 #define TARGET_CPU_arm610       0x0002
35 #define TARGET_CPU_arm7         0x0001
36 #define TARGET_CPU_arm7m        0x0004
37 #define TARGET_CPU_arm7dm       0x0004
38 #define TARGET_CPU_arm7dmi      0x0004
39 #define TARGET_CPU_arm700       0x0001
40 #define TARGET_CPU_arm710       0x0002
41 #define TARGET_CPU_arm7100      0x0002
42 #define TARGET_CPU_arm7500      0x0002
43 #define TARGET_CPU_arm7500fe    0x1001
44 #define TARGET_CPU_arm7tdmi     0x0008
45 #define TARGET_CPU_arm8         0x0010
46 #define TARGET_CPU_arm810       0x0020
47 #define TARGET_CPU_strongarm    0x0040
48 #define TARGET_CPU_strongarm110 0x0040
49 #define TARGET_CPU_strongarm1100 0x0040
50 #define TARGET_CPU_arm9         0x0080
51 #define TARGET_CPU_arm9tdmi     0x0080
52 #define TARGET_CPU_xscale       0x0100
53 /* Configure didn't specify.  */
54 #define TARGET_CPU_generic      0x8000
55
56 typedef enum arm_cond_code
57 {
58   ARM_EQ = 0, ARM_NE, ARM_CS, ARM_CC, ARM_MI, ARM_PL, ARM_VS, ARM_VC,
59   ARM_HI, ARM_LS, ARM_GE, ARM_LT, ARM_GT, ARM_LE, ARM_AL, ARM_NV
60 }
61 arm_cc;
62
63 extern arm_cc arm_current_cc;
64
65 #define ARM_INVERSE_CONDITION_CODE(X)  ((arm_cc) (((int)X) ^ 1))
66
67 extern int arm_target_label;
68 extern int arm_ccfsm_state;
69 extern struct rtx_def * arm_target_insn;
70 /* Run-time compilation parameters selecting different hardware subsets.  */
71 extern int target_flags;
72 /* The floating point instruction architecture, can be 2 or 3 */
73 extern const char * target_fp_name;
74 /* Define the information needed to generate branch insns.  This is
75    stored from the compare operation.  Note that we can't use "rtx" here
76    since it hasn't been defined!  */
77 extern struct rtx_def * arm_compare_op0;
78 extern struct rtx_def * arm_compare_op1;
79 /* The label of the current constant pool.  */
80 extern struct rtx_def * pool_vector_label;
81 /* Set to 1 when a return insn is output, this means that the epilogue
82    is not needed. */
83 extern int return_used_this_function;
84 \f
85 /* Just in case configure has failed to define anything. */
86 #ifndef TARGET_CPU_DEFAULT
87 #define TARGET_CPU_DEFAULT TARGET_CPU_generic
88 #endif
89
90 /* If the configuration file doesn't specify the cpu, the subtarget may
91    override it.  If it doesn't, then default to an ARM6.  */
92 #if TARGET_CPU_DEFAULT == TARGET_CPU_generic
93 #undef TARGET_CPU_DEFAULT
94
95 #ifdef SUBTARGET_CPU_DEFAULT
96 #define TARGET_CPU_DEFAULT SUBTARGET_CPU_DEFAULT
97 #else
98 #define TARGET_CPU_DEFAULT TARGET_CPU_arm6
99 #endif
100 #endif
101
102 #if TARGET_CPU_DEFAULT == TARGET_CPU_arm2
103 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_2__"
104 #else
105 #if TARGET_CPU_DEFAULT == TARGET_CPU_arm6 || TARGET_CPU_DEFAULT == TARGET_CPU_arm610 || TARGET_CPU_DEFAULT == TARGET_CPU_arm7500fe
106 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_3__"
107 #else
108 #if TARGET_CPU_DEFAULT == TARGET_CPU_arm7m
109 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_3M__"
110 #else
111 #if TARGET_CPU_DEFAULT == TARGET_CPU_arm7tdmi || TARGET_CPU_DEFAULT == TARGET_CPU_arm9 || TARGET_CPU_DEFAULT == TARGET_CPU_arm9tdmi
112 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_4T__"
113 #else
114 #if TARGET_CPU_DEFAULT == TARGET_CPU_arm8 || TARGET_CPU_DEFAULT == TARGET_CPU_arm810 || TARGET_CPU_DEFAULT == TARGET_CPU_strongarm || TARGET_CPU_DEFAULT == TARGET_CPU_strongarm110 || TARGET_CPU_DEFAULT == TARGET_CPU_strongarm1100 
115 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_4__"
116 #else
117 #if TARGET_CPU_DEFAULT == TARGET_CPU_xscale
118 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_5TE__ -D__XSCALE__"
119 #else
120 Unrecognized value in TARGET_CPU_DEFAULT.
121 #endif
122 #endif
123 #endif
124 #endif
125 #endif
126 #endif
127
128 #undef  CPP_SPEC
129 #define CPP_SPEC "\
130 %(cpp_cpu_arch) %(cpp_apcs_pc) %(cpp_float) \
131 %(cpp_endian) %(subtarget_cpp_spec) %(cpp_isa) %(cpp_interwork)"
132
133 #define CPP_ISA_SPEC "%{mthumb:-D__thumb__} %{!mthumb:-D__arm__}"
134
135 /* Set the architecture define -- if -march= is set, then it overrides
136    the -mcpu= setting.  */
137 #define CPP_CPU_ARCH_SPEC "\
138 -Acpu=arm -Amachine=arm \
139 %{march=arm2:-D__ARM_ARCH_2__} \
140 %{march=arm250:-D__ARM_ARCH_2__} \
141 %{march=arm3:-D__ARM_ARCH_2__} \
142 %{march=arm6:-D__ARM_ARCH_3__} \
143 %{march=arm600:-D__ARM_ARCH_3__} \
144 %{march=arm610:-D__ARM_ARCH_3__} \
145 %{march=arm7:-D__ARM_ARCH_3__} \
146 %{march=arm700:-D__ARM_ARCH_3__} \
147 %{march=arm710:-D__ARM_ARCH_3__} \
148 %{march=arm720:-D__ARM_ARCH_3__} \
149 %{march=arm7100:-D__ARM_ARCH_3__} \
150 %{march=arm7500:-D__ARM_ARCH_3__} \
151 %{march=arm7500fe:-D__ARM_ARCH_3__} \
152 %{march=arm7m:-D__ARM_ARCH_3M__} \
153 %{march=arm7dm:-D__ARM_ARCH_3M__} \
154 %{march=arm7dmi:-D__ARM_ARCH_3M__} \
155 %{march=arm7tdmi:-D__ARM_ARCH_4T__} \
156 %{march=arm8:-D__ARM_ARCH_4__} \
157 %{march=arm810:-D__ARM_ARCH_4__} \
158 %{march=arm9:-D__ARM_ARCH_4T__} \
159 %{march=arm920:-D__ARM_ARCH_4__} \
160 %{march=arm920t:-D__ARM_ARCH_4T__} \
161 %{march=arm9tdmi:-D__ARM_ARCH_4T__} \
162 %{march=strongarm:-D__ARM_ARCH_4__} \
163 %{march=strongarm110:-D__ARM_ARCH_4__} \
164 %{march=strongarm1100:-D__ARM_ARCH_4__} \
165 %{march=xscale:-D__ARM_ARCH_5TE__} \
166 %{march=xscale:-D__XSCALE__} \
167 %{march=armv2:-D__ARM_ARCH_2__} \
168 %{march=armv2a:-D__ARM_ARCH_2__} \
169 %{march=armv3:-D__ARM_ARCH_3__} \
170 %{march=armv3m:-D__ARM_ARCH_3M__} \
171 %{march=armv4:-D__ARM_ARCH_4__} \
172 %{march=armv4t:-D__ARM_ARCH_4T__} \
173 %{march=armv5:-D__ARM_ARCH_5__} \
174 %{march=armv5t:-D__ARM_ARCH_5T__} \
175 %{march=armv5e:-D__ARM_ARCH_5E__} \
176 %{march=armv5te:-D__ARM_ARCH_5TE__} \
177 %{!march=*: \
178  %{mcpu=arm2:-D__ARM_ARCH_2__} \
179  %{mcpu=arm250:-D__ARM_ARCH_2__} \
180  %{mcpu=arm3:-D__ARM_ARCH_2__} \
181  %{mcpu=arm6:-D__ARM_ARCH_3__} \
182  %{mcpu=arm600:-D__ARM_ARCH_3__} \
183  %{mcpu=arm610:-D__ARM_ARCH_3__} \
184  %{mcpu=arm7:-D__ARM_ARCH_3__} \
185  %{mcpu=arm700:-D__ARM_ARCH_3__} \
186  %{mcpu=arm710:-D__ARM_ARCH_3__} \
187  %{mcpu=arm720:-D__ARM_ARCH_3__} \
188  %{mcpu=arm7100:-D__ARM_ARCH_3__} \
189  %{mcpu=arm7500:-D__ARM_ARCH_3__} \
190  %{mcpu=arm7500fe:-D__ARM_ARCH_3__} \
191  %{mcpu=arm7m:-D__ARM_ARCH_3M__} \
192  %{mcpu=arm7dm:-D__ARM_ARCH_3M__} \
193  %{mcpu=arm7dmi:-D__ARM_ARCH_3M__} \
194  %{mcpu=arm7tdmi:-D__ARM_ARCH_4T__} \
195  %{mcpu=arm8:-D__ARM_ARCH_4__} \
196  %{mcpu=arm810:-D__ARM_ARCH_4__} \
197  %{mcpu=arm9:-D__ARM_ARCH_4T__} \
198  %{mcpu=arm920:-D__ARM_ARCH_4__} \
199  %{mcpu=arm920t:-D__ARM_ARCH_4T__} \
200  %{mcpu=arm9tdmi:-D__ARM_ARCH_4T__} \
201  %{mcpu=strongarm:-D__ARM_ARCH_4__} \
202  %{mcpu=strongarm110:-D__ARM_ARCH_4__} \
203  %{mcpu=strongarm1100:-D__ARM_ARCH_4__} \
204  %{mcpu=xscale:-D__ARM_ARCH_5TE__} \
205  %{mcpu=xscale:-D__XSCALE__} \
206  %{!mcpu*:%(cpp_cpu_arch_default)}} \
207 "
208
209 /* Define __APCS_26__ if the PC also contains the PSR */
210 #define CPP_APCS_PC_SPEC "\
211 %{mapcs-32:%{mapcs-26:%e-mapcs-26 and -mapcs-32 may not be used together} \
212  -D__APCS_32__} \
213 %{mapcs-26:-D__APCS_26__} \
214 %{!mapcs-32: %{!mapcs-26:%(cpp_apcs_pc_default)}} \
215 "
216
217 #ifndef CPP_APCS_PC_DEFAULT_SPEC
218 #define CPP_APCS_PC_DEFAULT_SPEC "-D__APCS_26__"
219 #endif
220
221 #define CPP_FLOAT_SPEC "\
222 %{msoft-float:\
223   %{mhard-float:%e-msoft-float and -mhard_float may not be used together} \
224   -D__SOFTFP__} \
225 %{!mhard-float:%{!msoft-float:%(cpp_float_default)}} \
226 "
227
228 /* Default is hard float, which doesn't define anything */
229 #define CPP_FLOAT_DEFAULT_SPEC ""
230
231 #define CPP_ENDIAN_SPEC "\
232 %{mbig-endian:                                                          \
233   %{mlittle-endian:                                                     \
234     %e-mbig-endian and -mlittle-endian may not be used together}        \
235   -D__ARMEB__ %{mwords-little-endian:-D__ARMWEL__} %{mthumb:-D__THUMBEB__}}\
236 %{mlittle-endian:-D__ARMEL__ %{mthumb:-D__THUMBEL__}}                   \
237 %{!mlittle-endian:%{!mbig-endian:%(cpp_endian_default)}}                \
238 "
239
240 /* Default is little endian.  */
241 #define CPP_ENDIAN_DEFAULT_SPEC "-D__ARMEL__ %{mthumb:-D__THUMBEL__}"
242
243 /* Add a define for interworking.  Needed when building libgcc.a.  
244    This must define __THUMB_INTERWORK__ to the pre-processor if
245    interworking is enabled by default.  */
246 #ifndef CPP_INTERWORK_DEFAULT_SPEC
247 #define CPP_INTERWORK_DEFAULT_SPEC ""
248 #endif
249
250 #define CPP_INTERWORK_SPEC "                                            \
251 %{mthumb-interwork:                                                     \
252   %{mno-thumb-interwork: %eincompatible interworking options}           \
253   -D__THUMB_INTERWORK__}                                                \
254 %{!mthumb-interwork:%{!mno-thumb-interwork:%(cpp_interwork_default)}}   \
255 "
256
257 #ifndef CPP_PREDEFINES
258 #define CPP_PREDEFINES ""
259 #endif
260
261 #ifndef CC1_SPEC
262 #define CC1_SPEC ""
263 #endif
264
265 /* This macro defines names of additional specifications to put in the specs
266    that can be used in various specifications like CC1_SPEC.  Its definition
267    is an initializer with a subgrouping for each command option.
268
269    Each subgrouping contains a string constant, that defines the
270    specification name, and a string constant that used by the GNU CC driver
271    program.
272
273    Do not define this macro if it does not need to do anything.  */
274 #define EXTRA_SPECS                                             \
275   { "cpp_cpu_arch",             CPP_CPU_ARCH_SPEC },            \
276   { "cpp_cpu_arch_default",     CPP_ARCH_DEFAULT_SPEC },        \
277   { "cpp_apcs_pc",              CPP_APCS_PC_SPEC },             \
278   { "cpp_apcs_pc_default",      CPP_APCS_PC_DEFAULT_SPEC },     \
279   { "cpp_float",                CPP_FLOAT_SPEC },               \
280   { "cpp_float_default",        CPP_FLOAT_DEFAULT_SPEC },       \
281   { "cpp_endian",               CPP_ENDIAN_SPEC },              \
282   { "cpp_endian_default",       CPP_ENDIAN_DEFAULT_SPEC },      \
283   { "cpp_isa",                  CPP_ISA_SPEC },                 \
284   { "cpp_interwork",            CPP_INTERWORK_SPEC },           \
285   { "cpp_interwork_default",    CPP_INTERWORK_DEFAULT_SPEC },   \
286   { "subtarget_cpp_spec",       SUBTARGET_CPP_SPEC },           \
287   SUBTARGET_EXTRA_SPECS
288
289 #ifndef SUBTARGET_EXTRA_SPECS
290 #define SUBTARGET_EXTRA_SPECS
291 #endif
292
293 #ifndef SUBTARGET_CPP_SPEC
294 #define SUBTARGET_CPP_SPEC      ""
295 #endif
296 \f
297 /* Run-time Target Specification.  */
298 #ifndef TARGET_VERSION
299 #define TARGET_VERSION fputs (" (ARM/generic)", stderr);
300 #endif
301
302 /* Nonzero if the function prologue (and epilogue) should obey
303    the ARM Procedure Call Standard.  */
304 #define ARM_FLAG_APCS_FRAME     (1 << 0)
305
306 /* Nonzero if the function prologue should output the function name to enable
307    the post mortem debugger to print a backtrace (very useful on RISCOS,
308    unused on RISCiX).  Specifying this flag also enables
309    -fno-omit-frame-pointer.
310    XXX Must still be implemented in the prologue.  */
311 #define ARM_FLAG_POKE           (1 << 1)
312
313 /* Nonzero if floating point instructions are emulated by the FPE, in which
314    case instruction scheduling becomes very uninteresting.  */
315 #define ARM_FLAG_FPE            (1 << 2)
316
317 /* Nonzero if destined for a processor in 32-bit program mode.  Takes out bit
318    that assume restoration of the condition flags when returning from a
319    branch and link (ie a function).  */
320 #define ARM_FLAG_APCS_32        (1 << 3)
321
322 /* FLAGS 0x0008 and 0x0010 are now spare (used to be arm3/6 selection).  */
323
324 /* Nonzero if stack checking should be performed on entry to each function
325    which allocates temporary variables on the stack.  */
326 #define ARM_FLAG_APCS_STACK     (1 << 4)
327
328 /* Nonzero if floating point parameters should be passed to functions in
329    floating point registers.  */
330 #define ARM_FLAG_APCS_FLOAT     (1 << 5)
331
332 /* Nonzero if re-entrant, position independent code should be generated.
333    This is equivalent to -fpic.  */
334 #define ARM_FLAG_APCS_REENT     (1 << 6)
335
336 /* Nonzero if the MMU will trap unaligned word accesses, so shorts must
337    be loaded using either LDRH or LDRB instructions.  */
338 #define ARM_FLAG_MMU_TRAPS      (1 << 7)
339
340 /* Nonzero if all floating point instructions are missing (and there is no
341    emulator either).  Generate function calls for all ops in this case.  */
342 #define ARM_FLAG_SOFT_FLOAT     (1 << 8)
343
344 /* Nonzero if we should compile with BYTES_BIG_ENDIAN set to 1.  */
345 #define ARM_FLAG_BIG_END        (1 << 9)
346
347 /* Nonzero if we should compile for Thumb interworking.  */
348 #define ARM_FLAG_INTERWORK      (1 << 10)
349
350 /* Nonzero if we should have little-endian words even when compiling for
351    big-endian (for backwards compatibility with older versions of GCC).  */
352 #define ARM_FLAG_LITTLE_WORDS   (1 << 11)
353
354 /* Nonzero if we need to protect the prolog from scheduling */
355 #define ARM_FLAG_NO_SCHED_PRO   (1 << 12)
356
357 /* Nonzero if a call to abort should be generated if a noreturn 
358    function tries to return.  */
359 #define ARM_FLAG_ABORT_NORETURN (1 << 13)
360
361 /* Nonzero if function prologues should not load the PIC register. */
362 #define ARM_FLAG_SINGLE_PIC_BASE (1 << 14)
363
364 /* Nonzero if all call instructions should be indirect.  */
365 #define ARM_FLAG_LONG_CALLS     (1 << 15)
366   
367 /* Nonzero means that the target ISA is the THUMB, not the ARM.  */
368 #define ARM_FLAG_THUMB          (1 << 16)
369
370 /* Set if a TPCS style stack frame should be generated, for non-leaf
371    functions, even if they do not need one.  */
372 #define THUMB_FLAG_BACKTRACE    (1 << 17)
373
374 /* Set if a TPCS style stack frame should be generated, for leaf
375    functions, even if they do not need one.  */
376 #define THUMB_FLAG_LEAF_BACKTRACE               (1 << 18)
377
378 /* Set if externally visible functions should assume that they
379    might be called in ARM mode, from a non-thumb aware code.  */
380 #define THUMB_FLAG_CALLEE_SUPER_INTERWORKING    (1 << 19)
381
382 /* Set if calls via function pointers should assume that their
383    destination is non-Thumb aware.  */
384 #define THUMB_FLAG_CALLER_SUPER_INTERWORKING    (1 << 20)
385
386 #define TARGET_APCS_FRAME               (target_flags & ARM_FLAG_APCS_FRAME)
387 #define TARGET_POKE_FUNCTION_NAME       (target_flags & ARM_FLAG_POKE)
388 #define TARGET_FPE                      (target_flags & ARM_FLAG_FPE)
389 #define TARGET_APCS_32                  (target_flags & ARM_FLAG_APCS_32)
390 #define TARGET_APCS_STACK               (target_flags & ARM_FLAG_APCS_STACK)
391 #define TARGET_APCS_FLOAT               (target_flags & ARM_FLAG_APCS_FLOAT)
392 #define TARGET_APCS_REENT               (target_flags & ARM_FLAG_APCS_REENT)
393 #define TARGET_MMU_TRAPS                (target_flags & ARM_FLAG_MMU_TRAPS)
394 #define TARGET_SOFT_FLOAT               (target_flags & ARM_FLAG_SOFT_FLOAT)
395 #define TARGET_HARD_FLOAT               (! TARGET_SOFT_FLOAT)
396 #define TARGET_BIG_END                  (target_flags & ARM_FLAG_BIG_END)
397 #define TARGET_INTERWORK                (target_flags & ARM_FLAG_INTERWORK)
398 #define TARGET_LITTLE_WORDS             (target_flags & ARM_FLAG_LITTLE_WORDS)
399 #define TARGET_NO_SCHED_PRO             (target_flags & ARM_FLAG_NO_SCHED_PRO)
400 #define TARGET_ABORT_NORETURN           (target_flags & ARM_FLAG_ABORT_NORETURN)
401 #define TARGET_SINGLE_PIC_BASE          (target_flags & ARM_FLAG_SINGLE_PIC_BASE)
402 #define TARGET_LONG_CALLS               (target_flags & ARM_FLAG_LONG_CALLS)
403 #define TARGET_THUMB                    (target_flags & ARM_FLAG_THUMB)
404 #define TARGET_ARM                      (! TARGET_THUMB)
405 #define TARGET_EITHER                   1 /* (TARGET_ARM | TARGET_THUMB) */
406 #define TARGET_CALLEE_INTERWORKING      (target_flags & THUMB_FLAG_CALLEE_SUPER_INTERWORKING)
407 #define TARGET_CALLER_INTERWORKING      (target_flags & THUMB_FLAG_CALLER_SUPER_INTERWORKING)
408 #define TARGET_BACKTRACE                (leaf_function_p ()                             \
409                                          ? (target_flags & THUMB_FLAG_LEAF_BACKTRACE)   \
410                                          : (target_flags & THUMB_FLAG_BACKTRACE))
411
412 /* SUBTARGET_SWITCHES is used to add flags on a per-config basis.
413    Bit 31 is reserved.  See riscix.h.  */
414 #ifndef SUBTARGET_SWITCHES
415 #define SUBTARGET_SWITCHES
416 #endif
417
418 #define TARGET_SWITCHES                                                 \
419 {                                                                       \
420   {"apcs",                      ARM_FLAG_APCS_FRAME, "" },              \
421   {"apcs-frame",                ARM_FLAG_APCS_FRAME,                    \
422    N_("Generate APCS conformant stack frames") },                       \
423   {"no-apcs-frame",            -ARM_FLAG_APCS_FRAME, "" },              \
424   {"poke-function-name",        ARM_FLAG_POKE,                          \
425    N_("Store function names in object code") },                         \
426   {"no-poke-function-name",    -ARM_FLAG_POKE, "" },                    \
427   {"fpe",                       ARM_FLAG_FPE,  "" },                    \
428   {"apcs-32",                   ARM_FLAG_APCS_32,                       \
429    N_("Use the 32-bit version of the APCS") },                          \
430   {"apcs-26",                  -ARM_FLAG_APCS_32,                       \
431    N_("Use the 26-bit version of the APCS") },                          \
432   {"apcs-stack-check",          ARM_FLAG_APCS_STACK, "" },              \
433   {"no-apcs-stack-check",      -ARM_FLAG_APCS_STACK, "" },              \
434   {"apcs-float",                ARM_FLAG_APCS_FLOAT,                    \
435    N_("Pass FP arguments in FP registers") },                           \
436   {"no-apcs-float",            -ARM_FLAG_APCS_FLOAT, "" },              \
437   {"apcs-reentrant",            ARM_FLAG_APCS_REENT,                    \
438    N_("Generate re-entrant, PIC code") },                               \
439   {"no-apcs-reentrant",        -ARM_FLAG_APCS_REENT, "" },              \
440   {"alignment-traps",           ARM_FLAG_MMU_TRAPS,                     \
441    N_("The MMU will trap on unaligned accesses") },                     \
442   {"no-alignment-traps",       -ARM_FLAG_MMU_TRAPS, "" },               \
443   {"short-load-bytes",          ARM_FLAG_MMU_TRAPS, "" },               \
444   {"no-short-load-bytes",      -ARM_FLAG_MMU_TRAPS, "" },               \
445   {"short-load-words",         -ARM_FLAG_MMU_TRAPS, "" },               \
446   {"no-short-load-words",       ARM_FLAG_MMU_TRAPS, "" },               \
447   {"soft-float",                ARM_FLAG_SOFT_FLOAT,                    \
448    N_("Use library calls to perform FP operations") },                  \
449   {"hard-float",               -ARM_FLAG_SOFT_FLOAT,                    \
450    N_("Use hardware floating point instructions") },                    \
451   {"big-endian",                ARM_FLAG_BIG_END,                       \
452    N_("Assume target CPU is configured as big endian") },               \
453   {"little-endian",            -ARM_FLAG_BIG_END,                       \
454    N_("Assume target CPU is configured as little endian") },            \
455   {"words-little-endian",       ARM_FLAG_LITTLE_WORDS,                  \
456    N_("Assume big endian bytes, little endian words") },                \
457   {"thumb-interwork",           ARM_FLAG_INTERWORK,                     \
458    N_("Support calls between Thumb and ARM instruction sets") },        \
459   {"no-thumb-interwork",       -ARM_FLAG_INTERWORK, "" },               \
460   {"abort-on-noreturn",         ARM_FLAG_ABORT_NORETURN,                \
461    N_("Generate a call to abort if a noreturn function returns")},      \
462   {"no-abort-on-noreturn",     -ARM_FLAG_ABORT_NORETURN, "" },          \
463   {"no-sched-prolog",           ARM_FLAG_NO_SCHED_PRO,                  \
464    N_("Do not move instructions into a function's prologue") },         \
465   {"sched-prolog",             -ARM_FLAG_NO_SCHED_PRO, "" },            \
466   {"single-pic-base",           ARM_FLAG_SINGLE_PIC_BASE,               \
467    N_("Do not load the PIC register in function prologues") },          \
468   {"no-single-pic-base",       -ARM_FLAG_SINGLE_PIC_BASE, "" },         \
469   {"long-calls",                ARM_FLAG_LONG_CALLS,                    \
470    N_("Generate call insns as indirect calls, if necessary") },         \
471   {"no-long-calls",            -ARM_FLAG_LONG_CALLS, "" },              \
472   {"thumb",                     ARM_FLAG_THUMB,                         \
473    N_("Compile for the Thumb not the ARM") },                           \
474   {"no-thumb",                 -ARM_FLAG_THUMB, "" },                   \
475   {"arm",                      -ARM_FLAG_THUMB, "" },                   \
476   {"tpcs-frame",                    THUMB_FLAG_BACKTRACE,               \
477    N_("Thumb: Generate (non-leaf) stack frames even if not needed") },     \
478   {"no-tpcs-frame",                -THUMB_FLAG_BACKTRACE, "" },            \
479   {"tpcs-leaf-frame",               THUMB_FLAG_LEAF_BACKTRACE,             \
480    N_("Thumb: Generate (leaf) stack frames even if not needed") },         \
481   {"no-tpcs-leaf-frame",           -THUMB_FLAG_LEAF_BACKTRACE, "" },       \
482   {"callee-super-interworking",     THUMB_FLAG_CALLEE_SUPER_INTERWORKING,  \
483    N_("Thumb: Assume non-static functions may be called from ARM code") }, \
484   {"no-callee-super-interworking", -THUMB_FLAG_CALLEE_SUPER_INTERWORKING,  \
485      "" },                                                                 \
486   {"caller-super-interworking",     THUMB_FLAG_CALLER_SUPER_INTERWORKING,  \
487    N_("Thumb: Assume function pointers may go to non-Thumb aware code") }, \
488   {"no-caller-super-interworking", -THUMB_FLAG_CALLER_SUPER_INTERWORKING,  \
489    "" },                                                                   \
490   SUBTARGET_SWITCHES                                                       \
491   {"",                          TARGET_DEFAULT, "" }                       \
492 }
493
494 #define TARGET_OPTIONS                                          \
495 {                                                               \
496   {"cpu=",  & arm_select[0].string,                             \
497    N_("Specify the name of the target CPU") },                  \
498   {"arch=", & arm_select[1].string,                             \
499    N_("Specify the name of the target architecture") },         \
500   {"tune=", & arm_select[2].string, "" },                       \
501   {"fpe=",  & target_fp_name, "" },                             \
502   {"fp=",   & target_fp_name,                                   \
503    N_("Specify the version of the floating point emulator") },  \
504   {"structure-size-boundary=", & structure_size_string,         \
505    N_("Specify the minimum bit alignment of structures") },     \
506   {"pic-register=", & arm_pic_register_string,                  \
507    N_("Specify the register to be used for PIC addressing") }   \
508 }
509
510 struct arm_cpu_select
511 {
512   const char *              string;
513   const char *              name;
514   const struct processors * processors;
515 };
516
517 /* This is a magic array.  If the user specifies a command line switch
518    which matches one of the entries in TARGET_OPTIONS then the corresponding
519    string pointer will be set to the value specified by the user.  */
520 extern struct arm_cpu_select arm_select[];
521
522 enum prog_mode_type
523 {
524   prog_mode26,
525   prog_mode32
526 };
527
528 /* Recast the program mode class to be the prog_mode attribute */
529 #define arm_prog_mode ((enum attr_prog_mode) arm_prgmode)
530
531 extern enum prog_mode_type arm_prgmode;
532
533 /* What sort of floating point unit do we have? Hardware or software.
534    If software, is it issue 2 or issue 3?  */
535 enum floating_point_type
536 {
537   FP_HARD,
538   FP_SOFT2,
539   FP_SOFT3
540 };
541
542 /* Recast the floating point class to be the floating point attribute.  */
543 #define arm_fpu_attr ((enum attr_fpu) arm_fpu)
544
545 /* What type of floating point to tune for */
546 extern enum floating_point_type arm_fpu;
547
548 /* What type of floating point instructions are available */
549 extern enum floating_point_type arm_fpu_arch;
550
551 /* Default floating point architecture.  Override in sub-target if
552    necessary.  */
553 #ifndef FP_DEFAULT
554 #define FP_DEFAULT FP_SOFT2
555 #endif
556
557 /* Nonzero if the processor has a fast multiply insn, and one that does
558    a 64-bit multiply of two 32-bit values.  */
559 extern int arm_fast_multiply;
560
561 /* Nonzero if this chip supports the ARM Architecture 4 extensions */
562 extern int arm_arch4;
563
564 /* Nonzero if this chip supports the ARM Architecture 5 extensions */
565 extern int arm_arch5;
566
567 /* Nonzero if this chip supports the ARM Architecture 5E extensions */
568 extern int arm_arch5e;
569
570 /* Nonzero if this chip can benefit from load scheduling.  */
571 extern int arm_ld_sched;
572
573 /* Nonzero if generating thumb code.  */
574 extern int thumb_code;
575
576 /* Nonzero if this chip is a StrongARM.  */
577 extern int arm_is_strong;
578
579 /* Nonzero if this chip is an XScale.  */
580 extern int arm_is_xscale;
581
582 /* Nonzero if this chip is an ARM6 or an ARM7.  */
583 extern int arm_is_6_or_7;
584
585 #ifndef TARGET_DEFAULT
586 #define TARGET_DEFAULT  (ARM_FLAG_APCS_FRAME)
587 #endif
588
589 /* The frame pointer register used in gcc has nothing to do with debugging;
590    that is controlled by the APCS-FRAME option.  */
591 #define CAN_DEBUG_WITHOUT_FP
592
593 #undef  TARGET_MEM_FUNCTIONS
594 #define TARGET_MEM_FUNCTIONS 1
595
596 #define OVERRIDE_OPTIONS  arm_override_options ()
597
598 /* Nonzero if PIC code requires explicit qualifiers to generate
599    PLT and GOT relocs rather than the assembler doing so implicitly.
600    Subtargets can override these if required.  */
601 #ifndef NEED_GOT_RELOC
602 #define NEED_GOT_RELOC  0
603 #endif
604 #ifndef NEED_PLT_RELOC
605 #define NEED_PLT_RELOC  0
606 #endif
607
608 /* Nonzero if we need to refer to the GOT with a PC-relative
609    offset.  In other words, generate
610
611    .word        _GLOBAL_OFFSET_TABLE_ - [. - (.Lxx + 8)]  
612
613    rather than
614
615    .word        _GLOBAL_OFFSET_TABLE_ - (.Lxx + 8)
616
617    The default is true, which matches NetBSD.  Subtargets can 
618    override this if required.  */
619 #ifndef GOT_PCREL
620 #define GOT_PCREL   1
621 #endif
622 \f
623 /* Target machine storage Layout.  */
624
625
626 /* Define this macro if it is advisable to hold scalars in registers
627    in a wider mode than that declared by the program.  In such cases,
628    the value is constrained to be within the bounds of the declared
629    type, but kept valid in the wider mode.  The signedness of the
630    extension may differ from that of the type.  */
631
632 /* It is far faster to zero extend chars than to sign extend them */
633
634 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE)     \
635   if (GET_MODE_CLASS (MODE) == MODE_INT         \
636       && GET_MODE_SIZE (MODE) < 4)              \
637     {                                           \
638       if (MODE == QImode)                       \
639         UNSIGNEDP = 1;                          \
640       else if (MODE == HImode)                  \
641         UNSIGNEDP = TARGET_MMU_TRAPS != 0;      \
642       (MODE) = SImode;                          \
643     }
644
645 /* Define this macro if the promotion described by `PROMOTE_MODE'
646    should also be done for outgoing function arguments.  */
647 /* This is required to ensure that push insns always push a word.  */
648 #define PROMOTE_FUNCTION_ARGS
649
650 /* Define for XFmode extended real floating point support.
651    This will automatically cause REAL_ARITHMETIC to be defined.  */
652 /* For the ARM:
653    I think I have added all the code to make this work.  Unfortunately,
654    early releases of the floating point emulation code on RISCiX used a
655    different format for extended precision numbers.  On my RISCiX box there
656    is a bug somewhere which causes the machine to lock up when running enquire
657    with long doubles.  There is the additional aspect that Norcroft C
658    treats long doubles as doubles and we ought to remain compatible.
659    Perhaps someone with an FPA coprocessor and not running RISCiX would like
660    to try this someday. */
661 /* #define LONG_DOUBLE_TYPE_SIZE 96 */
662
663 /* Disable XFmode patterns in md file */
664 #define ENABLE_XF_PATTERNS 0
665
666 /* Define if you don't want extended real, but do want to use the
667    software floating point emulator for REAL_ARITHMETIC and
668    decimal <-> binary conversion. */
669 /* See comment above */
670 #define REAL_ARITHMETIC
671
672 /* Define this if most significant bit is lowest numbered
673    in instructions that operate on numbered bit-fields.  */
674 #define BITS_BIG_ENDIAN  0
675
676 /* Define this if most significant byte of a word is the lowest numbered.  
677    Most ARM processors are run in little endian mode, so that is the default.
678    If you want to have it run-time selectable, change the definition in a
679    cover file to be TARGET_BIG_ENDIAN.  */
680 #define BYTES_BIG_ENDIAN  (TARGET_BIG_END != 0)
681
682 /* Define this if most significant word of a multiword number is the lowest
683    numbered.
684    This is always false, even when in big-endian mode.  */
685 #define WORDS_BIG_ENDIAN  (BYTES_BIG_ENDIAN && ! TARGET_LITTLE_WORDS)
686
687 /* LIBGCC2_WORDS_BIG_ENDIAN has to be a constant, so we define this based
688    on processor pre-defineds when compiling libgcc2.c.  */
689 #if defined(__ARMEB__) && !defined(__ARMWEL__)
690 #define LIBGCC2_WORDS_BIG_ENDIAN 1
691 #else
692 #define LIBGCC2_WORDS_BIG_ENDIAN 0
693 #endif
694
695 /* Define this if most significant word of doubles is the lowest numbered.
696    This is always true, even when in little-endian mode.  */
697 #define FLOAT_WORDS_BIG_ENDIAN 1
698
699 #define UNITS_PER_WORD  4
700
701 #define POINTER_SIZE  32
702
703 #define PARM_BOUNDARY   32
704
705 #define STACK_BOUNDARY  32
706
707 #define FUNCTION_BOUNDARY  32
708
709 /* The lowest bit is used to indicate Thumb-mode functions, so the
710    vbit must go into the delta field of pointers to member
711    functions.  */
712 #define TARGET_PTRMEMFUNC_VBIT_LOCATION ptrmemfunc_vbit_in_delta
713
714 #define EMPTY_FIELD_BOUNDARY  32
715
716 #define BIGGEST_ALIGNMENT  32
717
718 /* Make strings word-aligned so strcpy from constants will be faster.  */
719 #define CONSTANT_ALIGNMENT_FACTOR (TARGET_THUMB || ! arm_is_xscale ? 1 : 2)
720     
721 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                          \
722   ((TREE_CODE (EXP) == STRING_CST                               \
723     && (ALIGN) < BITS_PER_WORD * CONSTANT_ALIGNMENT_FACTOR)     \
724    ? BITS_PER_WORD * CONSTANT_ALIGNMENT_FACTOR : (ALIGN))
725
726 /* Setting STRUCTURE_SIZE_BOUNDARY to 32 produces more efficient code, but the
727    value set in previous versions of this toolchain was 8, which produces more
728    compact structures.  The command line option -mstructure_size_boundary=<n>
729    can be used to change this value.  For compatibility with the ARM SDK
730    however the value should be left at 32.  ARM SDT Reference Manual (ARM DUI
731    0020D) page 2-20 says "Structures are aligned on word boundaries".  */
732 #define STRUCTURE_SIZE_BOUNDARY arm_structure_size_boundary
733 extern int arm_structure_size_boundary;
734
735 /* This is the value used to initialise arm_structure_size_boundary.  If a
736    particular arm target wants to change the default value it should change
737    the definition of this macro, not STRUCTRUE_SIZE_BOUNDARY.  See netbsd.h
738    for an example of this.  */
739 #ifndef DEFAULT_STRUCTURE_SIZE_BOUNDARY
740 #define DEFAULT_STRUCTURE_SIZE_BOUNDARY 32
741 #endif
742
743 /* Used when parsing command line option -mstructure_size_boundary.  */
744 extern const char * structure_size_string;
745
746 /* Non-zero if move instructions will actually fail to work
747    when given unaligned data.  */
748 #define STRICT_ALIGNMENT 1
749
750 #define TARGET_FLOAT_FORMAT IEEE_FLOAT_FORMAT
751
752 \f
753 /* Standard register usage.  */
754
755 /* Register allocation in ARM Procedure Call Standard (as used on RISCiX):
756    (S - saved over call).
757
758         r0         *    argument word/integer result
759         r1-r3           argument word
760
761         r4-r8        S  register variable
762         r9           S  (rfp) register variable (real frame pointer)
763         
764         r10        F S  (sl) stack limit (used by -mapcs-stack-check)
765         r11        F S  (fp) argument pointer
766         r12             (ip) temp workspace
767         r13        F S  (sp) lower end of current stack frame
768         r14             (lr) link address/workspace
769         r15        F    (pc) program counter
770
771         f0              floating point result
772         f1-f3           floating point scratch
773
774         f4-f7        S  floating point variable
775
776         cc              This is NOT a real register, but is used internally
777                         to represent things that use or set the condition
778                         codes.
779         sfp             This isn't either.  It is used during rtl generation
780                         since the offset between the frame pointer and the
781                         auto's isn't known until after register allocation.
782         afp             Nor this, we only need this because of non-local
783                         goto.  Without it fp appears to be used and the
784                         elimination code won't get rid of sfp.  It tracks
785                         fp exactly at all times.
786
787    *: See CONDITIONAL_REGISTER_USAGE  */
788
789 /* The stack backtrace structure is as follows:
790   fp points to here:  |  save code pointer  |      [fp]
791                       |  return link value  |      [fp, #-4]
792                       |  return sp value    |      [fp, #-8]
793                       |  return fp value    |      [fp, #-12]
794                      [|  saved r10 value    |]
795                      [|  saved r9 value     |]
796                      [|  saved r8 value     |]
797                      [|  saved r7 value     |]
798                      [|  saved r6 value     |]
799                      [|  saved r5 value     |]
800                      [|  saved r4 value     |]
801                      [|  saved r3 value     |]
802                      [|  saved r2 value     |]
803                      [|  saved r1 value     |]
804                      [|  saved r0 value     |]
805                      [|  saved f7 value     |]     three words
806                      [|  saved f6 value     |]     three words
807                      [|  saved f5 value     |]     three words
808                      [|  saved f4 value     |]     three words
809   r0-r3 are not normally saved in a C function.  */
810
811 /* 1 for registers that have pervasive standard uses
812    and are not available for the register allocator.  */
813 #define FIXED_REGISTERS  \
814 {                        \
815   0,0,0,0,0,0,0,0,       \
816   0,0,0,0,0,1,0,1,       \
817   0,0,0,0,0,0,0,0,       \
818   1,1,1                  \
819 }
820
821 /* 1 for registers not available across function calls.
822    These must include the FIXED_REGISTERS and also any
823    registers that can be used without being saved.
824    The latter must include the registers where values are returned
825    and the register where structure-value addresses are passed.
826    Aside from that, you can include as many other registers as you like.
827    The CC is not preserved over function calls on the ARM 6, so it is 
828    easier to assume this for all.  SFP is preserved, since FP is. */
829 #define CALL_USED_REGISTERS  \
830 {                            \
831   1,1,1,1,0,0,0,0,           \
832   0,0,0,0,1,1,1,1,           \
833   1,1,1,1,0,0,0,0,           \
834   1,1,1                      \
835 }
836
837 #ifndef SUBTARGET_CONDITIONAL_REGISTER_USAGE
838 #define SUBTARGET_CONDITIONAL_REGISTER_USAGE
839 #endif
840
841 #define CONDITIONAL_REGISTER_USAGE                              \
842 {                                                               \
843   int regno;                                                    \
844                                                                 \
845   if (TARGET_SOFT_FLOAT || TARGET_THUMB)                        \
846     {                                                           \
847       for (regno = FIRST_ARM_FP_REGNUM;                         \
848            regno <= LAST_ARM_FP_REGNUM; ++regno)                \
849         fixed_regs[regno] = call_used_regs[regno] = 1;          \
850     }                                                           \
851   if (flag_pic)                                                 \
852     {                                                           \
853       fixed_regs[PIC_OFFSET_TABLE_REGNUM] = 1;                  \
854       call_used_regs[PIC_OFFSET_TABLE_REGNUM] = 1;              \
855     }                                                           \
856   else if (TARGET_APCS_STACK)                                   \
857     {                                                           \
858       fixed_regs[10]     = 1;                                   \
859       call_used_regs[10] = 1;                                   \
860     }                                                           \
861   if (TARGET_APCS_FRAME)                                        \
862     {                                                           \
863       fixed_regs[ARM_HARD_FRAME_POINTER_REGNUM] = 1;            \
864       call_used_regs[ARM_HARD_FRAME_POINTER_REGNUM] = 1;        \
865     }                                                           \
866   SUBTARGET_CONDITIONAL_REGISTER_USAGE                          \
867 }
868     
869 /* These are a couple of extensions to the formats accecpted
870    by asm_fprintf:
871      %@ prints out ASM_COMMENT_START
872      %r prints out REGISTER_PREFIX reg_names[arg]  */
873 #define ASM_FPRINTF_EXTENSIONS(FILE, ARGS, P)           \
874   case '@':                                             \
875     fputs (ASM_COMMENT_START, FILE);                    \
876     break;                                              \
877                                                         \
878   case 'r':                                             \
879     fputs (REGISTER_PREFIX, FILE);                      \
880     fputs (reg_names [va_arg (ARGS, int)], FILE);       \
881     break;
882
883 /* Round X up to the nearest word.  */
884 #define ROUND_UP(X) (((X) + 3) & ~3)
885
886 /* Convert fron bytes to ints.  */
887 #define NUM_INTS(X) (((X) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
888
889 /* The number of (integer) registers required to hold a quantity of type MODE.  */
890 #define NUM_REGS(MODE)                          \
891   NUM_INTS (GET_MODE_SIZE (MODE))
892
893 /* The number of (integer) registers required to hold a quantity of TYPE MODE.  */
894 #define NUM_REGS2(MODE, TYPE)                   \
895   NUM_INTS ((MODE) == BLKmode ?                 \
896   int_size_in_bytes (TYPE) : GET_MODE_SIZE (MODE))
897
898 /* The number of (integer) argument register available.  */
899 #define NUM_ARG_REGS            4
900
901 /* Return the regiser number of the N'th (integer) argument.  */
902 #define ARG_REGISTER(N)         (N - 1)
903
904 #if 0 /* FIXME: The ARM backend has special code to handle structure
905          returns, and will reserve its own hidden first argument.  So
906          if this macro is enabled a *second* hidden argument will be
907          reserved, which will break binary compatibility with old
908          toolchains and also thunk handling.  One day this should be
909          fixed.  */
910 /* RTX for structure returns.  NULL means use a hidden first argument.  */
911 #define STRUCT_VALUE            0
912 #else
913 /* Register in which address to store a structure value
914    is passed to a function.  */
915 #define STRUCT_VALUE_REGNUM     ARG_REGISTER (1)
916 #endif
917
918 /* Specify the registers used for certain standard purposes.
919    The values of these macros are register numbers.  */
920
921 /* The number of the last argument register.  */
922 #define LAST_ARG_REGNUM         ARG_REGISTER (NUM_ARG_REGS)
923
924 /* The number of the last "lo" register (thumb).  */
925 #define LAST_LO_REGNUM          7
926
927 /* The register that holds the return address in exception handlers.  */
928 #define EXCEPTION_LR_REGNUM     2
929
930 /* The native (Norcroft) Pascal compiler for the ARM passes the static chain
931    as an invisible last argument (possible since varargs don't exist in
932    Pascal), so the following is not true.  */
933 #define STATIC_CHAIN_REGNUM     (TARGET_ARM ? 12 : 9)
934
935 /* Define this to be where the real frame pointer is if it is not possible to
936    work out the offset between the frame pointer and the automatic variables
937    until after register allocation has taken place.  FRAME_POINTER_REGNUM
938    should point to a special register that we will make sure is eliminated.
939
940    For the Thumb we have another problem.  The TPCS defines the frame pointer
941    as r11, and GCC belives that it is always possible to use the frame pointer
942    as base register for addressing purposes.  (See comments in
943    find_reloads_address()).  But - the Thumb does not allow high registers,
944    including r11, to be used as base address registers.  Hence our problem.
945
946    The solution used here, and in the old thumb port is to use r7 instead of
947    r11 as the hard frame pointer and to have special code to generate
948    backtrace structures on the stack (if required to do so via a command line
949    option) using r11.  This is the only 'user visable' use of r11 as a frame
950    pointer.  */
951 #define ARM_HARD_FRAME_POINTER_REGNUM   11
952 #define THUMB_HARD_FRAME_POINTER_REGNUM  7
953
954 #define HARD_FRAME_POINTER_REGNUM               \
955   (TARGET_ARM                                   \
956    ? ARM_HARD_FRAME_POINTER_REGNUM              \
957    : THUMB_HARD_FRAME_POINTER_REGNUM)
958
959 #define FP_REGNUM                       HARD_FRAME_POINTER_REGNUM
960
961 /* Register to use for pushing function arguments.  */
962 #define STACK_POINTER_REGNUM    SP_REGNUM
963
964 /* ARM floating pointer registers.  */
965 #define FIRST_ARM_FP_REGNUM     16
966 #define LAST_ARM_FP_REGNUM      23
967
968 /* Base register for access to local variables of the function.  */
969 #define FRAME_POINTER_REGNUM    25
970
971 /* Base register for access to arguments of the function.  */
972 #define ARG_POINTER_REGNUM      26
973
974 /* The number of hard registers is 16 ARM + 8 FPU + 1 CC + 1 SFP.  */
975 #define FIRST_PSEUDO_REGISTER   27
976
977 /* Value should be nonzero if functions must have frame pointers.
978    Zero means the frame pointer need not be set up (and parms may be accessed
979    via the stack pointer) in functions that seem suitable.  
980    If we have to have a frame pointer we might as well make use of it.
981    APCS says that the frame pointer does not need to be pushed in leaf
982    functions, or simple tail call functions.  */
983 #define FRAME_POINTER_REQUIRED                                  \
984   (current_function_has_nonlocal_label                          \
985    || (TARGET_ARM && TARGET_APCS_FRAME && ! leaf_function_p ()))
986
987 /* Return number of consecutive hard regs needed starting at reg REGNO
988    to hold something of mode MODE.
989    This is ordinarily the length in words of a value of mode MODE
990    but can be less for certain modes in special long registers.
991
992    On the ARM regs are UNITS_PER_WORD bits wide; FPU regs can hold any FP
993    mode.  */
994 #define HARD_REGNO_NREGS(REGNO, MODE)   \
995   ((TARGET_ARM                          \
996     && REGNO >= FIRST_ARM_FP_REGNUM     \
997     && REGNO != FRAME_POINTER_REGNUM    \
998     && REGNO != ARG_POINTER_REGNUM)     \
999    ? 1 : NUM_REGS (MODE))
1000
1001 /* Return true if REGNO is suitable for holding a quantity of type MODE.  */
1002 #define HARD_REGNO_MODE_OK(REGNO, MODE)                                 \
1003   arm_hard_regno_mode_ok ((REGNO), (MODE))
1004
1005 /* Value is 1 if it is a good idea to tie two pseudo registers
1006    when one has mode MODE1 and one has mode MODE2.
1007    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1008    for any hard reg, then this must be 0 for correct output.  */
1009 #define MODES_TIEABLE_P(MODE1, MODE2)  \
1010   (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2))
1011
1012 /* The order in which register should be allocated.  It is good to use ip
1013    since no saving is required (though calls clobber it) and it never contains
1014    function parameters.  It is quite good to use lr since other calls may
1015    clobber it anyway.  Allocate r0 through r3 in reverse order since r3 is 
1016    least likely to contain a function parameter; in addition results are
1017    returned in r0.  */
1018 #define REG_ALLOC_ORDER             \
1019 {                                   \
1020      3,  2,  1,  0, 12, 14,  4,  5, \
1021      6,  7,  8, 10,  9, 11, 13, 15, \
1022     16, 17, 18, 19, 20, 21, 22, 23, \
1023     24, 25, 26                      \
1024 }
1025
1026 /* Interrupt functions can only use registers that have already been
1027    saved by the prologue, even if they would normally be
1028    call-clobbered.  */
1029 #define HARD_REGNO_RENAME_OK(SRC, DST)                                  \
1030         (! IS_INTERRUPT (cfun->machine->func_type) ||                   \
1031                 regs_ever_live[DST])
1032 \f
1033 /* Register and constant classes.  */
1034
1035 /* Register classes: used to be simple, just all ARM regs or all FPU regs
1036    Now that the Thumb is involved it has become more complicated.  */
1037 enum reg_class
1038 {
1039   NO_REGS,
1040   FPU_REGS,
1041   LO_REGS,
1042   STACK_REG,
1043   BASE_REGS,
1044   HI_REGS,
1045   CC_REG,
1046   GENERAL_REGS,
1047   ALL_REGS,
1048   LIM_REG_CLASSES
1049 };
1050
1051 #define N_REG_CLASSES  (int) LIM_REG_CLASSES
1052
1053 /* Give names of register classes as strings for dump file.   */
1054 #define REG_CLASS_NAMES  \
1055 {                       \
1056   "NO_REGS",            \
1057   "FPU_REGS",           \
1058   "LO_REGS",            \
1059   "STACK_REG",          \
1060   "BASE_REGS",          \
1061   "HI_REGS",            \
1062   "CC_REG",             \
1063   "GENERAL_REGS",       \
1064   "ALL_REGS",           \
1065 }
1066
1067 /* Define which registers fit in which classes.
1068    This is an initializer for a vector of HARD_REG_SET
1069    of length N_REG_CLASSES.  */
1070 #define REG_CLASS_CONTENTS              \
1071 {                                       \
1072   { 0x0000000 }, /* NO_REGS  */         \
1073   { 0x0FF0000 }, /* FPU_REGS */         \
1074   { 0x00000FF }, /* LO_REGS */          \
1075   { 0x0002000 }, /* STACK_REG */        \
1076   { 0x00020FF }, /* BASE_REGS */        \
1077   { 0x000FF00 }, /* HI_REGS */          \
1078   { 0x1000000 }, /* CC_REG */           \
1079   { 0x200FFFF }, /* GENERAL_REGS */     \
1080   { 0x2FFFFFF }  /* ALL_REGS */         \
1081 }
1082
1083 /* The same information, inverted:
1084    Return the class number of the smallest class containing
1085    reg number REGNO.  This could be a conditional expression
1086    or could index an array.  */
1087 #define REGNO_REG_CLASS(REGNO)  arm_regno_class (REGNO)
1088
1089 /* The class value for index registers, and the one for base regs.  */
1090 #define INDEX_REG_CLASS  (TARGET_THUMB ? LO_REGS : GENERAL_REGS)
1091 #define BASE_REG_CLASS   (TARGET_THUMB ? BASE_REGS : GENERAL_REGS)
1092
1093 /* For the Thumb the high registers cannot be used as base
1094    registers when addressing quanitities in QI or HI mode.  */
1095 #define MODE_BASE_REG_CLASS(MODE)                                       \
1096     (TARGET_ARM ? BASE_REGS :                                           \
1097      (((MODE) == QImode || (MODE) == HImode || (MODE) == VOIDmode)      \
1098      ? LO_REGS : BASE_REGS))
1099
1100 /* When SMALL_REGISTER_CLASSES is nonzero, the compiler allows
1101    registers explicitly used in the rtl to be used as spill registers
1102    but prevents the compiler from extending the lifetime of these
1103    registers. */
1104 #define SMALL_REGISTER_CLASSES   TARGET_THUMB
1105
1106 /* Get reg_class from a letter such as appears in the machine description.
1107    We only need constraint `f' for FPU_REGS (`r' == GENERAL_REGS) for the
1108    ARM, but several more letters for the Thumb.  */
1109 #define REG_CLASS_FROM_LETTER(C)        \
1110   (  (C) == 'f' ? FPU_REGS              \
1111    : (C) == 'l' ? (TARGET_ARM ? GENERAL_REGS : LO_REGS) \
1112    : TARGET_ARM ? NO_REGS               \
1113    : (C) == 'h' ? HI_REGS               \
1114    : (C) == 'b' ? BASE_REGS             \
1115    : (C) == 'k' ? STACK_REG             \
1116    : (C) == 'c' ? CC_REG                \
1117    : NO_REGS)
1118
1119 /* The letters I, J, K, L and M in a register constraint string
1120    can be used to stand for particular ranges of immediate operands.
1121    This macro defines what the ranges are.
1122    C is the letter, and VALUE is a constant value.
1123    Return 1 if VALUE is in the range specified by C.
1124         I: immediate arithmetic operand (i.e. 8 bits shifted as required).
1125         J: valid indexing constants.  
1126         K: ~value ok in rhs argument of data operand.
1127         L: -value ok in rhs argument of data operand. 
1128         M: 0..32, or a power of 2  (for shifts, or mult done by shift).  */
1129 #define CONST_OK_FOR_ARM_LETTER(VALUE, C)               \
1130   ((C) == 'I' ? const_ok_for_arm (VALUE) :              \
1131    (C) == 'J' ? ((VALUE) < 4096 && (VALUE) > -4096) :   \
1132    (C) == 'K' ? (const_ok_for_arm (~(VALUE))) :         \
1133    (C) == 'L' ? (const_ok_for_arm (-(VALUE))) :         \
1134    (C) == 'M' ? (((VALUE >= 0 && VALUE <= 32))          \
1135                  || (((VALUE) & ((VALUE) - 1)) == 0))   \
1136    : 0)
1137
1138 #define CONST_OK_FOR_THUMB_LETTER(VAL, C)               \
1139   ((C) == 'I' ? (unsigned HOST_WIDE_INT) (VAL) < 256 :  \
1140    (C) == 'J' ? (VAL) > -256 && (VAL) < 0 :             \
1141    (C) == 'K' ? thumb_shiftable_const (VAL) :           \
1142    (C) == 'L' ? (VAL) > -8 && (VAL) < 8 :               \
1143    (C) == 'M' ? ((unsigned HOST_WIDE_INT) (VAL) < 1024  \
1144                    && ((VAL) & 3) == 0) :               \
1145    (C) == 'N' ? ((unsigned HOST_WIDE_INT) (VAL) < 32) : \
1146    (C) == 'O' ? ((VAL) >= -508 && (VAL) <= 508)         \
1147    : 0)
1148
1149 #define CONST_OK_FOR_LETTER_P(VALUE, C)                                 \
1150   (TARGET_ARM ?                                                         \
1151    CONST_OK_FOR_ARM_LETTER (VALUE, C) : CONST_OK_FOR_THUMB_LETTER (VALUE, C))
1152      
1153 /* Constant letter 'G' for the FPU immediate constants. 
1154    'H' means the same constant negated.  */
1155 #define CONST_DOUBLE_OK_FOR_ARM_LETTER(X, C)                    \
1156     ((C) == 'G' ? const_double_rtx_ok_for_fpu (X) :             \
1157      (C) == 'H' ? neg_const_double_rtx_ok_for_fpu (X) : 0)
1158
1159 #define CONST_DOUBLE_OK_FOR_LETTER_P(X, C)                      \
1160   (TARGET_ARM ?                                                 \
1161    CONST_DOUBLE_OK_FOR_ARM_LETTER (X, C) : 0)
1162
1163 /* For the ARM, `Q' means that this is a memory operand that is just
1164    an offset from a register.  
1165    `S' means any symbol that has the SYMBOL_REF_FLAG set or a CONSTANT_POOL
1166    address.  This means that the symbol is in the text segment and can be
1167    accessed without using a load. */
1168
1169 #define EXTRA_CONSTRAINT_ARM(OP, C)                                         \
1170   ((C) == 'Q' ? GET_CODE (OP) == MEM && GET_CODE (XEXP (OP, 0)) == REG :    \
1171    (C) == 'R' ? (GET_CODE (OP) == MEM                                       \
1172                  && GET_CODE (XEXP (OP, 0)) == SYMBOL_REF                   \
1173                  && CONSTANT_POOL_ADDRESS_P (XEXP (OP, 0))) :               \
1174    (C) == 'S' ? (optimize > 0 && CONSTANT_ADDRESS_P (OP))                   \
1175    : 0)
1176
1177 #define EXTRA_CONSTRAINT_THUMB(X, C)                                    \
1178   ((C) == 'Q' ? (GET_CODE (X) == MEM                                    \
1179                  && GET_CODE (XEXP (X, 0)) == LABEL_REF) : 0)
1180
1181 #define EXTRA_CONSTRAINT(X, C)                                          \
1182   (TARGET_ARM ?                                                         \
1183    EXTRA_CONSTRAINT_ARM (X, C) : EXTRA_CONSTRAINT_THUMB (X, C))
1184
1185 /* Given an rtx X being reloaded into a reg required to be
1186    in class CLASS, return the class of reg to actually use.
1187    In general this is just CLASS, but for the Thumb we prefer
1188    a LO_REGS class or a subset.  */
1189 #define PREFERRED_RELOAD_CLASS(X, CLASS)        \
1190   (TARGET_ARM ? (CLASS) :                       \
1191    ((CLASS) == BASE_REGS ? (CLASS) : LO_REGS))
1192
1193 /* Must leave BASE_REGS reloads alone */
1194 #define THUMB_SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, X)              \
1195   ((CLASS) != LO_REGS && (CLASS) != BASE_REGS                           \
1196    ? ((true_regnum (X) == -1 ? LO_REGS                                  \
1197        : (true_regnum (X) + HARD_REGNO_NREGS (0, MODE) > 8) ? LO_REGS   \
1198        : NO_REGS))                                                      \
1199    : NO_REGS)
1200
1201 #define THUMB_SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, X)             \
1202   ((CLASS) != LO_REGS                                                   \
1203    ? ((true_regnum (X) == -1 ? LO_REGS                                  \
1204        : (true_regnum (X) + HARD_REGNO_NREGS (0, MODE) > 8) ? LO_REGS   \
1205        : NO_REGS))                                                      \
1206    : NO_REGS)
1207
1208 /* Return the register class of a scratch register needed to copy IN into
1209    or out of a register in CLASS in MODE.  If it can be done directly,
1210    NO_REGS is returned.  */
1211 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, X)           \
1212   (TARGET_ARM ?                                                 \
1213    (((MODE) == HImode && ! arm_arch4 && true_regnum (X) == -1)  \
1214     ? GENERAL_REGS : NO_REGS)                                   \
1215    : THUMB_SECONDARY_OUTPUT_RELOAD_CLASS (CLASS, MODE, X))
1216    
1217 /* If we need to load shorts byte-at-a-time, then we need a scratch. */
1218 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, X)            \
1219   (TARGET_ARM ?                                                 \
1220    (((MODE) == HImode && ! arm_arch4 && TARGET_MMU_TRAPS        \
1221      && (GET_CODE (X) == MEM                                    \
1222          || ((GET_CODE (X) == REG || GET_CODE (X) == SUBREG)    \
1223              && true_regnum (X) == -1)))                        \
1224     ? GENERAL_REGS : NO_REGS)                                   \
1225    : THUMB_SECONDARY_INPUT_RELOAD_CLASS (CLASS, MODE, X))
1226
1227 /* Try a machine-dependent way of reloading an illegitimate address
1228    operand.  If we find one, push the reload and jump to WIN.  This
1229    macro is used in only one place: `find_reloads_address' in reload.c.
1230
1231    For the ARM, we wish to handle large displacements off a base
1232    register by splitting the addend across a MOV and the mem insn.
1233    This can cut the number of reloads needed.  */
1234 #define ARM_LEGITIMIZE_RELOAD_ADDRESS(X, MODE, OPNUM, TYPE, IND, WIN)      \
1235   do                                                                       \
1236     {                                                                      \
1237       if (GET_CODE (X) == PLUS                                             \
1238           && GET_CODE (XEXP (X, 0)) == REG                                 \
1239           && REGNO (XEXP (X, 0)) < FIRST_PSEUDO_REGISTER                   \
1240           && REG_MODE_OK_FOR_BASE_P (XEXP (X, 0), MODE)                    \
1241           && GET_CODE (XEXP (X, 1)) == CONST_INT)                          \
1242         {                                                                  \
1243           HOST_WIDE_INT val = INTVAL (XEXP (X, 1));                        \
1244           HOST_WIDE_INT low, high;                                         \
1245                                                                            \
1246           if (MODE == DImode || (TARGET_SOFT_FLOAT && MODE == DFmode))     \
1247             low = ((val & 0xf) ^ 0x8) - 0x8;                               \
1248           else if (MODE == SImode                                          \
1249                    || (MODE == SFmode && TARGET_SOFT_FLOAT)                \
1250                    || ((MODE == HImode || MODE == QImode) && ! arm_arch4)) \
1251             /* Need to be careful, -4096 is not a valid offset.  */        \
1252             low = val >= 0 ? (val & 0xfff) : -((-val) & 0xfff);            \
1253           else if ((MODE == HImode || MODE == QImode) && arm_arch4)        \
1254             /* Need to be careful, -256 is not a valid offset.  */         \
1255             low = val >= 0 ? (val & 0xff) : -((-val) & 0xff);              \
1256           else if (GET_MODE_CLASS (MODE) == MODE_FLOAT                     \
1257                    && TARGET_HARD_FLOAT)                                   \
1258             /* Need to be careful, -1024 is not a valid offset.  */        \
1259             low = val >= 0 ? (val & 0x3ff) : -((-val) & 0x3ff);            \
1260           else                                                             \
1261             break;                                                         \
1262                                                                            \
1263           high = ((((val - low) & (unsigned HOST_WIDE_INT) 0xffffffff)     \
1264                    ^ (unsigned HOST_WIDE_INT) 0x80000000)                  \
1265                   - (unsigned HOST_WIDE_INT) 0x80000000);                  \
1266           /* Check for overflow or zero */                                 \
1267           if (low == 0 || high == 0 || (high + low != val))                \
1268             break;                                                         \
1269                                                                            \
1270           /* Reload the high part into a base reg; leave the low part      \
1271              in the mem.  */                                               \
1272           X = gen_rtx_PLUS (GET_MODE (X),                                  \
1273                             gen_rtx_PLUS (GET_MODE (X), XEXP (X, 0),       \
1274                                           GEN_INT (high)),                 \
1275                             GEN_INT (low));                                \
1276           push_reload (XEXP (X, 0), NULL_RTX, &XEXP (X, 0), NULL,          \
1277                        MODE_BASE_REG_CLASS (MODE), GET_MODE (X),           \
1278                        VOIDmode, 0, 0, OPNUM, TYPE);                       \
1279           goto WIN;                                                        \
1280         }                                                                  \
1281     }                                                                      \
1282   while (0)
1283
1284 /* ??? If an HImode FP+large_offset address is converted to an HImode
1285    SP+large_offset address, then reload won't know how to fix it.  It sees
1286    only that SP isn't valid for HImode, and so reloads the SP into an index
1287    register, but the resulting address is still invalid because the offset
1288    is too big.  We fix it here instead by reloading the entire address.  */
1289 /* We could probably achieve better results by defining PROMOTE_MODE to help
1290    cope with the variances between the Thumb's signed and unsigned byte and
1291    halfword load instructions.  */
1292 #define THUMB_LEGITIMIZE_RELOAD_ADDRESS(X, MODE, OPNUM, TYPE, IND_LEVELS, WIN)  \
1293 {                                                                       \
1294   if (GET_CODE (X) == PLUS                                              \
1295       && GET_MODE_SIZE (MODE) < 4                                       \
1296       && GET_CODE (XEXP (X, 0)) == REG                                  \
1297       && XEXP (X, 0) == stack_pointer_rtx                               \
1298       && GET_CODE (XEXP (X, 1)) == CONST_INT                            \
1299       && ! THUMB_LEGITIMATE_OFFSET (MODE, INTVAL (XEXP (X, 1))))        \
1300     {                                                                   \
1301       rtx orig_X = X;                                                   \
1302       X = copy_rtx (X);                                                 \
1303       push_reload (orig_X, NULL_RTX, &X, NULL,                          \
1304                    MODE_BASE_REG_CLASS (MODE),                          \
1305                    Pmode, VOIDmode, 0, 0, OPNUM, TYPE);                 \
1306       goto WIN;                                                         \
1307     }                                                                   \
1308 }
1309
1310 #define LEGITIMIZE_RELOAD_ADDRESS(X, MODE, OPNUM, TYPE, IND_LEVELS, WIN)   \
1311   if (TARGET_ARM)                                                          \
1312     ARM_LEGITIMIZE_RELOAD_ADDRESS (X, MODE, OPNUM, TYPE, IND_LEVELS, WIN); \
1313   else                                                                     \
1314     THUMB_LEGITIMIZE_RELOAD_ADDRESS (X, MODE, OPNUM, TYPE, IND_LEVELS, WIN)
1315   
1316 /* Return the maximum number of consecutive registers
1317    needed to represent mode MODE in a register of class CLASS.
1318    ARM regs are UNITS_PER_WORD bits while FPU regs can hold any FP mode */
1319 #define CLASS_MAX_NREGS(CLASS, MODE)  \
1320   ((CLASS) == FPU_REGS ? 1 : NUM_REGS (MODE))
1321
1322 /* Moves between FPU_REGS and GENERAL_REGS are two memory insns.  */
1323 #define REGISTER_MOVE_COST(MODE, FROM, TO)              \
1324   (TARGET_ARM ?                                         \
1325    ((FROM) == FPU_REGS && (TO) != FPU_REGS ? 20 :       \
1326     (FROM) != FPU_REGS && (TO) == FPU_REGS ? 20 : 2)    \
1327    :                                                    \
1328    ((FROM) == HI_REGS || (TO) == HI_REGS) ? 4 : 2)
1329 \f
1330 /* Stack layout; function entry, exit and calling.  */
1331
1332 /* Define this if pushing a word on the stack
1333    makes the stack pointer a smaller address.  */
1334 #define STACK_GROWS_DOWNWARD  1
1335
1336 /* Define this if the nominal address of the stack frame
1337    is at the high-address end of the local variables;
1338    that is, each additional local variable allocated
1339    goes at a more negative offset in the frame.  */
1340 #define FRAME_GROWS_DOWNWARD 1
1341
1342 /* Offset within stack frame to start allocating local variables at.
1343    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1344    first local allocated.  Otherwise, it is the offset to the BEGINNING
1345    of the first local allocated.  */
1346 #define STARTING_FRAME_OFFSET  0
1347
1348 /* If we generate an insn to push BYTES bytes,
1349    this says how many the stack pointer really advances by.  */
1350 /* The push insns do not do this rounding implicitly.
1351    So don't define this. */
1352 /* #define PUSH_ROUNDING(NPUSHED)  ROUND_UP (NPUSHED) */
1353
1354 /* Define this if the maximum size of all the outgoing args is to be
1355    accumulated and pushed during the prologue.  The amount can be
1356    found in the variable current_function_outgoing_args_size.  */
1357 #define ACCUMULATE_OUTGOING_ARGS 1
1358
1359 /* Offset of first parameter from the argument pointer register value.  */
1360 #define FIRST_PARM_OFFSET(FNDECL)  (TARGET_ARM ? 4 : 0)
1361
1362 /* Value is the number of byte of arguments automatically
1363    popped when returning from a subroutine call.
1364    FUNDECL is the declaration node of the function (as a tree),
1365    FUNTYPE is the data type of the function (as a tree),
1366    or for a library call it is an identifier node for the subroutine name.
1367    SIZE is the number of bytes of arguments passed on the stack.
1368
1369    On the ARM, the caller does not pop any of its arguments that were passed
1370    on the stack.  */
1371 #define RETURN_POPS_ARGS(FUNDECL, FUNTYPE, SIZE)  0
1372
1373 /* Define how to find the value returned by a library function
1374    assuming the value has mode MODE.  */
1375 #define LIBCALL_VALUE(MODE)  \
1376   (TARGET_ARM && TARGET_HARD_FLOAT && GET_MODE_CLASS (MODE) == MODE_FLOAT \
1377    ? gen_rtx_REG (MODE, FIRST_ARM_FP_REGNUM) \
1378    : gen_rtx_REG (MODE, ARG_REGISTER (1)))
1379
1380 /* Define how to find the value returned by a function.
1381    VALTYPE is the data type of the value (as a tree).
1382    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1383    otherwise, FUNC is 0.  */
1384 #define FUNCTION_VALUE(VALTYPE, FUNC) \
1385   LIBCALL_VALUE (TYPE_MODE (VALTYPE))
1386
1387 /* 1 if N is a possible register number for a function value.
1388    On the ARM, only r0 and f0 can return results.  */
1389 #define FUNCTION_VALUE_REGNO_P(REGNO)  \
1390   ((REGNO) == ARG_REGISTER (1) \
1391    || (TARGET_ARM && ((REGNO) == FIRST_ARM_FP_REGNUM) && TARGET_HARD_FLOAT))
1392
1393 /* How large values are returned */
1394 /* A C expression which can inhibit the returning of certain function values
1395    in registers, based on the type of value. */
1396 #define RETURN_IN_MEMORY(TYPE) arm_return_in_memory (TYPE)
1397
1398 /* Define DEFAULT_PCC_STRUCT_RETURN to 1 if all structure and union return
1399    values must be in memory.  On the ARM, they need only do so if larger
1400    than a word, or if they contain elements offset from zero in the struct. */
1401 #define DEFAULT_PCC_STRUCT_RETURN 0
1402
1403 /* Flags for the call/call_value rtl operations set up by function_arg.  */
1404 #define CALL_NORMAL             0x00000000      /* No special processing.  */
1405 #define CALL_LONG               0x00000001      /* Always call indirect.  */
1406 #define CALL_SHORT              0x00000002      /* Never call indirect.  */
1407
1408 /* These bits describe the different types of function supported
1409    by the ARM backend.  They are exclusive.  ie a function cannot be both a
1410    normal function and an interworked function, for example.  Knowing the
1411    type of a function is important for determining its prologue and
1412    epilogue sequences.
1413    Note value 7 is currently unassigned.  Also note that the interrupt
1414    function types all have bit 2 set, so that they can be tested for easily.
1415    Note that 0 is deliberately chosen for ARM_FT_UNKNOWN so that when the
1416    machine_function structure is initialised (to zero) func_type will
1417    default to unknown.  This will force the first use of arm_current_func_type
1418    to call arm_compute_func_type.  */
1419 #define ARM_FT_UNKNOWN           0 /* Type has not yet been determined.  */
1420 #define ARM_FT_NORMAL            1 /* Your normal, straightforward function.  */
1421 #define ARM_FT_INTERWORKED       2 /* A function that supports interworking.  */
1422 #define ARM_FT_EXCEPTION_HANDLER 3 /* A C++ exception handler.  */
1423 #define ARM_FT_ISR               4 /* An interrupt service routine.  */
1424 #define ARM_FT_FIQ               5 /* A fast interrupt service routine.  */
1425 #define ARM_FT_EXCEPTION         6 /* An ARM exception handler (subcase of ISR).  */
1426
1427 #define ARM_FT_TYPE_MASK        ((1 << 3) - 1)
1428
1429 /* In addition functions can have several type modifiers,
1430    outlined by these bit masks:  */
1431 #define ARM_FT_INTERRUPT        (1 << 2) /* Note overlap with FT_ISR and above.  */
1432 #define ARM_FT_NAKED            (1 << 3) /* No prologue or epilogue.  */
1433 #define ARM_FT_VOLATILE         (1 << 4) /* Does not return.  */
1434 #define ARM_FT_NESTED           (1 << 5) /* Embedded inside another func. */
1435
1436 /* Some macros to test these flags.  */
1437 #define ARM_FUNC_TYPE(t)        (t & ARM_FT_TYPE_MASK)
1438 #define IS_INTERRUPT(t)         (t & ARM_FT_INTERRUPT)
1439 #define IS_VOLATILE(t)          (t & ARM_FT_VOLATILE)
1440 #define IS_NAKED(t)             (t & ARM_FT_NAKED)
1441 #define IS_NESTED(t)            (t & ARM_FT_NESTED)
1442
1443 /* A C structure for machine-specific, per-function data.
1444    This is added to the cfun structure.  */
1445 typedef struct machine_function
1446 {
1447   /* Additionsl stack adjustment in __builtin_eh_throw.  */
1448   struct rtx_def *eh_epilogue_sp_ofs;
1449   /* Records if LR has to be saved for far jumps.  */
1450   int far_jump_used;
1451   /* Records if ARG_POINTER was ever live.  */
1452   int arg_pointer_live;
1453   /* Records if the save of LR has been eliminated.  */
1454   int lr_save_eliminated;
1455   /* Records the type of the current function.  */
1456   unsigned long func_type;
1457   /* Record if the function has a variable argument list.  */
1458   int uses_anonymous_args;
1459 }
1460 machine_function;
1461
1462 /* A C type for declaring a variable that is used as the first argument of
1463    `FUNCTION_ARG' and other related values.  For some target machines, the
1464    type `int' suffices and can hold the number of bytes of argument so far.  */
1465 typedef struct
1466 {
1467   /* This is the number of registers of arguments scanned so far.  */
1468   int nregs;
1469   /* One of CALL_NORMAL, CALL_LONG or CALL_SHORT . */
1470   int call_cookie;
1471 } CUMULATIVE_ARGS;
1472
1473 /* Define where to put the arguments to a function.
1474    Value is zero to push the argument on the stack,
1475    or a hard register in which to store the argument.
1476
1477    MODE is the argument's machine mode.
1478    TYPE is the data type of the argument (as a tree).
1479     This is null for libcalls where that information may
1480     not be available.
1481    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1482     the preceding args and about the function being called.
1483    NAMED is nonzero if this argument is a named parameter
1484     (otherwise it is an extra parameter matching an ellipsis).
1485
1486    On the ARM, normally the first 16 bytes are passed in registers r0-r3; all
1487    other arguments are passed on the stack.  If (NAMED == 0) (which happens
1488    only in assign_parms, since SETUP_INCOMING_VARARGS is defined), say it is
1489    passed in the stack (function_prologue will indeed make it pass in the
1490    stack if necessary).  */
1491 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1492   arm_function_arg (&(CUM), (MODE), (TYPE), (NAMED))
1493
1494 /* For an arg passed partly in registers and partly in memory,
1495    this is the number of registers used.
1496    For args passed entirely in registers or entirely in memory, zero.  */
1497 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED)      \
1498   (    NUM_ARG_REGS > (CUM).nregs                               \
1499    && (NUM_ARG_REGS < ((CUM).nregs + NUM_REGS2 (MODE, TYPE)))   \
1500    ?   NUM_ARG_REGS - (CUM).nregs : 0)
1501
1502 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1503    for a call to a function whose data type is FNTYPE.
1504    For a library call, FNTYPE is 0.
1505    On the ARM, the offset starts at 0.  */
1506 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT) \
1507   arm_init_cumulative_args (&(CUM), (FNTYPE), (LIBNAME), (INDIRECT))
1508
1509 /* Update the data in CUM to advance over an argument
1510    of mode MODE and data type TYPE.
1511    (TYPE is null for libcalls where that information may not be available.)  */
1512 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
1513   (CUM).nregs += NUM_REGS2 (MODE, TYPE)
1514
1515 /* 1 if N is a possible register number for function argument passing.
1516    On the ARM, r0-r3 are used to pass args.  */
1517 #define FUNCTION_ARG_REGNO_P(REGNO)     (IN_RANGE ((REGNO), 0, 3))
1518
1519 \f
1520 /* Tail calling.  */
1521
1522 /* A C expression that evaluates to true if it is ok to perform a sibling
1523    call to DECL.  */
1524 #define FUNCTION_OK_FOR_SIBCALL(DECL) arm_function_ok_for_sibcall ((DECL))
1525
1526 /* Perform any actions needed for a function that is receiving a variable
1527    number of arguments.  CUM is as above.  MODE and TYPE are the mode and type
1528    of the current parameter.  PRETEND_SIZE is a variable that should be set to
1529    the amount of stack that must be pushed by the prolog to pretend that our
1530    caller pushed it.
1531
1532    Normally, this macro will push all remaining incoming registers on the
1533    stack and set PRETEND_SIZE to the length of the registers pushed.
1534
1535    On the ARM, PRETEND_SIZE is set in order to have the prologue push the last
1536    named arg and all anonymous args onto the stack.
1537    XXX I know the prologue shouldn't be pushing registers, but it is faster
1538    that way.  */
1539 #define SETUP_INCOMING_VARARGS(CUM, MODE, TYPE, PRETEND_SIZE, NO_RTL)   \
1540 {                                                                       \
1541   cfun->machine->uses_anonymous_args = 1;                               \
1542   if ((CUM).nregs < NUM_ARG_REGS)                                       \
1543     (PRETEND_SIZE) = (NUM_ARG_REGS - (CUM).nregs) * UNITS_PER_WORD;     \
1544 }
1545
1546 /* If your target environment doesn't prefix user functions with an
1547    underscore, you may wish to re-define this to prevent any conflicts.
1548    e.g. AOF may prefix mcount with an underscore.  */
1549 #ifndef ARM_MCOUNT_NAME
1550 #define ARM_MCOUNT_NAME "*mcount"
1551 #endif
1552
1553 /* Call the function profiler with a given profile label.  The Acorn
1554    compiler puts this BEFORE the prolog but gcc puts it afterwards.
1555    On the ARM the full profile code will look like:
1556         .data
1557         LP1
1558                 .word   0
1559         .text
1560                 mov     ip, lr
1561                 bl      mcount
1562                 .word   LP1
1563
1564    profile_function() in final.c outputs the .data section, FUNCTION_PROFILER
1565    will output the .text section.
1566
1567    The ``mov ip,lr'' seems like a good idea to stick with cc convention.
1568    ``prof'' doesn't seem to mind about this!  */
1569 #ifndef ARM_FUNCTION_PROFILER
1570 #define ARM_FUNCTION_PROFILER(STREAM, LABELNO)          \
1571 {                                                       \
1572   char temp[20];                                        \
1573   rtx sym;                                              \
1574                                                         \
1575   asm_fprintf (STREAM, "\tmov\t%r, %r\n\tbl\t",         \
1576            IP_REGNUM, LR_REGNUM);                       \
1577   assemble_name (STREAM, ARM_MCOUNT_NAME);              \
1578   fputc ('\n', STREAM);                                 \
1579   ASM_GENERATE_INTERNAL_LABEL (temp, "LP", LABELNO);    \
1580   sym = gen_rtx (SYMBOL_REF, Pmode, temp);              \
1581   assemble_aligned_integer (UNITS_PER_WORD, sym);       \
1582 }
1583 #endif
1584
1585 #ifndef THUMB_FUNCTION_PROFILER
1586 #define THUMB_FUNCTION_PROFILER(STREAM, LABELNO)        \
1587 {                                                       \
1588   fprintf (STREAM, "\tmov\tip, lr\n");                  \
1589   fprintf (STREAM, "\tbl\tmcount\n");                   \
1590   fprintf (STREAM, "\t.word\tLP%d\n", LABELNO);         \
1591 }
1592 #endif
1593
1594 #define FUNCTION_PROFILER(STREAM, LABELNO)              \
1595   if (TARGET_ARM)                                       \
1596     ARM_FUNCTION_PROFILER (STREAM, LABELNO)             \
1597   else                                                  \
1598     THUMB_FUNCTION_PROFILER (STREAM, LABELNO)
1599
1600 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1601    the stack pointer does not matter.  The value is tested only in
1602    functions that have frame pointers.
1603    No definition is equivalent to always zero.
1604
1605    On the ARM, the function epilogue recovers the stack pointer from the
1606    frame.  */
1607 #define EXIT_IGNORE_STACK 1
1608
1609 #define EPILOGUE_USES(REGNO) (reload_completed && (REGNO) == LR_REGNUM)
1610
1611 /* Determine if the epilogue should be output as RTL.
1612    You should override this if you define FUNCTION_EXTRA_EPILOGUE.  */
1613 #define USE_RETURN_INSN(ISCOND)                         \
1614   (TARGET_ARM ? use_return_insn (ISCOND) : 0)
1615
1616 /* Definitions for register eliminations.
1617
1618    This is an array of structures.  Each structure initializes one pair
1619    of eliminable registers.  The "from" register number is given first,
1620    followed by "to".  Eliminations of the same "from" register are listed
1621    in order of preference.
1622
1623    We have two registers that can be eliminated on the ARM.  First, the
1624    arg pointer register can often be eliminated in favor of the stack
1625    pointer register.  Secondly, the pseudo frame pointer register can always
1626    be eliminated; it is replaced with either the stack or the real frame
1627    pointer.  Note we have to use {ARM|THUMB}_HARD_FRAME_POINTER_REGNUM
1628    because the definition of HARD_FRAME_POINTER_REGNUM is not a constant.  */
1629
1630 #define ELIMINABLE_REGS                                         \
1631 {{ ARG_POINTER_REGNUM,        STACK_POINTER_REGNUM            },\
1632  { ARG_POINTER_REGNUM,        FRAME_POINTER_REGNUM            },\
1633  { ARG_POINTER_REGNUM,        ARM_HARD_FRAME_POINTER_REGNUM   },\
1634  { ARG_POINTER_REGNUM,        THUMB_HARD_FRAME_POINTER_REGNUM },\
1635  { FRAME_POINTER_REGNUM,      STACK_POINTER_REGNUM            },\
1636  { FRAME_POINTER_REGNUM,      ARM_HARD_FRAME_POINTER_REGNUM   },\
1637  { FRAME_POINTER_REGNUM,      THUMB_HARD_FRAME_POINTER_REGNUM }}
1638
1639 /* Given FROM and TO register numbers, say whether this elimination is
1640    allowed.  Frame pointer elimination is automatically handled.
1641
1642    All eliminations are permissible.  Note that ARG_POINTER_REGNUM and
1643    HARD_FRAME_POINTER_REGNUM are in fact the same thing.  If we need a frame
1644    pointer, we must eliminate FRAME_POINTER_REGNUM into
1645    HARD_FRAME_POINTER_REGNUM and not into STACK_POINTER_REGNUM or
1646    ARG_POINTER_REGNUM.  */
1647 #define CAN_ELIMINATE(FROM, TO)                                         \
1648   (((TO) == FRAME_POINTER_REGNUM && (FROM) == ARG_POINTER_REGNUM) ? 0 : \
1649    ((TO) == STACK_POINTER_REGNUM && frame_pointer_needed) ? 0 :         \
1650    ((TO) == ARM_HARD_FRAME_POINTER_REGNUM && TARGET_THUMB) ? 0 :        \
1651    ((TO) == THUMB_HARD_FRAME_POINTER_REGNUM && TARGET_ARM) ? 0 :        \
1652    1)
1653                                                                  
1654 /* Define the offset between two registers, one to be eliminated, and the
1655    other its replacement, at the start of a routine.  */
1656 #define ARM_INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                \
1657   do                                                                    \
1658     {                                                                   \
1659       (OFFSET) = arm_compute_initial_elimination_offset (FROM, TO);     \
1660     }                                                                   \
1661   while (0)
1662
1663 /* Note:  This macro must match the code in thumb_function_prologue().  */
1664 #define THUMB_INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)              \
1665 {                                                                       \
1666   (OFFSET) = 0;                                                         \
1667   if ((FROM) == ARG_POINTER_REGNUM)                                     \
1668     {                                                                   \
1669       int count_regs = 0;                                               \
1670       int regno;                                                        \
1671       for (regno = 8; regno < 13; regno ++)                             \
1672         if (regs_ever_live[regno] && ! call_used_regs[regno])           \
1673           count_regs ++;                                                \
1674       if (count_regs)                                                   \
1675         (OFFSET) += 4 * count_regs;                                     \
1676       count_regs = 0;                                                   \
1677       for (regno = 0; regno <= LAST_LO_REGNUM; regno ++)                \
1678         if (regs_ever_live[regno] && ! call_used_regs[regno])           \
1679           count_regs ++;                                                \
1680       if (count_regs || ! leaf_function_p () || thumb_far_jump_used_p (0))\
1681         (OFFSET) += 4 * (count_regs + 1);                               \
1682       if (TARGET_BACKTRACE)                                             \
1683         {                                                               \
1684           if ((count_regs & 0xFF) == 0 && (regs_ever_live[3] != 0))     \
1685             (OFFSET) += 20;                                             \
1686           else                                                          \
1687             (OFFSET) += 16;                                             \
1688         }                                                               \
1689     }                                                                   \
1690   if ((TO) == STACK_POINTER_REGNUM)                                     \
1691     {                                                                   \
1692       (OFFSET) += current_function_outgoing_args_size;                  \
1693       (OFFSET) += ROUND_UP (get_frame_size ());                         \
1694      }                                                                  \
1695 }
1696
1697 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
1698   if (TARGET_ARM)                                                       \
1699     ARM_INITIAL_ELIMINATION_OFFSET (FROM, TO, OFFSET);                  \
1700   else                                                                  \
1701     THUMB_INITIAL_ELIMINATION_OFFSET (FROM, TO, OFFSET)
1702      
1703 /* Special case handling of the location of arguments passed on the stack.  */
1704 #define DEBUGGER_ARG_OFFSET(value, addr) value ? value : arm_debugger_arg_offset (value, addr)
1705      
1706 /* Initialize data used by insn expanders.  This is called from insn_emit,
1707    once for every function before code is generated.  */
1708 #define INIT_EXPANDERS  arm_init_expanders ()
1709
1710 /* Output assembler code for a block containing the constant parts
1711    of a trampoline, leaving space for the variable parts.
1712
1713    On the ARM, (if r8 is the static chain regnum, and remembering that
1714    referencing pc adds an offset of 8) the trampoline looks like:
1715            ldr          r8, [pc, #0]
1716            ldr          pc, [pc]
1717            .word        static chain value
1718            .word        function's address
1719    ??? FIXME: When the trampoline returns, r8 will be clobbered.  */
1720 #define ARM_TRAMPOLINE_TEMPLATE(FILE)                           \
1721 {                                                               \
1722   asm_fprintf (FILE, "\tldr\t%r, [%r, #0]\n",                   \
1723                STATIC_CHAIN_REGNUM, PC_REGNUM);                 \
1724   asm_fprintf (FILE, "\tldr\t%r, [%r, #0]\n",                   \
1725                PC_REGNUM, PC_REGNUM);                           \
1726   assemble_aligned_integer (UNITS_PER_WORD, const0_rtx);        \
1727   assemble_aligned_integer (UNITS_PER_WORD, const0_rtx);        \
1728 }
1729
1730 /* On the Thumb we always switch into ARM mode to execute the trampoline.
1731    Why - because it is easier.  This code will always be branched to via
1732    a BX instruction and since the compiler magically generates the address
1733    of the function the linker has no opportunity to ensure that the
1734    bottom bit is set.  Thus the processor will be in ARM mode when it
1735    reaches this code.  So we duplicate the ARM trampoline code and add
1736    a switch into Thumb mode as well.  */
1737 #define THUMB_TRAMPOLINE_TEMPLATE(FILE)         \
1738 {                                               \
1739   fprintf (FILE, "\t.code 32\n");               \
1740   fprintf (FILE, ".Ltrampoline_start:\n");      \
1741   asm_fprintf (FILE, "\tldr\t%r, [%r, #8]\n",   \
1742                STATIC_CHAIN_REGNUM, PC_REGNUM); \
1743   asm_fprintf (FILE, "\tldr\t%r, [%r, #8]\n",   \
1744                IP_REGNUM, PC_REGNUM);           \
1745   asm_fprintf (FILE, "\torr\t%r, %r, #1\n",     \
1746                IP_REGNUM, IP_REGNUM);           \
1747   asm_fprintf (FILE, "\tbx\t%r\n", IP_REGNUM);  \
1748   fprintf (FILE, "\t.word\t0\n");               \
1749   fprintf (FILE, "\t.word\t0\n");               \
1750   fprintf (FILE, "\t.code 16\n");               \
1751 }
1752
1753 #define TRAMPOLINE_TEMPLATE(FILE)               \
1754   if (TARGET_ARM)                               \
1755     ARM_TRAMPOLINE_TEMPLATE (FILE)              \
1756   else                                          \
1757     THUMB_TRAMPOLINE_TEMPLATE (FILE)
1758        
1759 /* Length in units of the trampoline for entering a nested function.  */
1760 #define TRAMPOLINE_SIZE  (TARGET_ARM ? 16 : 24)
1761
1762 /* Alignment required for a trampoline in bits.  */
1763 #define TRAMPOLINE_ALIGNMENT  32
1764
1765 /* Emit RTL insns to initialize the variable parts of a trampoline.
1766    FNADDR is an RTX for the address of the function's pure code.
1767    CXT is an RTX for the static chain value for the function.  */
1768 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT)                                       \
1769 {                                                                                       \
1770   emit_move_insn                                                                        \
1771     (gen_rtx_MEM (SImode, plus_constant (TRAMP, TARGET_ARM ? 8 : 16)), CXT);            \
1772   emit_move_insn                                                                        \
1773     (gen_rtx_MEM (SImode, plus_constant (TRAMP, TARGET_ARM ? 12 : 20)), FNADDR);        \
1774 }
1775
1776 \f
1777 /* Addressing modes, and classification of registers for them.  */
1778 #define HAVE_POST_INCREMENT  1
1779 #define HAVE_PRE_INCREMENT   TARGET_ARM
1780 #define HAVE_POST_DECREMENT  TARGET_ARM
1781 #define HAVE_PRE_DECREMENT   TARGET_ARM
1782
1783 /* Macros to check register numbers against specific register classes.  */
1784
1785 /* These assume that REGNO is a hard or pseudo reg number.
1786    They give nonzero only if REGNO is a hard reg of the suitable class
1787    or a pseudo reg currently allocated to a suitable hard reg.
1788    Since they use reg_renumber, they are safe only once reg_renumber
1789    has been allocated, which happens in local-alloc.c. */
1790 #define TEST_REGNO(R, TEST, VALUE) \
1791   ((R TEST VALUE) || ((unsigned) reg_renumber[R] TEST VALUE))
1792
1793 /*   On the ARM, don't allow the pc to be used.  */
1794 #define ARM_REGNO_OK_FOR_BASE_P(REGNO)                  \
1795   (TEST_REGNO (REGNO, <, PC_REGNUM)                     \
1796    || TEST_REGNO (REGNO, ==, FRAME_POINTER_REGNUM)      \
1797    || TEST_REGNO (REGNO, ==, ARG_POINTER_REGNUM))
1798
1799 #define THUMB_REGNO_MODE_OK_FOR_BASE_P(REGNO, MODE)             \
1800   (TEST_REGNO (REGNO, <=, LAST_LO_REGNUM)                       \
1801    || (GET_MODE_SIZE (MODE) >= 4                                \
1802        && TEST_REGNO (REGNO, ==, STACK_POINTER_REGNUM)))
1803
1804 #define REGNO_MODE_OK_FOR_BASE_P(REGNO, MODE)           \
1805   (TARGET_THUMB                                         \
1806    ? THUMB_REGNO_MODE_OK_FOR_BASE_P (REGNO, MODE)       \
1807    : ARM_REGNO_OK_FOR_BASE_P (REGNO))
1808
1809 /* For ARM code, we don't care about the mode, but for Thumb, the index
1810    must be suitable for use in a QImode load.  */
1811 #define REGNO_OK_FOR_INDEX_P(REGNO)     \
1812   REGNO_MODE_OK_FOR_BASE_P (REGNO, QImode)
1813
1814 /* Maximum number of registers that can appear in a valid memory address.
1815    Shifts in addresses can't be by a register. */
1816 #define MAX_REGS_PER_ADDRESS 2
1817
1818 /* Recognize any constant value that is a valid address.  */
1819 /* XXX We can address any constant, eventually...  */
1820
1821 #ifdef AOF_ASSEMBLER
1822
1823 #define CONSTANT_ADDRESS_P(X)           \
1824   (GET_CODE (X) == SYMBOL_REF && CONSTANT_POOL_ADDRESS_P (X))
1825
1826 #else
1827
1828 #define CONSTANT_ADDRESS_P(X)                   \
1829   (GET_CODE (X) == SYMBOL_REF                   \
1830    && (CONSTANT_POOL_ADDRESS_P (X)              \
1831        || (TARGET_ARM && optimize > 0 && SYMBOL_REF_FLAG (X))))
1832
1833 #endif /* AOF_ASSEMBLER */
1834
1835 /* Nonzero if the constant value X is a legitimate general operand.
1836    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.
1837
1838    On the ARM, allow any integer (invalid ones are removed later by insn
1839    patterns), nice doubles and symbol_refs which refer to the function's
1840    constant pool XXX.
1841    
1842    When generating pic allow anything.  */
1843 #define ARM_LEGITIMATE_CONSTANT_P(X)    (flag_pic || ! label_mentioned_p (X))
1844
1845 #define THUMB_LEGITIMATE_CONSTANT_P(X)  \
1846  (   GET_CODE (X) == CONST_INT          \
1847   || GET_CODE (X) == CONST_DOUBLE       \
1848   || CONSTANT_ADDRESS_P (X)             \
1849   || flag_pic)
1850
1851 #define LEGITIMATE_CONSTANT_P(X)        \
1852   (TARGET_ARM ? ARM_LEGITIMATE_CONSTANT_P (X) : THUMB_LEGITIMATE_CONSTANT_P (X))
1853
1854 /* Special characters prefixed to function names
1855    in order to encode attribute like information.
1856    Note, '@' and '*' have already been taken.  */
1857 #define SHORT_CALL_FLAG_CHAR    '^'
1858 #define LONG_CALL_FLAG_CHAR     '#'
1859
1860 #define ENCODED_SHORT_CALL_ATTR_P(SYMBOL_NAME)  \
1861   (*(SYMBOL_NAME) == SHORT_CALL_FLAG_CHAR)
1862
1863 #define ENCODED_LONG_CALL_ATTR_P(SYMBOL_NAME)   \
1864   (*(SYMBOL_NAME) == LONG_CALL_FLAG_CHAR)
1865
1866 #ifndef SUBTARGET_NAME_ENCODING_LENGTHS
1867 #define SUBTARGET_NAME_ENCODING_LENGTHS
1868 #endif
1869
1870 /* This is a C fragement for the inside of a switch statement.
1871    Each case label should return the number of characters to
1872    be stripped from the start of a function's name, if that
1873    name starts with the indicated character.  */
1874 #define ARM_NAME_ENCODING_LENGTHS               \
1875   case SHORT_CALL_FLAG_CHAR: return 1;          \
1876   case LONG_CALL_FLAG_CHAR:  return 1;          \
1877   case '*':  return 1;                          \
1878   SUBTARGET_NAME_ENCODING_LENGTHS               
1879
1880 /* This has to be handled by a function because more than part of the
1881    ARM backend uses function name prefixes to encode attributes.  */
1882 #undef  STRIP_NAME_ENCODING
1883 #define STRIP_NAME_ENCODING(VAR, SYMBOL_NAME)   \
1884   (VAR) = arm_strip_name_encoding (SYMBOL_NAME)
1885
1886 /* This is how to output a reference to a user-level label named NAME.
1887    `assemble_name' uses this.  */
1888 #undef  ASM_OUTPUT_LABELREF
1889 #define ASM_OUTPUT_LABELREF(FILE, NAME)         \
1890   asm_fprintf (FILE, "%U%s", arm_strip_name_encoding (NAME))
1891
1892 /* If we are referencing a function that is weak then encode a long call
1893    flag in the function name, otherwise if the function is static or
1894    or known to be defined in this file then encode a short call flag.
1895    This macro is used inside the ENCODE_SECTION macro.  */
1896 #define ARM_ENCODE_CALL_TYPE(decl)                                      \
1897   if (TREE_CODE_CLASS (TREE_CODE (decl)) == 'd')                        \
1898     {                                                                   \
1899       if (TREE_CODE (decl) == FUNCTION_DECL && DECL_WEAK (decl))        \
1900         arm_encode_call_attribute (decl, LONG_CALL_FLAG_CHAR);          \
1901       else if (! TREE_PUBLIC (decl))                                    \
1902         arm_encode_call_attribute (decl, SHORT_CALL_FLAG_CHAR);         \
1903     }
1904
1905 /* Symbols in the text segment can be accessed without indirecting via the
1906    constant pool; it may take an extra binary operation, but this is still
1907    faster than indirecting via memory.  Don't do this when not optimizing,
1908    since we won't be calculating al of the offsets necessary to do this
1909    simplification.  */
1910 /* This doesn't work with AOF syntax, since the string table may be in
1911    a different AREA.  */
1912 #ifndef AOF_ASSEMBLER
1913 #define ENCODE_SECTION_INFO(decl, first)                                \
1914 {                                                                       \
1915   if (optimize > 0 && TREE_CONSTANT (decl)                              \
1916       && (!flag_writable_strings || TREE_CODE (decl) != STRING_CST))    \
1917     {                                                                   \
1918       rtx rtl = (TREE_CODE_CLASS (TREE_CODE (decl)) != 'd'              \
1919                  ? TREE_CST_RTL (decl) : DECL_RTL (decl));              \
1920       SYMBOL_REF_FLAG (XEXP (rtl, 0)) = 1;                              \
1921     }                                                                   \
1922   if (first)                                                            \
1923     ARM_ENCODE_CALL_TYPE (decl)                                         \
1924 }
1925 #else
1926 #define ENCODE_SECTION_INFO(decl, first)                                \
1927 {                                                                       \
1928   if (first)                                                            \
1929     ARM_ENCODE_CALL_TYPE (decl)                                         \
1930 }
1931 #endif
1932
1933 #define ARM_DECLARE_FUNCTION_SIZE(STREAM, NAME, DECL)   \
1934   arm_encode_call_attribute (DECL, SHORT_CALL_FLAG_CHAR)
1935
1936 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1937    and check its validity for a certain class.
1938    We have two alternate definitions for each of them.
1939    The usual definition accepts all pseudo regs; the other rejects
1940    them unless they have been allocated suitable hard regs.
1941    The symbol REG_OK_STRICT causes the latter definition to be used.  */
1942 #ifndef REG_OK_STRICT
1943
1944 #define ARM_REG_OK_FOR_BASE_P(X)                \
1945   (REGNO (X) <= LAST_ARM_REGNUM                 \
1946    || REGNO (X) >= FIRST_PSEUDO_REGISTER        \
1947    || REGNO (X) == FRAME_POINTER_REGNUM         \
1948    || REGNO (X) == ARG_POINTER_REGNUM)
1949
1950 #define THUMB_REG_MODE_OK_FOR_BASE_P(X, MODE)   \
1951   (REGNO (X) <= LAST_LO_REGNUM                  \
1952    || REGNO (X) >= FIRST_PSEUDO_REGISTER        \
1953    || (GET_MODE_SIZE (MODE) >= 4                \
1954        && (REGNO (X) == STACK_POINTER_REGNUM    \
1955            || (X) == hard_frame_pointer_rtx     \
1956            || (X) == arg_pointer_rtx)))
1957
1958 #else /* REG_OK_STRICT */
1959
1960 #define ARM_REG_OK_FOR_BASE_P(X)                \
1961   ARM_REGNO_OK_FOR_BASE_P (REGNO (X))
1962
1963 #define THUMB_REG_MODE_OK_FOR_BASE_P(X, MODE)   \
1964   THUMB_REGNO_MODE_OK_FOR_BASE_P (REGNO (X), MODE)
1965
1966 #endif /* REG_OK_STRICT */
1967
1968 /* Now define some helpers in terms of the above.  */
1969
1970 #define REG_MODE_OK_FOR_BASE_P(X, MODE)         \
1971   (TARGET_THUMB                                 \
1972    ? THUMB_REG_MODE_OK_FOR_BASE_P (X, MODE)     \
1973    : ARM_REG_OK_FOR_BASE_P (X))
1974
1975 #define ARM_REG_OK_FOR_INDEX_P(X) ARM_REG_OK_FOR_BASE_P (X)
1976
1977 /* For Thumb, a valid index register is anything that can be used in
1978    a byte load instruction.  */
1979 #define THUMB_REG_OK_FOR_INDEX_P(X) THUMB_REG_MODE_OK_FOR_BASE_P (X, QImode)
1980
1981 /* Nonzero if X is a hard reg that can be used as an index
1982    or if it is a pseudo reg.  On the Thumb, the stack pointer
1983    is not suitable.  */
1984 #define REG_OK_FOR_INDEX_P(X)                   \
1985   (TARGET_THUMB                                 \
1986    ? THUMB_REG_OK_FOR_INDEX_P (X)               \
1987    : ARM_REG_OK_FOR_INDEX_P (X))
1988
1989 \f
1990 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1991    that is a valid memory address for an instruction.
1992    The MODE argument is the machine mode for the MEM expression
1993    that wants to use this address.
1994
1995    The other macros defined here are used only in GO_IF_LEGITIMATE_ADDRESS. */
1996      
1997 /* --------------------------------arm version----------------------------- */
1998 #define ARM_BASE_REGISTER_RTX_P(X)  \
1999   (GET_CODE (X) == REG && ARM_REG_OK_FOR_BASE_P (X))
2000
2001 #define ARM_INDEX_REGISTER_RTX_P(X)  \
2002   (GET_CODE (X) == REG && ARM_REG_OK_FOR_INDEX_P (X))
2003
2004 /* A C statement (sans semicolon) to jump to LABEL for legitimate index RTXs
2005    used by the macro GO_IF_LEGITIMATE_ADDRESS.  Floating point indices can
2006    only be small constants. */
2007 #define ARM_GO_IF_LEGITIMATE_INDEX(MODE, BASE_REGNO, INDEX, LABEL)      \
2008   do                                                                    \
2009     {                                                                   \
2010       HOST_WIDE_INT range;                                              \
2011       enum rtx_code code = GET_CODE (INDEX);                            \
2012                                                                         \
2013       if (TARGET_HARD_FLOAT && GET_MODE_CLASS (MODE) == MODE_FLOAT)     \
2014         {                                                               \
2015           if (code == CONST_INT && INTVAL (INDEX) < 1024                \
2016               && INTVAL (INDEX) > -1024                                 \
2017               && (INTVAL (INDEX) & 3) == 0)                             \
2018             goto LABEL;                                                 \
2019         }                                                               \
2020       else                                                              \
2021         {                                                               \
2022           if (ARM_INDEX_REGISTER_RTX_P (INDEX)                          \
2023               && GET_MODE_SIZE (MODE) <= 4)                             \
2024             goto LABEL;                                                 \
2025           if (GET_MODE_SIZE (MODE) <= 4  && code == MULT                \
2026               && (! arm_arch4 || (MODE) != HImode))                     \
2027             {                                                           \
2028               rtx xiop0 = XEXP (INDEX, 0);                              \
2029               rtx xiop1 = XEXP (INDEX, 1);                              \
2030               if (ARM_INDEX_REGISTER_RTX_P (xiop0)                      \
2031                   && power_of_two_operand (xiop1, SImode))              \
2032                 goto LABEL;                                             \
2033               if (ARM_INDEX_REGISTER_RTX_P (xiop1)                      \
2034                   && power_of_two_operand (xiop0, SImode))              \
2035                 goto LABEL;                                             \
2036             }                                                           \
2037           if (GET_MODE_SIZE (MODE) <= 4                                 \
2038               && (code == LSHIFTRT || code == ASHIFTRT                  \
2039                   || code == ASHIFT || code == ROTATERT)                \
2040               && (! arm_arch4 || (MODE) != HImode))                     \
2041             {                                                           \
2042               rtx op = XEXP (INDEX, 1);                                 \
2043               if (ARM_INDEX_REGISTER_RTX_P (XEXP (INDEX, 0))            \
2044                   && GET_CODE (op) == CONST_INT && INTVAL (op) > 0      \
2045                   && INTVAL (op) <= 31)                                 \
2046                 goto LABEL;                                             \
2047             }                                                           \
2048           /* NASTY: Since this limits the addressing of unsigned        \
2049              byte loads.  */                                            \
2050           range = ((MODE) == HImode || (MODE) == QImode)                \
2051             ? (arm_arch4 ? 256 : 4095) : 4096;                          \
2052           if (code == CONST_INT && INTVAL (INDEX) < range               \
2053               && INTVAL (INDEX) > -range)                               \
2054             goto LABEL;                                                 \
2055         }                                                               \
2056     }                                                                   \
2057   while (0)
2058
2059 /* Jump to LABEL if X is a valid address RTX.  This must take
2060    REG_OK_STRICT into account when deciding about valid registers.
2061
2062    Allow REG, REG+REG, REG+INDEX, INDEX+REG, REG-INDEX, and non
2063    floating SYMBOL_REF to the constant pool.  Allow REG-only and
2064    AUTINC-REG if handling TImode or HImode.  Other symbol refs must be
2065    forced though a static cell to ensure addressability.  */
2066 #define ARM_GO_IF_LEGITIMATE_ADDRESS(MODE, X, LABEL)                    \
2067 {                                                                       \
2068   if (ARM_BASE_REGISTER_RTX_P (X))                                      \
2069     goto LABEL;                                                         \
2070   else if ((GET_CODE (X) == POST_INC || GET_CODE (X) == PRE_DEC)        \
2071            && GET_CODE (XEXP (X, 0)) == REG                             \
2072            && ARM_REG_OK_FOR_BASE_P (XEXP (X, 0)))                      \
2073     goto LABEL;                                                         \
2074   else if (GET_MODE_SIZE (MODE) >= 4 && reload_completed                \
2075            && (GET_CODE (X) == LABEL_REF                                \
2076                || (GET_CODE (X) == CONST                                \
2077                    && GET_CODE (XEXP ((X), 0)) == PLUS                  \
2078                    && GET_CODE (XEXP (XEXP ((X), 0), 0)) == LABEL_REF   \
2079                    && GET_CODE (XEXP (XEXP ((X), 0), 1)) == CONST_INT)))\
2080     goto LABEL;                                                         \
2081   else if ((MODE) == TImode)                                            \
2082     ;                                                                   \
2083   else if ((MODE) == DImode || (TARGET_SOFT_FLOAT && (MODE) == DFmode)) \
2084     {                                                                   \
2085       if (GET_CODE (X) == PLUS && ARM_BASE_REGISTER_RTX_P (XEXP (X, 0)) \
2086           && GET_CODE (XEXP (X, 1)) == CONST_INT)                       \
2087         {                                                               \
2088           HOST_WIDE_INT val = INTVAL (XEXP (X, 1));                     \
2089           if (val == 4 || val == -4 || val == -8)                       \
2090             goto LABEL;                                                 \
2091         }                                                               \
2092     }                                                                   \
2093   else if (GET_CODE (X) == PLUS)                                        \
2094     {                                                                   \
2095       rtx xop0 = XEXP (X, 0);                                           \
2096       rtx xop1 = XEXP (X, 1);                                           \
2097                                                                         \
2098       if (ARM_BASE_REGISTER_RTX_P (xop0))                               \
2099         ARM_GO_IF_LEGITIMATE_INDEX (MODE, REGNO (xop0), xop1, LABEL);   \
2100       else if (ARM_BASE_REGISTER_RTX_P (xop1))                          \
2101         ARM_GO_IF_LEGITIMATE_INDEX (MODE, REGNO (xop1), xop0, LABEL);   \
2102     }                                                                   \
2103   /* Reload currently can't handle MINUS, so disable this for now */    \
2104   /* else if (GET_CODE (X) == MINUS)                                    \
2105     {                                                                   \
2106       rtx xop0 = XEXP (X,0);                                            \
2107       rtx xop1 = XEXP (X,1);                                            \
2108                                                                         \
2109       if (ARM_BASE_REGISTER_RTX_P (xop0))                               \
2110         ARM_GO_IF_LEGITIMATE_INDEX (MODE, -1, xop1, LABEL);             \
2111     } */                                                                \
2112   else if (GET_MODE_CLASS (MODE) != MODE_FLOAT                          \
2113            && GET_CODE (X) == SYMBOL_REF                                \
2114            && CONSTANT_POOL_ADDRESS_P (X)                               \
2115            && ! (flag_pic                                               \
2116                  && symbol_mentioned_p (get_pool_constant (X))))        \
2117     goto LABEL;                                                         \
2118   else if ((GET_CODE (X) == PRE_INC || GET_CODE (X) == POST_DEC)        \
2119            && (GET_MODE_SIZE (MODE) <= 4)                               \
2120            && GET_CODE (XEXP (X, 0)) == REG                             \
2121            && ARM_REG_OK_FOR_BASE_P (XEXP (X, 0)))                      \
2122     goto LABEL;                                                         \
2123 }
2124      
2125 /* ---------------------thumb version----------------------------------*/     
2126 #define THUMB_LEGITIMATE_OFFSET(MODE, VAL)                              \
2127   (GET_MODE_SIZE (MODE) == 1 ? ((unsigned HOST_WIDE_INT) (VAL) < 32)    \
2128    : GET_MODE_SIZE (MODE) == 2 ? ((unsigned HOST_WIDE_INT) (VAL) < 64   \
2129                                   && ((VAL) & 1) == 0)                  \
2130    : ((VAL) >= 0 && ((VAL) + GET_MODE_SIZE (MODE)) <= 128               \
2131       && ((VAL) & 3) == 0))
2132
2133 /* The AP may be eliminated to either the SP or the FP, so we use the
2134    least common denominator, e.g. SImode, and offsets from 0 to 64.  */
2135
2136 /* ??? Verify whether the above is the right approach.  */
2137
2138 /* ??? Also, the FP may be eliminated to the SP, so perhaps that
2139    needs special handling also.  */
2140
2141 /* ??? Look at how the mips16 port solves this problem.  It probably uses
2142    better ways to solve some of these problems.  */
2143
2144 /* Although it is not incorrect, we don't accept QImode and HImode
2145    addresses based on the frame pointer or arg pointer until the
2146    reload pass starts.  This is so that eliminating such addresses
2147    into stack based ones won't produce impossible code.  */
2148 #define THUMB_GO_IF_LEGITIMATE_ADDRESS(MODE, X, WIN)                    \
2149 {                                                                       \
2150 /* ??? Not clear if this is right.  Experiment.  */                     \
2151   if (GET_MODE_SIZE (MODE) < 4                                          \
2152       && ! (reload_in_progress || reload_completed)                     \
2153       && (   reg_mentioned_p (frame_pointer_rtx, X)                     \
2154           || reg_mentioned_p (arg_pointer_rtx, X)                       \
2155           || reg_mentioned_p (virtual_incoming_args_rtx, X)             \
2156           || reg_mentioned_p (virtual_outgoing_args_rtx, X)             \
2157           || reg_mentioned_p (virtual_stack_dynamic_rtx, X)             \
2158           || reg_mentioned_p (virtual_stack_vars_rtx, X)))              \
2159     ;                                                                   \
2160   /* Accept any base register.  SP only in SImode or larger.  */        \
2161   else if (GET_CODE (X) == REG                                          \
2162            && THUMB_REG_MODE_OK_FOR_BASE_P (X, MODE))                   \
2163     goto WIN;                                                           \
2164   /* This is PC relative data before MACHINE_DEPENDENT_REORG runs.  */  \
2165   else if (GET_MODE_SIZE (MODE) >= 4 && CONSTANT_P (X)                  \
2166            && CONSTANT_POOL_ADDRESS_P (X) && ! flag_pic)                \
2167     goto WIN;                                                           \
2168   /* This is PC relative data after MACHINE_DEPENDENT_REORG runs.  */   \
2169   else if (GET_MODE_SIZE (MODE) >= 4 && reload_completed                \
2170            && (GET_CODE (X) == LABEL_REF                                \
2171                || (GET_CODE (X) == CONST                                \
2172                    && GET_CODE (XEXP (X, 0)) == PLUS                    \
2173                    && GET_CODE (XEXP (XEXP (X, 0), 0)) == LABEL_REF     \
2174                    && GET_CODE (XEXP (XEXP (X, 0), 1)) == CONST_INT)))  \
2175     goto WIN;                                                           \
2176   /* Post-inc indexing only supported for SImode and larger.  */        \
2177   else if (GET_CODE (X) == POST_INC && GET_MODE_SIZE (MODE) >= 4        \
2178            && GET_CODE (XEXP (X, 0)) == REG                             \
2179            && THUMB_REG_OK_FOR_INDEX_P (XEXP (X, 0)))                   \
2180     goto WIN;                                                           \
2181   else if (GET_CODE (X) == PLUS)                                        \
2182     {                                                                   \
2183       /* REG+REG address can be any two index registers.  */            \
2184       /* We disallow FRAME+REG addressing since we know that FRAME      \
2185          will be replaced with STACK, and SP relative addressing only   \
2186          permits SP+OFFSET.  */                                         \
2187       if (GET_MODE_SIZE (MODE) <= 4                                     \
2188           && GET_CODE (XEXP (X, 0)) == REG                              \
2189           && GET_CODE (XEXP (X, 1)) == REG                              \
2190           && XEXP (X, 0) != frame_pointer_rtx                           \
2191           && XEXP (X, 1) != frame_pointer_rtx                           \
2192           && XEXP (X, 0) != virtual_stack_vars_rtx                      \
2193           && XEXP (X, 1) != virtual_stack_vars_rtx                      \
2194           && THUMB_REG_OK_FOR_INDEX_P (XEXP (X, 0))                     \
2195           && THUMB_REG_OK_FOR_INDEX_P (XEXP (X, 1)))                    \
2196         goto WIN;                                                       \
2197       /* REG+const has 5-7 bit offset for non-SP registers.  */         \
2198       else if (GET_CODE (XEXP (X, 0)) == REG                            \
2199                && (THUMB_REG_OK_FOR_INDEX_P (XEXP (X, 0))               \
2200                    || XEXP (X, 0) == arg_pointer_rtx)                   \
2201                && GET_CODE (XEXP (X, 1)) == CONST_INT                   \
2202                && THUMB_LEGITIMATE_OFFSET (MODE, INTVAL (XEXP (X, 1)))) \
2203         goto WIN;                                                       \
2204       /* REG+const has 10 bit offset for SP, but only SImode and        \
2205          larger is supported.  */                                       \
2206       /* ??? Should probably check for DI/DFmode overflow here          \
2207          just like GO_IF_LEGITIMATE_OFFSET does.  */                    \
2208       else if (GET_CODE (XEXP (X, 0)) == REG                            \
2209                && REGNO (XEXP (X, 0)) == STACK_POINTER_REGNUM           \
2210                && GET_MODE_SIZE (MODE) >= 4                             \
2211                && GET_CODE (XEXP (X, 1)) == CONST_INT                   \
2212                && ((unsigned HOST_WIDE_INT) INTVAL (XEXP (X, 1))        \
2213                    + GET_MODE_SIZE (MODE)) <= 1024                      \
2214                && (INTVAL (XEXP (X, 1)) & 3) == 0)                      \
2215         goto WIN;                                                       \
2216       else if (GET_CODE (XEXP (X, 0)) == REG                            \
2217                && REGNO (XEXP (X, 0)) == FRAME_POINTER_REGNUM           \
2218                && GET_MODE_SIZE (MODE) >= 4                             \
2219                && GET_CODE (XEXP (X, 1)) == CONST_INT                   \
2220                && (INTVAL (XEXP (X, 1)) & 3) == 0)                      \
2221         goto WIN;                                                       \
2222     }                                                                   \
2223   else if (GET_MODE_CLASS (MODE) != MODE_FLOAT                          \
2224            && GET_CODE (X) == SYMBOL_REF                                \
2225            && CONSTANT_POOL_ADDRESS_P (X)                               \
2226            && ! (flag_pic                                               \
2227                  && symbol_mentioned_p (get_pool_constant (X))))        \
2228     goto WIN;                                                           \
2229 }
2230
2231 /* ------------------------------------------------------------------- */
2232 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, WIN)                          \
2233   if (TARGET_ARM)                                                       \
2234     ARM_GO_IF_LEGITIMATE_ADDRESS (MODE, X, WIN)                         \
2235   else /* if (TARGET_THUMB) */                                          \
2236     THUMB_GO_IF_LEGITIMATE_ADDRESS (MODE, X, WIN)       
2237 /* ------------------------------------------------------------------- */
2238 \f
2239 /* Try machine-dependent ways of modifying an illegitimate address
2240    to be legitimate.  If we find one, return the new, valid address.
2241    This macro is used in only one place: `memory_address' in explow.c.
2242
2243    OLDX is the address as it was before break_out_memory_refs was called.
2244    In some cases it is useful to look at this to decide what needs to be done.
2245
2246    MODE and WIN are passed so that this macro can use
2247    GO_IF_LEGITIMATE_ADDRESS.
2248
2249    It is always safe for this macro to do nothing.  It exists to recognize
2250    opportunities to optimize the output.
2251
2252    On the ARM, try to convert [REG, #BIGCONST]
2253    into ADD BASE, REG, #UPPERCONST and [BASE, #VALIDCONST],
2254    where VALIDCONST == 0 in case of TImode.  */
2255 #define ARM_LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)                       \
2256 {                                                                        \
2257   if (GET_CODE (X) == PLUS)                                              \
2258     {                                                                    \
2259       rtx xop0 = XEXP (X, 0);                                            \
2260       rtx xop1 = XEXP (X, 1);                                            \
2261                                                                          \
2262       if (CONSTANT_P (xop0) && ! symbol_mentioned_p (xop0))              \
2263         xop0 = force_reg (SImode, xop0);                                 \
2264       if (CONSTANT_P (xop1) && ! symbol_mentioned_p (xop1))              \
2265         xop1 = force_reg (SImode, xop1);                                 \
2266       if (ARM_BASE_REGISTER_RTX_P (xop0)                                 \
2267           && GET_CODE (xop1) == CONST_INT)                               \
2268         {                                                                \
2269           HOST_WIDE_INT n, low_n;                                        \
2270           rtx base_reg, val;                                             \
2271           n = INTVAL (xop1);                                             \
2272                                                                          \
2273           if (MODE == DImode || (TARGET_SOFT_FLOAT && MODE == DFmode))   \
2274             {                                                            \
2275               low_n = n & 0x0f;                                          \
2276               n &= ~0x0f;                                                \
2277               if (low_n > 4)                                             \
2278                 {                                                        \
2279                   n += 16;                                               \
2280                   low_n -= 16;                                           \
2281                 }                                                        \
2282             }                                                            \
2283           else                                                           \
2284             {                                                            \
2285               low_n = ((MODE) == TImode ? 0                              \
2286                        : n >= 0 ? (n & 0xfff) : -((-n) & 0xfff));        \
2287               n -= low_n;                                                \
2288             }                                                            \
2289           base_reg = gen_reg_rtx (SImode);                               \
2290           val = force_operand (gen_rtx_PLUS (SImode, xop0,               \
2291                                              GEN_INT (n)), NULL_RTX);    \
2292           emit_move_insn (base_reg, val);                                \
2293           (X) = (low_n == 0 ? base_reg                                   \
2294                  : gen_rtx_PLUS (SImode, base_reg, GEN_INT (low_n)));    \
2295         }                                                                \
2296       else if (xop0 != XEXP (X, 0) || xop1 != XEXP (x, 1))               \
2297         (X) = gen_rtx_PLUS (SImode, xop0, xop1);                         \
2298     }                                                                    \
2299   else if (GET_CODE (X) == MINUS)                                        \
2300     {                                                                    \
2301       rtx xop0 = XEXP (X, 0);                                            \
2302       rtx xop1 = XEXP (X, 1);                                            \
2303                                                                          \
2304       if (CONSTANT_P (xop0))                                             \
2305         xop0 = force_reg (SImode, xop0);                                 \
2306       if (CONSTANT_P (xop1) && ! symbol_mentioned_p (xop1))              \
2307         xop1 = force_reg (SImode, xop1);                                 \
2308       if (xop0 != XEXP (X, 0) || xop1 != XEXP (X, 1))                    \
2309         (X) = gen_rtx_MINUS (SImode, xop0, xop1);                        \
2310     }                                                                    \
2311   if (flag_pic)                                                          \
2312     (X) = legitimize_pic_address (OLDX, MODE, NULL_RTX);                 \
2313   if (memory_address_p (MODE, X))                                        \
2314     goto WIN;                                                            \
2315 }
2316
2317 #define THUMB_LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)    \
2318   if (flag_pic)                                         \
2319     (X) = legitimize_pic_address (OLDX, MODE, NULL_RTX);                
2320      
2321 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)  \
2322   if (TARGET_ARM)                               \
2323     ARM_LEGITIMIZE_ADDRESS (X, OLDX, MODE, WIN) \
2324   else                                          \
2325     THUMB_LEGITIMIZE_ADDRESS (X, OLDX, MODE, WIN)
2326      
2327 /* Go to LABEL if ADDR (a legitimate address expression)
2328    has an effect that depends on the machine mode it is used for.  */
2329 #define ARM_GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)                   \
2330 {                                                                       \
2331   if (   GET_CODE (ADDR) == PRE_DEC || GET_CODE (ADDR) == POST_DEC      \
2332       || GET_CODE (ADDR) == PRE_INC || GET_CODE (ADDR) == POST_INC)     \
2333     goto LABEL;                                                         \
2334 }
2335
2336 /* Nothing helpful to do for the Thumb */
2337 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)       \
2338   if (TARGET_ARM)                                       \
2339     ARM_GO_IF_MODE_DEPENDENT_ADDRESS (ADDR, LABEL)                      
2340 \f
2341
2342 /* Specify the machine mode that this machine uses
2343    for the index in the tablejump instruction.  */
2344 #define CASE_VECTOR_MODE Pmode
2345
2346 /* Define as C expression which evaluates to nonzero if the tablejump
2347    instruction expects the table to contain offsets from the address of the
2348    table.
2349    Do not define this if the table should contain absolute addresses. */
2350 /* #define CASE_VECTOR_PC_RELATIVE 1 */
2351
2352 /* signed 'char' is most compatible, but RISC OS wants it unsigned.
2353    unsigned is probably best, but may break some code.  */
2354 #ifndef DEFAULT_SIGNED_CHAR
2355 #define DEFAULT_SIGNED_CHAR  0
2356 #endif
2357
2358 /* Don't cse the address of the function being compiled.  */
2359 #define NO_RECURSIVE_FUNCTION_CSE 1
2360
2361 /* Max number of bytes we can move from memory to memory
2362    in one reasonably fast instruction.  */
2363 #define MOVE_MAX 4
2364
2365 #undef  MOVE_RATIO
2366 #define MOVE_RATIO (arm_is_xscale ? 4 : 2)
2367
2368 /* Define if operations between registers always perform the operation
2369    on the full register even if a narrower mode is specified.  */
2370 #define WORD_REGISTER_OPERATIONS
2371
2372 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
2373    will either zero-extend or sign-extend.  The value of this macro should
2374    be the code that says which one of the two operations is implicitly
2375    done, NIL if none.  */
2376 #define LOAD_EXTEND_OP(MODE)                                            \
2377   (TARGET_THUMB ? ZERO_EXTEND :                                         \
2378    ((arm_arch4 || (MODE) == QImode) ? ZERO_EXTEND                       \
2379     : ((BYTES_BIG_ENDIAN && (MODE) == HImode) ? SIGN_EXTEND : NIL)))
2380
2381 /* Nonzero if access to memory by bytes is slow and undesirable.  */
2382 #define SLOW_BYTE_ACCESS 0
2383
2384 #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN) 1
2385      
2386 /* Immediate shift counts are truncated by the output routines (or was it
2387    the assembler?).  Shift counts in a register are truncated by ARM.  Note
2388    that the native compiler puts too large (> 32) immediate shift counts
2389    into a register and shifts by the register, letting the ARM decide what
2390    to do instead of doing that itself.  */
2391 /* This is all wrong.  Defining SHIFT_COUNT_TRUNCATED tells combine that
2392    code like (X << (Y % 32)) for register X, Y is equivalent to (X << Y).
2393    On the arm, Y in a register is used modulo 256 for the shift. Only for
2394    rotates is modulo 32 used. */
2395 /* #define SHIFT_COUNT_TRUNCATED 1 */
2396
2397 /* All integers have the same format so truncation is easy.  */
2398 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC)  1
2399
2400 /* Calling from registers is a massive pain.  */
2401 #define NO_FUNCTION_CSE 1
2402
2403 /* Chars and shorts should be passed as ints.  */
2404 #define PROMOTE_PROTOTYPES 1
2405
2406 /* The machine modes of pointers and functions */
2407 #define Pmode  SImode
2408 #define FUNCTION_MODE  Pmode
2409
2410 #define ARM_FRAME_RTX(X)                                        \
2411   (   (X) == frame_pointer_rtx || (X) == stack_pointer_rtx      \
2412    || (X) == arg_pointer_rtx)
2413
2414 #define DEFAULT_RTX_COSTS(X, CODE, OUTER_CODE)          \
2415   return arm_rtx_costs (X, CODE, OUTER_CODE);
2416
2417 /* Moves to and from memory are quite expensive */
2418 #define MEMORY_MOVE_COST(M, CLASS, IN)                  \
2419   (TARGET_ARM ? 10 :                                    \
2420    ((GET_MODE_SIZE (M) < 4 ? 8 : 2 * GET_MODE_SIZE (M)) \
2421     * (CLASS == LO_REGS ? 1 : 2)))
2422  
2423 /* All address computations that can be done are free, but rtx cost returns
2424    the same for practically all of them.  So we weight the different types
2425    of address here in the order (most pref first):
2426    PRE/POST_INC/DEC, SHIFT or NON-INT sum, INT sum, REG, MEM or LABEL. */
2427 #define ARM_ADDRESS_COST(X)                                                  \
2428   (10 - ((GET_CODE (X) == MEM || GET_CODE (X) == LABEL_REF                   \
2429           || GET_CODE (X) == SYMBOL_REF)                                     \
2430          ? 0                                                                 \
2431          : ((GET_CODE (X) == PRE_INC || GET_CODE (X) == PRE_DEC              \
2432              || GET_CODE (X) == POST_INC || GET_CODE (X) == POST_DEC)        \
2433             ? 10                                                             \
2434             : (((GET_CODE (X) == PLUS || GET_CODE (X) == MINUS)              \
2435                 ? 6 + (GET_CODE (XEXP (X, 1)) == CONST_INT ? 2               \
2436                        : ((GET_RTX_CLASS (GET_CODE (XEXP (X, 0))) == '2'     \
2437                            || GET_RTX_CLASS (GET_CODE (XEXP (X, 0))) == 'c'  \
2438                            || GET_RTX_CLASS (GET_CODE (XEXP (X, 1))) == '2'  \
2439                            || GET_RTX_CLASS (GET_CODE (XEXP (X, 1))) == 'c') \
2440                           ? 1 : 0))                                          \
2441                 : 4)))))
2442          
2443 #define THUMB_ADDRESS_COST(X)                                   \
2444   ((GET_CODE (X) == REG                                         \
2445     || (GET_CODE (X) == PLUS && GET_CODE (XEXP (X, 0)) == REG   \
2446         && GET_CODE (XEXP (X, 1)) == CONST_INT))                \
2447    ? 1 : 2)
2448      
2449 #define ADDRESS_COST(X) \
2450      (TARGET_ARM ? ARM_ADDRESS_COST (X) : THUMB_ADDRESS_COST (X))
2451    
2452 /* Try to generate sequences that don't involve branches, we can then use
2453    conditional instructions */
2454 #define BRANCH_COST \
2455   (TARGET_ARM ? 4 : (optimize > 1 ? 1 : 0))
2456 \f
2457 /* Position Independent Code.  */
2458 /* We decide which register to use based on the compilation options and
2459    the assembler in use; this is more general than the APCS restriction of
2460    using sb (r9) all the time.  */
2461 extern int arm_pic_register;
2462
2463 /* Used when parsing command line option -mpic-register=.  */
2464 extern const char * arm_pic_register_string;
2465
2466 /* The register number of the register used to address a table of static
2467    data addresses in memory.  */
2468 #define PIC_OFFSET_TABLE_REGNUM arm_pic_register
2469
2470 #define FINALIZE_PIC arm_finalize_pic (1)
2471
2472 /* We can't directly access anything that contains a symbol,
2473    nor can we indirect via the constant pool.  */
2474 #define LEGITIMATE_PIC_OPERAND_P(X)                                     \
2475         (   ! symbol_mentioned_p (X)                                    \
2476          && ! label_mentioned_p (X)                                     \
2477          && (! CONSTANT_POOL_ADDRESS_P (X)                              \
2478              || (   ! symbol_mentioned_p (get_pool_constant (X))        \
2479                  && ! label_mentioned_p (get_pool_constant (X)))))
2480      
2481 /* We need to know when we are making a constant pool; this determines
2482    whether data needs to be in the GOT or can be referenced via a GOT
2483    offset.  */
2484 extern int making_const_table;
2485 \f
2486 /* Handle pragmas for compatibility with Intel's compilers.  */
2487 #define REGISTER_TARGET_PRAGMAS(PFILE) do { \
2488   cpp_register_pragma (PFILE, 0, "long_calls", arm_pr_long_calls); \
2489   cpp_register_pragma (PFILE, 0, "no_long_calls", arm_pr_no_long_calls); \
2490   cpp_register_pragma (PFILE, 0, "long_calls_off", arm_pr_long_calls_off); \
2491 } while (0)
2492
2493 /* Condition code information. */
2494 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
2495    return the mode to be used for the comparison. 
2496    CCFPEmode should be used with floating inequalities,
2497    CCFPmode should be used with floating equalities.
2498    CC_NOOVmode should be used with SImode integer equalities.
2499    CC_Zmode should be used if only the Z flag is set correctly
2500    CCmode should be used otherwise. */
2501
2502 #define EXTRA_CC_MODES \
2503         CC(CC_NOOVmode, "CC_NOOV") \
2504         CC(CC_Zmode, "CC_Z") \
2505         CC(CC_SWPmode, "CC_SWP") \
2506         CC(CCFPmode, "CCFP") \
2507         CC(CCFPEmode, "CCFPE") \
2508         CC(CC_DNEmode, "CC_DNE") \
2509         CC(CC_DEQmode, "CC_DEQ") \
2510         CC(CC_DLEmode, "CC_DLE") \
2511         CC(CC_DLTmode, "CC_DLT") \
2512         CC(CC_DGEmode, "CC_DGE") \
2513         CC(CC_DGTmode, "CC_DGT") \
2514         CC(CC_DLEUmode, "CC_DLEU") \
2515         CC(CC_DLTUmode, "CC_DLTU") \
2516         CC(CC_DGEUmode, "CC_DGEU") \
2517         CC(CC_DGTUmode, "CC_DGTU") \
2518         CC(CC_Cmode, "CC_C")
2519
2520 #define SELECT_CC_MODE(OP, X, Y)  arm_select_cc_mode (OP, X, Y)
2521
2522 #define REVERSIBLE_CC_MODE(MODE) ((MODE) != CCFPEmode)
2523
2524 #define CANONICALIZE_COMPARISON(CODE, OP0, OP1)                         \
2525   do                                                                    \
2526     {                                                                   \
2527       if (GET_CODE (OP1) == CONST_INT                                   \
2528           && ! (const_ok_for_arm (INTVAL (OP1))                         \
2529                 || (const_ok_for_arm (- INTVAL (OP1)))))                \
2530         {                                                               \
2531           rtx const_op = OP1;                                           \
2532           CODE = arm_canonicalize_comparison ((CODE), &const_op);       \
2533           OP1 = const_op;                                               \
2534         }                                                               \
2535     }                                                                   \
2536   while (0)
2537
2538 #define STORE_FLAG_VALUE 1
2539
2540 \f
2541
2542 /* Gcc puts the pool in the wrong place for ARM, since we can only
2543    load addresses a limited distance around the pc.  We do some
2544    special munging to move the constant pool values to the correct
2545    point in the code.  */
2546 #define MACHINE_DEPENDENT_REORG(INSN)   \
2547     arm_reorg (INSN);                   \
2548
2549 #undef  ASM_APP_OFF
2550 #define ASM_APP_OFF (TARGET_THUMB ? "\t.code\t16\n" : "")
2551
2552 /* Output an internal label definition.  */
2553 #ifndef ASM_OUTPUT_INTERNAL_LABEL
2554 #define ASM_OUTPUT_INTERNAL_LABEL(STREAM, PREFIX, NUM)          \
2555   do                                                            \
2556     {                                                           \
2557       char * s = (char *) alloca (40 + strlen (PREFIX));        \
2558                                                                 \
2559       if (arm_ccfsm_state == 3 && arm_target_label == (NUM)     \
2560           && !strcmp (PREFIX, "L"))                             \
2561         {                                                       \
2562           arm_ccfsm_state = 0;                                  \
2563           arm_target_insn = NULL;                               \
2564         }                                                       \
2565       ASM_GENERATE_INTERNAL_LABEL (s, (PREFIX), (NUM));         \
2566       ASM_OUTPUT_LABEL (STREAM, s);                             \
2567     }                                                           \
2568   while (0)
2569 #endif
2570
2571 /* Output a push or a pop instruction (only used when profiling).  */
2572 #define ASM_OUTPUT_REG_PUSH(STREAM, REGNO)              \
2573   if (TARGET_ARM)                                       \
2574     asm_fprintf (STREAM,"\tstmfd\t%r!,{%r}\n",          \
2575                  STACK_POINTER_REGNUM, REGNO);          \
2576   else                                                  \
2577     asm_fprintf (STREAM, "\tpush {%r}\n", REGNO)
2578
2579
2580 #define ASM_OUTPUT_REG_POP(STREAM, REGNO)               \
2581   if (TARGET_ARM)                                       \
2582     asm_fprintf (STREAM, "\tldmfd\t%r!,{%r}\n",         \
2583                  STACK_POINTER_REGNUM, REGNO);          \
2584   else                                                  \
2585     asm_fprintf (STREAM, "\tpop {%r}\n", REGNO)
2586
2587 /* This is how to output a label which precedes a jumptable.  Since
2588    Thumb instructions are 2 bytes, we may need explicit alignment here.  */
2589 #undef  ASM_OUTPUT_CASE_LABEL
2590 #define ASM_OUTPUT_CASE_LABEL(FILE, PREFIX, NUM, JUMPTABLE)     \
2591   do                                                            \
2592     {                                                           \
2593       if (TARGET_THUMB)                                         \
2594         ASM_OUTPUT_ALIGN (FILE, 2);                             \
2595       ASM_OUTPUT_INTERNAL_LABEL (FILE, PREFIX, NUM);            \
2596     }                                                           \
2597   while (0)
2598
2599 #define ARM_DECLARE_FUNCTION_NAME(STREAM, NAME, DECL)   \
2600   do                                                    \
2601     {                                                   \
2602       if (TARGET_THUMB)                                 \
2603         {                                               \
2604           if (is_called_in_ARM_mode (DECL))             \
2605             fprintf (STREAM, "\t.code 32\n") ;          \
2606           else                                          \
2607            fprintf (STREAM, "\t.thumb_func\n") ;        \
2608         }                                               \
2609       if (TARGET_POKE_FUNCTION_NAME)                    \
2610         arm_poke_function_name (STREAM, (char *) NAME); \
2611     }                                                   \
2612   while (0)
2613
2614 /* For aliases of functions we use .thumb_set instead.  */
2615 #define ASM_OUTPUT_DEF_FROM_DECLS(FILE, DECL1, DECL2)           \
2616   do                                                            \
2617     {                                                           \
2618       const char *const LABEL1 = XSTR (XEXP (DECL_RTL (decl), 0), 0); \
2619       const char *const LABEL2 = IDENTIFIER_POINTER (DECL2);    \
2620                                                                 \
2621       if (TARGET_THUMB && TREE_CODE (DECL1) == FUNCTION_DECL)   \
2622         {                                                       \
2623           fprintf (FILE, "\t.thumb_set ");                      \
2624           assemble_name (FILE, LABEL1);                         \
2625           fprintf (FILE, ",");                                  \
2626           assemble_name (FILE, LABEL2);                         \
2627           fprintf (FILE, "\n");                                 \
2628         }                                                       \
2629       else                                                      \
2630         ASM_OUTPUT_DEF (FILE, LABEL1, LABEL2);                  \
2631     }                                                           \
2632   while (0)
2633
2634 #ifdef HAVE_GAS_MAX_SKIP_P2ALIGN
2635 /* To support -falign-* switches we need to use .p2align so
2636    that alignment directives in code sections will be padded
2637    with no-op instructions, rather than zeroes.  */
2638 #define ASM_OUTPUT_MAX_SKIP_ALIGN(FILE,LOG,MAX_SKIP)            \
2639   if ((LOG) != 0)                                               \
2640     {                                                           \
2641       if ((MAX_SKIP) == 0)                                      \
2642         fprintf ((FILE), "\t.p2align %d\n", (LOG));             \
2643       else                                                      \
2644         fprintf ((FILE), "\t.p2align %d,,%d\n",                 \
2645                  (LOG), (MAX_SKIP));                            \
2646     }
2647 #endif
2648 \f
2649 /* Only perform branch elimination (by making instructions conditional) if
2650    we're optimising.  Otherwise it's of no use anyway.  */
2651 #define FINAL_PRESCAN_INSN(INSN, OPVEC, NOPERANDS)      \
2652   if (TARGET_ARM && optimize)                           \
2653     arm_final_prescan_insn (INSN);                      \
2654   else if (TARGET_THUMB)                                \
2655     thumb_final_prescan_insn (INSN)
2656
2657 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)       \
2658   (CODE == '@' || CODE == '|'                   \
2659    || (TARGET_ARM   && (CODE == '?'))           \
2660    || (TARGET_THUMB && (CODE == '_')))
2661
2662 /* Output an operand of an instruction.  */
2663 #define PRINT_OPERAND(STREAM, X, CODE)  \
2664   arm_print_operand (STREAM, X, CODE)
2665
2666 #define ARM_SIGN_EXTEND(x)  ((HOST_WIDE_INT)                    \
2667   (HOST_BITS_PER_WIDE_INT <= 32 ? (unsigned HOST_WIDE_INT) (x)  \
2668    : ((((unsigned HOST_WIDE_INT)(x)) & (unsigned HOST_WIDE_INT) 0xffffffff) |\
2669       ((((unsigned HOST_WIDE_INT)(x)) & (unsigned HOST_WIDE_INT) 0x80000000) \
2670        ? ((~ (unsigned HOST_WIDE_INT) 0)                        \
2671           & ~ (unsigned HOST_WIDE_INT) 0xffffffff)              \
2672        : 0))))
2673
2674 /* Output the address of an operand.  */
2675 #define ARM_PRINT_OPERAND_ADDRESS(STREAM, X)                    \
2676 {                                                               \
2677     int is_minus = GET_CODE (X) == MINUS;                       \
2678                                                                 \
2679     if (GET_CODE (X) == REG)                                    \
2680       asm_fprintf (STREAM, "[%r, #0]", REGNO (X));              \
2681     else if (GET_CODE (X) == PLUS || is_minus)                  \
2682       {                                                         \
2683         rtx base = XEXP (X, 0);                                 \
2684         rtx index = XEXP (X, 1);                                \
2685         HOST_WIDE_INT offset = 0;                               \
2686         if (GET_CODE (base) != REG)                             \
2687           {                                                     \
2688             /* Ensure that BASE is a register */                \
2689             /* (one of them must be). */                        \
2690             rtx temp = base;                                    \
2691             base = index;                                       \
2692             index = temp;                                       \
2693           }                                                     \
2694         switch (GET_CODE (index))                               \
2695           {                                                     \
2696           case CONST_INT:                                       \
2697             offset = INTVAL (index);                            \
2698             if (is_minus)                                       \
2699               offset = -offset;                                 \
2700             asm_fprintf (STREAM, "[%r, #%d]",                   \
2701                          REGNO (base), offset);                 \
2702             break;                                              \
2703                                                                 \
2704           case REG:                                             \
2705             asm_fprintf (STREAM, "[%r, %s%r]",                  \
2706                      REGNO (base), is_minus ? "-" : "",         \
2707                      REGNO (index));                            \
2708             break;                                              \
2709                                                                 \
2710           case MULT:                                            \
2711           case ASHIFTRT:                                        \
2712           case LSHIFTRT:                                        \
2713           case ASHIFT:                                          \
2714           case ROTATERT:                                        \
2715           {                                                     \
2716             asm_fprintf (STREAM, "[%r, %s%r",                   \
2717                          REGNO (base), is_minus ? "-" : "",     \
2718                          REGNO (XEXP (index, 0)));              \
2719             arm_print_operand (STREAM, index, 'S');             \
2720             fputs ("]", STREAM);                                \
2721             break;                                              \
2722           }                                                     \
2723                                                                 \
2724           default:                                              \
2725             abort();                                            \
2726         }                                                       \
2727     }                                                           \
2728   else if (   GET_CODE (X) == PRE_INC || GET_CODE (X) == POST_INC\
2729            || GET_CODE (X) == PRE_DEC || GET_CODE (X) == POST_DEC)\
2730     {                                                           \
2731       extern int output_memory_reference_mode;                  \
2732                                                                 \
2733       if (GET_CODE (XEXP (X, 0)) != REG)                        \
2734         abort ();                                               \
2735                                                                 \
2736       if (GET_CODE (X) == PRE_DEC || GET_CODE (X) == PRE_INC)   \
2737         asm_fprintf (STREAM, "[%r, #%s%d]!",                    \
2738                      REGNO (XEXP (X, 0)),                       \
2739                      GET_CODE (X) == PRE_DEC ? "-" : "",        \
2740                      GET_MODE_SIZE (output_memory_reference_mode));\
2741       else                                                      \
2742         asm_fprintf (STREAM, "[%r], #%s%d",                     \
2743                      REGNO (XEXP (X, 0)),                       \
2744                      GET_CODE (X) == POST_DEC ? "-" : "",       \
2745                      GET_MODE_SIZE (output_memory_reference_mode));\
2746     }                                                           \
2747   else output_addr_const (STREAM, X);                           \
2748 }
2749
2750 #define THUMB_PRINT_OPERAND_ADDRESS(STREAM, X)          \
2751 {                                                       \
2752   if (GET_CODE (X) == REG)                              \
2753     asm_fprintf (STREAM, "[%r]", REGNO (X));            \
2754   else if (GET_CODE (X) == POST_INC)                    \
2755     asm_fprintf (STREAM, "%r!", REGNO (XEXP (X, 0)));   \
2756   else if (GET_CODE (X) == PLUS)                        \
2757     {                                                   \
2758       if (GET_CODE (XEXP (X, 1)) == CONST_INT)          \
2759         asm_fprintf (STREAM, "[%r, #%d]",               \
2760                      REGNO (XEXP (X, 0)),               \
2761                      (int) INTVAL (XEXP (X, 1)));       \
2762       else                                              \
2763         asm_fprintf (STREAM, "[%r, %r]",                \
2764                      REGNO (XEXP (X, 0)),               \
2765                      REGNO (XEXP (X, 1)));              \
2766     }                                                   \
2767   else                                                  \
2768     output_addr_const (STREAM, X);                      \
2769 }
2770
2771 #define PRINT_OPERAND_ADDRESS(STREAM, X)        \
2772   if (TARGET_ARM)                               \
2773     ARM_PRINT_OPERAND_ADDRESS (STREAM, X)       \
2774   else                                          \
2775     THUMB_PRINT_OPERAND_ADDRESS (STREAM, X)
2776      
2777 /* Output code to add DELTA to the first argument, and then jump to FUNCTION.
2778    Used for C++ multiple inheritance.  */
2779 #define ASM_OUTPUT_MI_THUNK(FILE, THUNK_FNDECL, DELTA, FUNCTION)                \
2780   do                                                                            \
2781     {                                                                           \
2782       int mi_delta = (DELTA);                                                   \
2783       const char *const mi_op = mi_delta < 0 ? "sub" : "add";                   \
2784       int shift = 0;                                                            \
2785       int this_regno = (aggregate_value_p (TREE_TYPE (TREE_TYPE (FUNCTION)))    \
2786                         ? 1 : 0);                                               \
2787       if (mi_delta < 0)                                                         \
2788         mi_delta = - mi_delta;                                                  \
2789       while (mi_delta != 0)                                                     \
2790         {                                                                       \
2791           if ((mi_delta & (3 << shift)) == 0)                                   \
2792             shift += 2;                                                         \
2793           else                                                                  \
2794             {                                                                   \
2795               asm_fprintf (FILE, "\t%s\t%r, %r, #%d\n",                         \
2796                            mi_op, this_regno, this_regno,                       \
2797                            mi_delta & (0xff << shift));                         \
2798               mi_delta &= ~(0xff << shift);                                     \
2799               shift += 8;                                                       \
2800             }                                                                   \
2801         }                                                                       \
2802       fputs ("\tb\t", FILE);                                                    \
2803       assemble_name (FILE, XSTR (XEXP (DECL_RTL (FUNCTION), 0), 0));            \
2804       if (NEED_PLT_RELOC)                                                       \
2805         fputs ("(PLT)", FILE);                                                  \
2806       fputc ('\n', FILE);                                                       \
2807     }                                                                           \
2808   while (0)
2809
2810 /* A C expression whose value is RTL representing the value of the return
2811    address for the frame COUNT steps up from the current frame.  */
2812
2813 #define RETURN_ADDR_RTX(COUNT, FRAME) \
2814   arm_return_addr (COUNT, FRAME)
2815
2816 /* Mask of the bits in the PC that contain the real return address 
2817    when running in 26-bit mode.  */
2818 #define RETURN_ADDR_MASK26 (0x03fffffc)
2819
2820 /* Pick up the return address upon entry to a procedure. Used for
2821    dwarf2 unwind information.  This also enables the table driven
2822    mechanism.  */
2823 #define INCOMING_RETURN_ADDR_RTX        gen_rtx_REG (Pmode, LR_REGNUM)
2824 #define DWARF_FRAME_RETURN_COLUMN       DWARF_FRAME_REGNUM (LR_REGNUM)
2825
2826 /* Used to mask out junk bits from the return address, such as
2827    processor state, interrupt status, condition codes and the like.  */
2828 #define MASK_RETURN_ADDR \
2829   /* If we are generating code for an ARM2/ARM3 machine or for an ARM6  \
2830      in 26 bit mode, the condition codes must be masked out of the      \
2831      return address.  This does not apply to ARM6 and later processors  \
2832      when running in 32 bit mode.  */                                   \
2833   ((!TARGET_APCS_32) ? (GEN_INT (RETURN_ADDR_MASK26))                   \
2834    : (GEN_INT ((unsigned long)0xffffffff)))
2835
2836 \f
2837 /* Define the codes that are matched by predicates in arm.c */
2838 #define PREDICATE_CODES                                                 \
2839   {"s_register_operand", {SUBREG, REG}},                                \
2840   {"arm_hard_register_operand", {REG}},                                 \
2841   {"f_register_operand", {SUBREG, REG}},                                \
2842   {"arm_add_operand",    {SUBREG, REG, CONST_INT}},                     \
2843   {"fpu_add_operand",    {SUBREG, REG, CONST_DOUBLE}},                  \
2844   {"fpu_rhs_operand",    {SUBREG, REG, CONST_DOUBLE}},                  \
2845   {"arm_rhs_operand",    {SUBREG, REG, CONST_INT}},                     \
2846   {"arm_not_operand",    {SUBREG, REG, CONST_INT}},                     \
2847   {"reg_or_int_operand", {SUBREG, REG, CONST_INT}},                     \
2848   {"index_operand",      {SUBREG, REG, CONST_INT}},                     \
2849   {"thumb_cmp_operand",  {SUBREG, REG, CONST_INT}},                     \
2850   {"offsettable_memory_operand", {MEM}},                                \
2851   {"bad_signed_byte_operand", {MEM}},                                   \
2852   {"alignable_memory_operand", {MEM}},                                  \
2853   {"shiftable_operator", {PLUS, MINUS, AND, IOR, XOR}},                 \
2854   {"minmax_operator", {SMIN, SMAX, UMIN, UMAX}},                        \
2855   {"shift_operator", {ASHIFT, ASHIFTRT, LSHIFTRT, ROTATERT, MULT}},     \
2856   {"di_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE, MEM}},          \
2857   {"nonimmediate_di_operand", {SUBREG, REG, MEM}},                      \
2858   {"soft_df_operand", {SUBREG, REG, CONST_DOUBLE, MEM}},                \
2859   {"nonimmediate_soft_df_operand", {SUBREG, REG, MEM}},                 \
2860   {"load_multiple_operation",  {PARALLEL}},                             \
2861   {"store_multiple_operation", {PARALLEL}},                             \
2862   {"equality_operator", {EQ, NE}},                                      \
2863   {"arm_comparison_operator", {EQ, NE, LE, LT, GE, GT, GEU, GTU, LEU,   \
2864                                LTU, UNORDERED, ORDERED, UNLT, UNLE,     \
2865                                UNGE, UNGT}},                            \
2866   {"arm_rhsm_operand", {SUBREG, REG, CONST_INT, MEM}},                  \
2867   {"const_shift_operand", {CONST_INT}},                                 \
2868   {"multi_register_push", {PARALLEL}},                                  \
2869   {"cc_register", {REG}},                                               \
2870   {"logical_binary_operator", {AND, IOR, XOR}},                         \
2871   {"dominant_cc_register", {REG}},
2872
2873 /* Define this if you have special predicates that know special things
2874    about modes.  Genrecog will warn about certain forms of
2875    match_operand without a mode; if the operand predicate is listed in
2876    SPECIAL_MODE_PREDICATES, the warning will be suppressed. */
2877 #define SPECIAL_MODE_PREDICATES                 \
2878  "cc_register", "dominant_cc_register",
2879
2880 enum arm_builtins
2881 {
2882   ARM_BUILTIN_CLZ,
2883   ARM_BUILTIN_MAX
2884 };
2885 #endif /* ! GCC_ARM_H */