OSDN Git Service

148a6cffaebe806d1025ed7e02cdd3f2af9868d0
[pf3gnuchains/gcc-fork.git] / gcc / config / alpha / alpha.h
1 /* Definitions of target machine for GNU compiler, for DEC Alpha.
2    Copyright (C) 1992, 1993, 1994, 1995, 1996, 1997, 1998, 1999,
3    2000, 2001 Free Software Foundation, Inc.
4    Contributed by Richard Kenner (kenner@vlsi1.ultra.nyu.edu)
5
6 This file is part of GNU CC.
7
8 GNU CC is free software; you can redistribute it and/or modify
9 it under the terms of the GNU General Public License as published by
10 the Free Software Foundation; either version 2, or (at your option)
11 any later version.
12
13 GNU CC is distributed in the hope that it will be useful,
14 but WITHOUT ANY WARRANTY; without even the implied warranty of
15 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16 GNU General Public License for more details.
17
18 You should have received a copy of the GNU General Public License
19 along with GNU CC; see the file COPYING.  If not, write to
20 the Free Software Foundation, 59 Temple Place - Suite 330,
21 Boston, MA 02111-1307, USA.  */
22
23
24 /* For C++ we need to ensure that __LANGUAGE_C_PLUS_PLUS is defined independent
25    of the source file extension.  */
26 #define CPLUSPLUS_CPP_SPEC "\
27 -D__LANGUAGE_C_PLUS_PLUS__ -D__LANGUAGE_C_PLUS_PLUS -D__cplusplus \
28 %(cpp) \
29 "
30
31 /* Write out the correct language type definition for the header files.  
32    Unless we have assembler language, write out the symbols for C.  */
33 #define CPP_SPEC "\
34 %{!undef:\
35 %{.S:-D__LANGUAGE_ASSEMBLY__ -D__LANGUAGE_ASSEMBLY %{!ansi:-DLANGUAGE_ASSEMBLY }}\
36 %{.m:-D__LANGUAGE_OBJECTIVE_C__ -D__LANGUAGE_OBJECTIVE_C }\
37 %{!.S:%{!.cc:%{!.cxx:%{!.cpp:%{!.cp:%{!.c++:%{!.C:%{!.m:-D__LANGUAGE_C__ -D__LANGUAGE_C %{!ansi:-DLANGUAGE_C }}}}}}}}}\
38 %{mieee:-D_IEEE_FP }\
39 %{mieee-with-inexact:-D_IEEE_FP -D_IEEE_FP_INEXACT }}\
40 %(cpp_cpu) %(cpp_subtarget)"
41
42 #ifndef CPP_SUBTARGET_SPEC
43 #define CPP_SUBTARGET_SPEC ""
44 #endif
45
46 /* Set the spec to use for signed char.  The default tests the above macro
47    but DEC's compiler can't handle the conditional in a "constant"
48    operand.  */
49
50 #define SIGNED_CHAR_SPEC "%{funsigned-char:-D__CHAR_UNSIGNED__}"
51
52 #define WORD_SWITCH_TAKES_ARG(STR)              \
53  (!strcmp (STR, "rpath") || DEFAULT_WORD_SWITCH_TAKES_ARG(STR))
54
55 /* Print subsidiary information on the compiler version in use.  */
56 #define TARGET_VERSION
57
58 /* Run-time compilation parameters selecting different hardware subsets.  */
59
60 /* Which processor to schedule for. The cpu attribute defines a list that
61    mirrors this list, so changes to alpha.md must be made at the same time.  */
62
63 enum processor_type
64  {PROCESSOR_EV4,                        /* 2106[46]{a,} */
65   PROCESSOR_EV5,                        /* 21164{a,pc,} */
66   PROCESSOR_EV6};                       /* 21264 */
67
68 extern enum processor_type alpha_cpu;
69
70 enum alpha_trap_precision
71 {
72   ALPHA_TP_PROG,        /* No precision (default).  */
73   ALPHA_TP_FUNC,        /* Trap contained within originating function.  */
74   ALPHA_TP_INSN         /* Instruction accuracy and code is resumption safe. */
75 };
76
77 enum alpha_fp_rounding_mode
78 {
79   ALPHA_FPRM_NORM,      /* Normal rounding mode.  */
80   ALPHA_FPRM_MINF,      /* Round towards minus-infinity.  */
81   ALPHA_FPRM_CHOP,      /* Chopped rounding mode (towards 0). */
82   ALPHA_FPRM_DYN        /* Dynamic rounding mode.  */
83 };
84
85 enum alpha_fp_trap_mode
86 {
87   ALPHA_FPTM_N,         /* Normal trap mode. */
88   ALPHA_FPTM_U,         /* Underflow traps enabled.  */
89   ALPHA_FPTM_SU,        /* Software completion, w/underflow traps */
90   ALPHA_FPTM_SUI        /* Software completion, w/underflow & inexact traps */
91 };
92
93 extern int target_flags;
94
95 extern enum alpha_trap_precision alpha_tp;
96 extern enum alpha_fp_rounding_mode alpha_fprm;
97 extern enum alpha_fp_trap_mode alpha_fptm;
98
99 /* This means that floating-point support exists in the target implementation
100    of the Alpha architecture.  This is usually the default.  */
101 #define MASK_FP         (1 << 0)
102 #define TARGET_FP       (target_flags & MASK_FP)
103
104 /* This means that floating-point registers are allowed to be used.  Note
105    that Alpha implementations without FP operations are required to
106    provide the FP registers.  */
107
108 #define MASK_FPREGS     (1 << 1)
109 #define TARGET_FPREGS   (target_flags & MASK_FPREGS)
110
111 /* This means that gas is used to process the assembler file.  */
112
113 #define MASK_GAS        (1 << 2)
114 #define TARGET_GAS      (target_flags & MASK_GAS)
115
116 /* This means that we should mark procedures as IEEE conformant. */
117
118 #define MASK_IEEE_CONFORMANT (1 << 3)
119 #define TARGET_IEEE_CONFORMANT  (target_flags & MASK_IEEE_CONFORMANT)
120
121 /* This means we should be IEEE-compliant except for inexact.  */
122
123 #define MASK_IEEE       (1 << 4)
124 #define TARGET_IEEE     (target_flags & MASK_IEEE)
125
126 /* This means we should be fully IEEE-compliant.  */
127
128 #define MASK_IEEE_WITH_INEXACT (1 << 5)
129 #define TARGET_IEEE_WITH_INEXACT (target_flags & MASK_IEEE_WITH_INEXACT)
130
131 /* This means we must construct all constants rather than emitting
132    them as literal data.  */
133
134 #define MASK_BUILD_CONSTANTS (1 << 6)
135 #define TARGET_BUILD_CONSTANTS (target_flags & MASK_BUILD_CONSTANTS)
136
137 /* This means we handle floating points in VAX F- (float)
138    or G- (double) Format.  */
139
140 #define MASK_FLOAT_VAX  (1 << 7)
141 #define TARGET_FLOAT_VAX (target_flags & MASK_FLOAT_VAX)
142
143 /* This means that the processor has byte and half word loads and stores
144    (the BWX extension).  */
145
146 #define MASK_BWX        (1 << 8)
147 #define TARGET_BWX      (target_flags & MASK_BWX)
148
149 /* This means that the processor has the MAX extension.  */
150 #define MASK_MAX        (1 << 9)
151 #define TARGET_MAX      (target_flags & MASK_MAX)
152
153 /* This means that the processor has the FIX extension.  */
154 #define MASK_FIX        (1 << 10)
155 #define TARGET_FIX      (target_flags & MASK_FIX)
156
157 /* This means that the processor has the CIX extension.  */
158 #define MASK_CIX        (1 << 11)
159 #define TARGET_CIX      (target_flags & MASK_CIX)
160
161 /* This means that the processor is an EV5, EV56, or PCA56.
162    Unlike alpha_cpu this is not affected by -mtune= setting.  */
163 #define MASK_CPU_EV5    (1 << 28)
164 #define TARGET_CPU_EV5  (target_flags & MASK_CPU_EV5)
165
166 /* Likewise for EV6.  */
167 #define MASK_CPU_EV6    (1 << 29)
168 #define TARGET_CPU_EV6  (target_flags & MASK_CPU_EV6)
169
170 /* This means we support the .arch directive in the assembler.  Only
171    defined in TARGET_CPU_DEFAULT.  */
172 #define MASK_SUPPORT_ARCH (1 << 30)
173 #define TARGET_SUPPORT_ARCH     (target_flags & MASK_SUPPORT_ARCH)
174
175 /* These are for target os support and cannot be changed at runtime.  */
176 #ifndef TARGET_WINDOWS_NT
177 #define TARGET_WINDOWS_NT 0
178 #endif
179 #ifndef TARGET_OPEN_VMS
180 #define TARGET_OPEN_VMS 0
181 #endif
182
183 #ifndef TARGET_AS_CAN_SUBTRACT_LABELS
184 #define TARGET_AS_CAN_SUBTRACT_LABELS TARGET_GAS
185 #endif
186 #ifndef TARGET_CAN_FAULT_IN_PROLOGUE
187 #define TARGET_CAN_FAULT_IN_PROLOGUE 0
188 #endif
189 #ifndef TARGET_HAS_XFLOATING_LIBS
190 #define TARGET_HAS_XFLOATING_LIBS 0
191 #endif
192 #ifndef TARGET_PROFILING_NEEDS_GP
193 #define TARGET_PROFILING_NEEDS_GP 0
194 #endif
195
196 /* Macro to define tables used to set the flags.
197    This is a list in braces of pairs in braces,
198    each pair being { "NAME", VALUE }
199    where VALUE is the bits to set or minus the bits to clear.
200    An empty string NAME is used to identify the default VALUE.  */
201
202 #define TARGET_SWITCHES                                                 \
203   { {"no-soft-float", MASK_FP, N_("Use hardware fp")},                  \
204     {"soft-float", - MASK_FP, N_("Do not use hardware fp")},            \
205     {"fp-regs", MASK_FPREGS, N_("Use fp registers")},                   \
206     {"no-fp-regs", - (MASK_FP|MASK_FPREGS),                             \
207      N_("Do not use fp registers")},                                    \
208     {"alpha-as", -MASK_GAS, N_("Do not assume GAS")},                   \
209     {"gas", MASK_GAS, N_("Assume GAS")},                                \
210     {"ieee-conformant", MASK_IEEE_CONFORMANT,                           \
211      N_("Request IEEE-conformant math library routines (OSF/1)")},      \
212     {"ieee", MASK_IEEE|MASK_IEEE_CONFORMANT,                            \
213      N_("Emit IEEE-conformant code, without inexact exceptions")},      \
214     {"ieee-with-inexact", MASK_IEEE_WITH_INEXACT|MASK_IEEE_CONFORMANT,  \
215      N_("Emit IEEE-conformant code, with inexact exceptions")},         \
216     {"build-constants", MASK_BUILD_CONSTANTS,                           \
217      N_("Do not emit complex integer constants to read-only memory")},  \
218     {"float-vax", MASK_FLOAT_VAX, N_("Use VAX fp")},                    \
219     {"float-ieee", -MASK_FLOAT_VAX, N_("Do not use VAX fp")},           \
220     {"bwx", MASK_BWX, N_("Emit code for the byte/word ISA extension")}, \
221     {"no-bwx", -MASK_BWX, ""},                                          \
222     {"max", MASK_MAX,                                                   \
223      N_("Emit code for the motion video ISA extension")},               \
224     {"no-max", -MASK_MAX, ""},                                          \
225     {"fix", MASK_FIX,                                                   \
226      N_("Emit code for the fp move and sqrt ISA extension")},           \
227     {"no-fix", -MASK_FIX, ""},                                          \
228     {"cix", MASK_CIX, N_("Emit code for the counting ISA extension")},  \
229     {"no-cix", -MASK_CIX, ""},                                          \
230     {"", TARGET_DEFAULT | TARGET_CPU_DEFAULT, ""} }
231
232 #define TARGET_DEFAULT MASK_FP|MASK_FPREGS
233
234 #ifndef TARGET_CPU_DEFAULT
235 #define TARGET_CPU_DEFAULT 0
236 #endif
237
238 /* This macro is similar to `TARGET_SWITCHES' but defines names of
239    command options that have values.  Its definition is an initializer
240    with a subgrouping for each command option.
241
242    Each subgrouping contains a string constant, that defines the fixed
243    part of the option name, and the address of a variable.  The
244    variable, type `char *', is set to the variable part of the given
245    option if the fixed part matches.  The actual option name is made
246    by appending `-m' to the specified name.
247
248    Here is an example which defines `-mshort-data-NUMBER'.  If the
249    given option is `-mshort-data-512', the variable `m88k_short_data'
250    will be set to the string `"512"'.
251
252         extern char *m88k_short_data;
253         #define TARGET_OPTIONS { { "short-data-", &m88k_short_data } }  */
254
255 extern const char *alpha_cpu_string;    /* For -mcpu= */
256 extern const char *alpha_tune_string;   /* For -mtune= */
257 extern const char *alpha_fprm_string;   /* For -mfp-rounding-mode=[n|m|c|d] */
258 extern const char *alpha_fptm_string;   /* For -mfp-trap-mode=[n|u|su|sui]  */
259 extern const char *alpha_tp_string;     /* For -mtrap-precision=[p|f|i] */
260 extern const char *alpha_mlat_string;   /* For -mmemory-latency= */
261
262 #define TARGET_OPTIONS                                  \
263 {                                                       \
264   {"cpu=",              &alpha_cpu_string,              \
265    N_("Use features of and schedule given CPU")},       \
266   {"tune=",             &alpha_tune_string,             \
267    N_("Schedule given CPU")},                           \
268   {"fp-rounding-mode=", &alpha_fprm_string,             \
269    N_("Control the generated fp rounding mode")},       \
270   {"fp-trap-mode=",     &alpha_fptm_string,             \
271    N_("Control the IEEE trap mode")},                   \
272   {"trap-precision=",   &alpha_tp_string,               \
273    N_("Control the precision given to fp exceptions")}, \
274   {"memory-latency=",   &alpha_mlat_string,             \
275    N_("Tune expected memory latency")},                 \
276 }
277
278 /* Attempt to describe CPU characteristics to the preprocessor.  */
279
280 /* Corresponding to amask... */
281 #define CPP_AM_BWX_SPEC "-D__alpha_bwx__ -Acpu=bwx"
282 #define CPP_AM_MAX_SPEC "-D__alpha_max__ -Acpu=max"
283 #define CPP_AM_FIX_SPEC "-D__alpha_fix__ -Acpu=fix"
284 #define CPP_AM_CIX_SPEC "-D__alpha_cix__ -Acpu=cix"
285
286 /* Corresponding to implver... */
287 #define CPP_IM_EV4_SPEC "-D__alpha_ev4__ -Acpu=ev4"
288 #define CPP_IM_EV5_SPEC "-D__alpha_ev5__ -Acpu=ev5"
289 #define CPP_IM_EV6_SPEC "-D__alpha_ev6__ -Acpu=ev6"
290
291 /* Common combinations.  */
292 #define CPP_CPU_EV4_SPEC        "%(cpp_im_ev4)"
293 #define CPP_CPU_EV5_SPEC        "%(cpp_im_ev5)"
294 #define CPP_CPU_EV56_SPEC       "%(cpp_im_ev5) %(cpp_am_bwx)"
295 #define CPP_CPU_PCA56_SPEC      "%(cpp_im_ev5) %(cpp_am_bwx) %(cpp_am_max)"
296 #define CPP_CPU_EV6_SPEC \
297   "%(cpp_im_ev6) %(cpp_am_bwx) %(cpp_am_max) %(cpp_am_fix)"
298 #define CPP_CPU_EV67_SPEC \
299   "%(cpp_im_ev6) %(cpp_am_bwx) %(cpp_am_max) %(cpp_am_fix) %(cpp_am_cix)"
300
301 #ifndef CPP_CPU_DEFAULT_SPEC
302 # if TARGET_CPU_DEFAULT & MASK_CPU_EV6
303 #  if TARGET_CPU_DEFAULT & MASK_CIX
304 #    define CPP_CPU_DEFAULT_SPEC        CPP_CPU_EV67_SPEC
305 #  else
306 #    define CPP_CPU_DEFAULT_SPEC        CPP_CPU_EV6_SPEC
307 #  endif
308 # else
309 #  if TARGET_CPU_DEFAULT & MASK_CPU_EV5
310 #   if TARGET_CPU_DEFAULT & MASK_MAX
311 #    define CPP_CPU_DEFAULT_SPEC        CPP_CPU_PCA56_SPEC
312 #   else
313 #    if TARGET_CPU_DEFAULT & MASK_BWX
314 #     define CPP_CPU_DEFAULT_SPEC       CPP_CPU_EV56_SPEC
315 #    else
316 #     define CPP_CPU_DEFAULT_SPEC       CPP_CPU_EV5_SPEC
317 #    endif
318 #   endif
319 #  else
320 #   define CPP_CPU_DEFAULT_SPEC         CPP_CPU_EV4_SPEC
321 #  endif
322 # endif
323 #endif /* CPP_CPU_DEFAULT_SPEC */
324
325 #ifndef CPP_CPU_SPEC
326 #define CPP_CPU_SPEC "\
327 %{!undef:-Acpu=alpha -Amachine=alpha -D__alpha -D__alpha__ \
328 %{mcpu=ev4|mcpu=21064:%(cpp_cpu_ev4) }\
329 %{mcpu=ev5|mcpu=21164:%(cpp_cpu_ev5) }\
330 %{mcpu=ev56|mcpu=21164a:%(cpp_cpu_ev56) }\
331 %{mcpu=pca56|mcpu=21164pc|mcpu=21164PC:%(cpp_cpu_pca56) }\
332 %{mcpu=ev6|mcpu=21264:%(cpp_cpu_ev6) }\
333 %{mcpu=ev67|mcpu=21264a:%(cpp_cpu_ev67) }\
334 %{!mcpu*:%(cpp_cpu_default) }}"
335 #endif
336
337 /* This macro defines names of additional specifications to put in the
338    specs that can be used in various specifications like CC1_SPEC.  Its
339    definition is an initializer with a subgrouping for each command option.
340
341    Each subgrouping contains a string constant, that defines the
342    specification name, and a string constant that used by the GNU CC driver
343    program.
344
345    Do not define this macro if it does not need to do anything.  */
346
347 #ifndef SUBTARGET_EXTRA_SPECS
348 #define SUBTARGET_EXTRA_SPECS
349 #endif
350
351 #define EXTRA_SPECS                             \
352   { "cpp_am_bwx", CPP_AM_BWX_SPEC },            \
353   { "cpp_am_max", CPP_AM_MAX_SPEC },            \
354   { "cpp_am_fix", CPP_AM_FIX_SPEC },            \
355   { "cpp_am_cix", CPP_AM_CIX_SPEC },            \
356   { "cpp_im_ev4", CPP_IM_EV4_SPEC },            \
357   { "cpp_im_ev5", CPP_IM_EV5_SPEC },            \
358   { "cpp_im_ev6", CPP_IM_EV6_SPEC },            \
359   { "cpp_cpu_ev4", CPP_CPU_EV4_SPEC },          \
360   { "cpp_cpu_ev5", CPP_CPU_EV5_SPEC },          \
361   { "cpp_cpu_ev56", CPP_CPU_EV56_SPEC },        \
362   { "cpp_cpu_pca56", CPP_CPU_PCA56_SPEC },      \
363   { "cpp_cpu_ev6", CPP_CPU_EV6_SPEC },          \
364   { "cpp_cpu_ev67", CPP_CPU_EV67_SPEC },        \
365   { "cpp_cpu_default", CPP_CPU_DEFAULT_SPEC },  \
366   { "cpp_cpu", CPP_CPU_SPEC },                  \
367   { "cpp_subtarget", CPP_SUBTARGET_SPEC },      \
368   SUBTARGET_EXTRA_SPECS
369
370
371 /* Sometimes certain combinations of command options do not make sense
372    on a particular target machine.  You can define a macro
373    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
374    defined, is executed once just after all the command options have
375    been parsed.
376
377    On the Alpha, it is used to translate target-option strings into
378    numeric values.  */
379
380 #define OVERRIDE_OPTIONS override_options ()
381
382
383 /* Define this macro to change register usage conditional on target flags.
384
385    On the Alpha, we use this to disable the floating-point registers when
386    they don't exist.  */
387
388 #define CONDITIONAL_REGISTER_USAGE      \
389   if (! TARGET_FPREGS)                  \
390     for (i = 32; i < 63; i++)           \
391       fixed_regs[i] = call_used_regs[i] = 1;
392
393 /* Show we can debug even without a frame pointer.  */
394 #define CAN_DEBUG_WITHOUT_FP
395 \f
396 /* target machine storage layout */
397
398 /* Define to enable software floating point emulation. */
399 #define REAL_ARITHMETIC
400
401 /* Define the size of `int'.  The default is the same as the word size.  */
402 #define INT_TYPE_SIZE 32
403
404 /* Define the size of `long long'.  The default is the twice the word size.  */
405 #define LONG_LONG_TYPE_SIZE 64
406
407 /* The two floating-point formats we support are S-floating, which is
408    4 bytes, and T-floating, which is 8 bytes.  `float' is S and `double'
409    and `long double' are T.  */
410
411 #define FLOAT_TYPE_SIZE 32
412 #define DOUBLE_TYPE_SIZE 64
413 #define LONG_DOUBLE_TYPE_SIZE 64
414
415 #define WCHAR_TYPE "unsigned int"
416 #define WCHAR_TYPE_SIZE 32
417
418 /* Define this macro if it is advisable to hold scalars in registers
419    in a wider mode than that declared by the program.  In such cases, 
420    the value is constrained to be within the bounds of the declared
421    type, but kept valid in the wider mode.  The signedness of the
422    extension may differ from that of the type.
423
424    For Alpha, we always store objects in a full register.  32-bit objects
425    are always sign-extended, but smaller objects retain their signedness.  */
426
427 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)  \
428   if (GET_MODE_CLASS (MODE) == MODE_INT         \
429       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD) \
430     {                                           \
431       if ((MODE) == SImode)                     \
432         (UNSIGNEDP) = 0;                        \
433       (MODE) = DImode;                          \
434     }
435
436 /* Define this if function arguments should also be promoted using the above
437    procedure.  */
438
439 #define PROMOTE_FUNCTION_ARGS
440
441 /* Likewise, if the function return value is promoted.  */
442
443 #define PROMOTE_FUNCTION_RETURN
444
445 /* Define this if most significant bit is lowest numbered
446    in instructions that operate on numbered bit-fields.
447
448    There are no such instructions on the Alpha, but the documentation
449    is little endian.  */
450 #define BITS_BIG_ENDIAN 0
451
452 /* Define this if most significant byte of a word is the lowest numbered.
453    This is false on the Alpha.  */
454 #define BYTES_BIG_ENDIAN 0
455
456 /* Define this if most significant word of a multiword number is lowest
457    numbered.
458
459    For Alpha we can decide arbitrarily since there are no machine instructions
460    for them.  Might as well be consistent with bytes. */
461 #define WORDS_BIG_ENDIAN 0
462
463 /* number of bits in an addressable storage unit */
464 #define BITS_PER_UNIT 8
465
466 /* Width in bits of a "word", which is the contents of a machine register.
467    Note that this is not necessarily the width of data type `int';
468    if using 16-bit ints on a 68000, this would still be 32.
469    But on a machine with 16-bit registers, this would be 16.  */
470 #define BITS_PER_WORD 64
471
472 /* Width of a word, in units (bytes).  */
473 #define UNITS_PER_WORD 8
474
475 /* Width in bits of a pointer.
476    See also the macro `Pmode' defined below.  */
477 #define POINTER_SIZE 64
478
479 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
480 #define PARM_BOUNDARY 64
481
482 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
483 #define STACK_BOUNDARY 64
484
485 /* Allocation boundary (in *bits*) for the code of a function.  */
486 #define FUNCTION_BOUNDARY 32
487
488 /* Alignment of field after `int : 0' in a structure.  */
489 #define EMPTY_FIELD_BOUNDARY 64
490
491 /* Every structure's size must be a multiple of this.  */
492 #define STRUCTURE_SIZE_BOUNDARY 8
493
494 /* A bitfield declared as `int' forces `int' alignment for the struct.  */
495 #define PCC_BITFIELD_TYPE_MATTERS 1
496
497 /* No data type wants to be aligned rounder than this.  */
498 #define BIGGEST_ALIGNMENT 128
499
500 /* For atomic access to objects, must have at least 32-bit alignment
501    unless the machine has byte operations.  */
502 #define MINIMUM_ATOMIC_ALIGNMENT ((unsigned int) (TARGET_BWX ? 8 : 32))
503
504 /* Align all constants and variables to at least a word boundary so
505    we can pick up pieces of them faster.  */
506 /* ??? Only if block-move stuff knows about different source/destination
507    alignment.  */
508 #if 0
509 #define CONSTANT_ALIGNMENT(EXP, ALIGN) MAX ((ALIGN), BITS_PER_WORD)
510 #define DATA_ALIGNMENT(EXP, ALIGN) MAX ((ALIGN), BITS_PER_WORD)
511 #endif
512
513 /* Set this non-zero if move instructions will actually fail to work
514    when given unaligned data.
515
516    Since we get an error message when we do one, call them invalid.  */
517
518 #define STRICT_ALIGNMENT 1
519
520 /* Set this non-zero if unaligned move instructions are extremely slow.
521
522    On the Alpha, they trap.  */
523
524 #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN) 1
525 \f
526 /* Standard register usage.  */
527
528 /* Number of actual hardware registers.
529    The hardware registers are assigned numbers for the compiler
530    from 0 to just below FIRST_PSEUDO_REGISTER.
531    All registers that the compiler knows about must be given numbers,
532    even those that are not normally considered general registers.
533
534    We define all 32 integer registers, even though $31 is always zero,
535    and all 32 floating-point registers, even though $f31 is also
536    always zero.  We do not bother defining the FP status register and
537    there are no other registers. 
538
539    Since $31 is always zero, we will use register number 31 as the
540    argument pointer.  It will never appear in the generated code
541    because we will always be eliminating it in favor of the stack
542    pointer or hardware frame pointer.
543
544    Likewise, we use $f31 for the frame pointer, which will always
545    be eliminated in favor of the hardware frame pointer or the
546    stack pointer.  */
547
548 #define FIRST_PSEUDO_REGISTER 64
549
550 /* 1 for registers that have pervasive standard uses
551    and are not available for the register allocator.  */
552
553 #define FIXED_REGISTERS  \
554  {0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
555   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, \
556   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
557   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1 }
558
559 /* 1 for registers not available across function calls.
560    These must include the FIXED_REGISTERS and also any
561    registers that can be used without being saved.
562    The latter must include the registers where values are returned
563    and the register where structure-value addresses are passed.
564    Aside from that, you can include as many other registers as you like.  */
565 #define CALL_USED_REGISTERS  \
566  {1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 0, \
567   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 1, 1, 1, 1, 1, \
568   1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, \
569   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1 }
570
571 /* List the order in which to allocate registers.  Each register must be
572    listed once, even those in FIXED_REGISTERS.
573
574    We allocate in the following order:
575    $f10-$f15            (nonsaved floating-point register)
576    $f22-$f30            (likewise)
577    $f21-$f16            (likewise, but input args)
578    $f0                  (nonsaved, but return value)
579    $f1                  (nonsaved, but immediate before saved)
580    $f2-$f9              (saved floating-point registers)
581    $1-$8                (nonsaved integer registers)
582    $22-$25              (likewise)
583    $28                  (likewise)
584    $0                   (likewise, but return value)
585    $21-$16              (likewise, but input args)
586    $27                  (procedure value in OSF, nonsaved in NT)
587    $9-$14               (saved integer registers)
588    $26                  (return PC)
589    $15                  (frame pointer)
590    $29                  (global pointer)
591    $30, $31, $f31       (stack pointer and always zero/ap & fp)  */
592
593 #define REG_ALLOC_ORDER         \
594   {42, 43, 44, 45, 46, 47,              \
595    54, 55, 56, 57, 58, 59, 60, 61, 62,  \
596    53, 52, 51, 50, 49, 48,              \
597    32, 33,                              \
598    34, 35, 36, 37, 38, 39, 40, 41,      \
599    1, 2, 3, 4, 5, 6, 7, 8,              \
600    22, 23, 24, 25,                      \
601    28,                                  \
602    0,                                   \
603    21, 20, 19, 18, 17, 16,              \
604    27,                                  \
605    9, 10, 11, 12, 13, 14,               \
606    26,                                  \
607    15,                                  \
608    29,                                  \
609    30, 31, 63 }
610
611 /* Return number of consecutive hard regs needed starting at reg REGNO
612    to hold something of mode MODE.
613    This is ordinarily the length in words of a value of mode MODE
614    but can be less for certain modes in special long registers.  */
615
616 #define HARD_REGNO_NREGS(REGNO, MODE)   \
617   ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
618
619 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.
620    On Alpha, the integer registers can hold any mode.  The floating-point
621    registers can hold 32-bit and 64-bit integers as well, but not 16-bit
622    or 8-bit values.  */
623
624 #define HARD_REGNO_MODE_OK(REGNO, MODE)                                 \
625   ((REGNO) >= 32 && (REGNO) <= 62                                       \
626    ? GET_MODE_UNIT_SIZE (MODE) == 8 || GET_MODE_UNIT_SIZE (MODE) == 4   \
627    : 1)
628
629 /* A C expression that is nonzero if a value of mode
630    MODE1 is accessible in mode MODE2 without copying.
631
632    This asymmetric test is true when MODE1 could be put
633    in an FP register but MODE2 could not.  */
634
635 #define MODES_TIEABLE_P(MODE1, MODE2)                           \
636   (HARD_REGNO_MODE_OK (32, (MODE1))                             \
637    ? HARD_REGNO_MODE_OK (32, (MODE2))                           \
638    : 1)
639
640 /* Specify the registers used for certain standard purposes.
641    The values of these macros are register numbers.  */
642
643 /* Alpha pc isn't overloaded on a register that the compiler knows about.  */
644 /* #define PC_REGNUM  */
645
646 /* Register to use for pushing function arguments.  */
647 #define STACK_POINTER_REGNUM 30
648
649 /* Base register for access to local variables of the function.  */
650 #define HARD_FRAME_POINTER_REGNUM 15
651
652 /* Value should be nonzero if functions must have frame pointers.
653    Zero means the frame pointer need not be set up (and parms
654    may be accessed via the stack pointer) in functions that seem suitable.
655    This is computed in `reload', in reload1.c.  */
656 #define FRAME_POINTER_REQUIRED 0
657
658 /* Base register for access to arguments of the function.  */
659 #define ARG_POINTER_REGNUM 31
660
661 /* Base register for access to local variables of function.  */
662 #define FRAME_POINTER_REGNUM 63
663
664 /* Register in which static-chain is passed to a function. 
665
666    For the Alpha, this is based on an example; the calling sequence
667    doesn't seem to specify this.  */
668 #define STATIC_CHAIN_REGNUM 1
669
670 /* Register in which address to store a structure value
671    arrives in the function.  On the Alpha, the address is passed
672    as a hidden argument.  */
673 #define STRUCT_VALUE 0
674 \f
675 /* Define the classes of registers for register constraints in the
676    machine description.  Also define ranges of constants.
677
678    One of the classes must always be named ALL_REGS and include all hard regs.
679    If there is more than one class, another class must be named NO_REGS
680    and contain no registers.
681
682    The name GENERAL_REGS must be the name of a class (or an alias for
683    another name such as ALL_REGS).  This is the class of registers
684    that is allowed by "g" or "r" in a register constraint.
685    Also, registers outside this class are allocated only when
686    instructions express preferences for them.
687
688    The classes must be numbered in nondecreasing order; that is,
689    a larger-numbered class must never be contained completely
690    in a smaller-numbered class.
691
692    For any two classes, it is very desirable that there be another
693    class that represents their union.  */
694    
695 enum reg_class { NO_REGS, PV_REG, GENERAL_REGS, FLOAT_REGS, ALL_REGS,
696                  LIM_REG_CLASSES };
697
698 #define N_REG_CLASSES (int) LIM_REG_CLASSES
699
700 /* Give names of register classes as strings for dump file.   */
701
702 #define REG_CLASS_NAMES                         \
703  {"NO_REGS", "PV_REG", "GENERAL_REGS", "FLOAT_REGS", "ALL_REGS" }
704
705 /* Define which registers fit in which classes.
706    This is an initializer for a vector of HARD_REG_SET
707    of length N_REG_CLASSES.  */
708
709 #define REG_CLASS_CONTENTS      \
710   { {0, 0}, {0x08000000, 0}, {~0, 0x80000000}, {0, 0x7fffffff}, {~0, ~0} }
711
712 /* The same information, inverted:
713    Return the class number of the smallest class containing
714    reg number REGNO.  This could be a conditional expression
715    or could index an array.  */
716
717 #define REGNO_REG_CLASS(REGNO)                  \
718  ((REGNO) == 27 ? PV_REG                        \
719   : (REGNO) >= 32 && (REGNO) <= 62 ? FLOAT_REGS \
720   : GENERAL_REGS)
721
722 /* The class value for index registers, and the one for base regs.  */
723 #define INDEX_REG_CLASS NO_REGS
724 #define BASE_REG_CLASS GENERAL_REGS
725
726 /* Get reg_class from a letter such as appears in the machine description.  */
727
728 #define REG_CLASS_FROM_LETTER(C)        \
729  ((C) == 'c' ? PV_REG : (C) == 'f' ? FLOAT_REGS : NO_REGS)
730
731 /* Define this macro to change register usage conditional on target flags.  */
732 /* #define CONDITIONAL_REGISTER_USAGE  */
733
734 /* The letters I, J, K, L, M, N, O, and P in a register constraint string
735    can be used to stand for particular ranges of immediate operands.
736    This macro defines what the ranges are.
737    C is the letter, and VALUE is a constant value.
738    Return 1 if VALUE is in the range specified by C.
739
740    For Alpha:
741    `I' is used for the range of constants most insns can contain.
742    `J' is the constant zero.
743    `K' is used for the constant in an LDA insn.
744    `L' is used for the constant in a LDAH insn.
745    `M' is used for the constants that can be AND'ed with using a ZAP insn.
746    `N' is used for complemented 8-bit constants.
747    `O' is used for negated 8-bit constants.
748    `P' is used for the constants 1, 2 and 3.  */
749
750 #define CONST_OK_FOR_LETTER_P(VALUE, C)                         \
751   ((C) == 'I' ? (unsigned HOST_WIDE_INT) (VALUE) < 0x100        \
752    : (C) == 'J' ? (VALUE) == 0                                  \
753    : (C) == 'K' ? (unsigned HOST_WIDE_INT) ((VALUE) + 0x8000) < 0x10000 \
754    : (C) == 'L' ? (((VALUE) & 0xffff) == 0                      \
755                   && (((VALUE)) >> 31 == -1 || (VALUE) >> 31 == 0)) \
756    : (C) == 'M' ? zap_mask (VALUE)                              \
757    : (C) == 'N' ? (unsigned HOST_WIDE_INT) (~ (VALUE)) < 0x100  \
758    : (C) == 'O' ? (unsigned HOST_WIDE_INT) (- (VALUE)) < 0x100  \
759    : (C) == 'P' ? (VALUE) == 1 || (VALUE) == 2 || (VALUE) == 3  \
760    : 0)
761
762 /* Similar, but for floating or large integer constants, and defining letters
763    G and H.   Here VALUE is the CONST_DOUBLE rtx itself.
764
765    For Alpha, `G' is the floating-point constant zero.  `H' is a CONST_DOUBLE
766    that is the operand of a ZAP insn.  */
767
768 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)                          \
769   ((C) == 'G' ? (GET_MODE_CLASS (GET_MODE (VALUE)) == MODE_FLOAT        \
770                  && (VALUE) == CONST0_RTX (GET_MODE (VALUE)))           \
771    : (C) == 'H' ? (GET_MODE (VALUE) == VOIDmode                         \
772                    && zap_mask (CONST_DOUBLE_LOW (VALUE))               \
773                    && zap_mask (CONST_DOUBLE_HIGH (VALUE)))             \
774    : 0)
775
776 /* Optional extra constraints for this machine.
777
778    For the Alpha, `Q' means that this is a memory operand but not a
779    reference to an unaligned location.
780
781    `R' is a SYMBOL_REF that has SYMBOL_REF_FLAG set or is the current
782    function.
783
784    'S' is a 6-bit constant (valid for a shift insn).  */
785
786 #define EXTRA_CONSTRAINT(OP, C)                         \
787   ((C) == 'Q' ? normal_memory_operand (OP, VOIDmode)                    \
788    : (C) == 'R' ? current_file_function_operand (OP, Pmode)             \
789    : (C) == 'S' ? (GET_CODE (OP) == CONST_INT                           \
790                    && (unsigned HOST_WIDE_INT) INTVAL (OP) < 64)        \
791    : 0)
792
793 /* Given an rtx X being reloaded into a reg required to be
794    in class CLASS, return the class of reg to actually use.
795    In general this is just CLASS; but on some machines
796    in some cases it is preferable to use a more restrictive class.
797
798    On the Alpha, all constants except zero go into a floating-point
799    register via memory.  */
800
801 #define PREFERRED_RELOAD_CLASS(X, CLASS)                \
802   (CONSTANT_P (X) && (X) != const0_rtx && (X) != CONST0_RTX (GET_MODE (X)) \
803    ? ((CLASS) == FLOAT_REGS || (CLASS) == NO_REGS ? NO_REGS : GENERAL_REGS)\
804    : (CLASS))
805
806 /* Loading and storing HImode or QImode values to and from memory
807    usually requires a scratch register.  The exceptions are loading
808    QImode and HImode from an aligned address to a general register
809    unless byte instructions are permitted.
810    We also cannot load an unaligned address or a paradoxical SUBREG into an
811    FP register.   */
812
813 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS,MODE,IN) \
814   secondary_reload_class((CLASS), (MODE), (IN), 1)
815
816 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS,MODE,OUT) \
817   secondary_reload_class((CLASS), (MODE), (OUT), 0)
818
819 /* If we are copying between general and FP registers, we need a memory
820    location unless the FIX extension is available.  */
821
822 #define SECONDARY_MEMORY_NEEDED(CLASS1,CLASS2,MODE) \
823  (! TARGET_FIX && (CLASS1) != (CLASS2))
824
825 /* Specify the mode to be used for memory when a secondary memory
826    location is needed.  If MODE is floating-point, use it.  Otherwise,
827    widen to a word like the default.  This is needed because we always
828    store integers in FP registers in quadword format.  This whole
829    area is very tricky! */
830 #define SECONDARY_MEMORY_NEEDED_MODE(MODE)              \
831   (GET_MODE_CLASS (MODE) == MODE_FLOAT ? (MODE)         \
832    : GET_MODE_SIZE (MODE) >= 4 ? (MODE)                 \
833    : mode_for_size (BITS_PER_WORD, GET_MODE_CLASS (MODE), 0))
834
835 /* Return the maximum number of consecutive registers
836    needed to represent mode MODE in a register of class CLASS.  */
837
838 #define CLASS_MAX_NREGS(CLASS, MODE)                            \
839  ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
840
841 /* If defined, gives a class of registers that cannot be used as the
842    operand of a SUBREG that changes the mode of the object illegally.  */
843
844 #define CLASS_CANNOT_CHANGE_MODE        FLOAT_REGS
845
846 /* Defines illegal mode changes for CLASS_CANNOT_CHANGE_MODE.  */
847
848 #define CLASS_CANNOT_CHANGE_MODE_P(FROM,TO) \
849   (GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO))
850
851 /* Define the cost of moving between registers of various classes.  Moving
852    between FLOAT_REGS and anything else except float regs is expensive. 
853    In fact, we make it quite expensive because we really don't want to
854    do these moves unless it is clearly worth it.  Optimizations may
855    reduce the impact of not being able to allocate a pseudo to a
856    hard register.  */
857
858 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2)        \
859   (((CLASS1) == FLOAT_REGS) == ((CLASS2) == FLOAT_REGS) \
860    ? 2                                                  \
861    : TARGET_FIX ? 3 : 4+2*alpha_memory_latency)
862
863 /* A C expressions returning the cost of moving data of MODE from a register to
864    or from memory.
865
866    On the Alpha, bump this up a bit.  */
867
868 extern int alpha_memory_latency;
869 #define MEMORY_MOVE_COST(MODE,CLASS,IN)  (2*alpha_memory_latency)
870
871 /* Provide the cost of a branch.  Exact meaning under development.  */
872 #define BRANCH_COST 5
873
874 /* Adjust the cost of dependencies.  */
875
876 #define ADJUST_COST(INSN,LINK,DEP,COST) \
877   (COST) = alpha_adjust_cost (INSN, LINK, DEP, COST)
878 \f
879 /* Stack layout; function entry, exit and calling.  */
880
881 /* Define this if pushing a word on the stack
882    makes the stack pointer a smaller address.  */
883 #define STACK_GROWS_DOWNWARD
884
885 /* Define this if the nominal address of the stack frame
886    is at the high-address end of the local variables;
887    that is, each additional local variable allocated
888    goes at a more negative offset in the frame.  */
889 /* #define FRAME_GROWS_DOWNWARD */
890
891 /* Offset within stack frame to start allocating local variables at.
892    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
893    first local allocated.  Otherwise, it is the offset to the BEGINNING
894    of the first local allocated.  */
895
896 #define STARTING_FRAME_OFFSET 0
897
898 /* If we generate an insn to push BYTES bytes,
899    this says how many the stack pointer really advances by.
900    On Alpha, don't define this because there are no push insns.  */
901 /*  #define PUSH_ROUNDING(BYTES) */
902
903 /* Define this to be nonzero if stack checking is built into the ABI.  */
904 #define STACK_CHECK_BUILTIN 1
905
906 /* Define this if the maximum size of all the outgoing args is to be
907    accumulated and pushed during the prologue.  The amount can be
908    found in the variable current_function_outgoing_args_size.  */
909 #define ACCUMULATE_OUTGOING_ARGS 1
910
911 /* Offset of first parameter from the argument pointer register value.  */
912
913 #define FIRST_PARM_OFFSET(FNDECL) 0
914
915 /* Definitions for register eliminations.
916
917    We have two registers that can be eliminated on the Alpha.  First, the
918    frame pointer register can often be eliminated in favor of the stack
919    pointer register.  Secondly, the argument pointer register can always be
920    eliminated; it is replaced with either the stack or frame pointer. */
921
922 /* This is an array of structures.  Each structure initializes one pair
923    of eliminable registers.  The "from" register number is given first,
924    followed by "to".  Eliminations of the same "from" register are listed
925    in order of preference.  */
926
927 #define ELIMINABLE_REGS                              \
928 {{ ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},        \
929  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},   \
930  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},      \
931  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM}}
932
933 /* Given FROM and TO register numbers, say whether this elimination is allowed.
934    Frame pointer elimination is automatically handled.
935
936    All eliminations are valid since the cases where FP can't be
937    eliminated are already handled.  */
938
939 #define CAN_ELIMINATE(FROM, TO) 1
940
941 /* Round up to a multiple of 16 bytes.  */
942 #define ALPHA_ROUND(X) (((X) + 15) & ~ 15)
943
944 /* Define the offset between two registers, one to be eliminated, and the other
945    its replacement, at the start of a routine.  */
946 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
947 { if ((FROM) == FRAME_POINTER_REGNUM)                                   \
948     (OFFSET) = (ALPHA_ROUND (current_function_outgoing_args_size)       \
949                 + alpha_sa_size ());                                    \
950   else if ((FROM) == ARG_POINTER_REGNUM)                                \
951     (OFFSET) = (ALPHA_ROUND (current_function_outgoing_args_size)       \
952                 + alpha_sa_size ()                                      \
953                 + (ALPHA_ROUND (get_frame_size ()                       \
954                                + current_function_pretend_args_size)    \
955                    - current_function_pretend_args_size));              \
956   else                                                                  \
957     abort ();                                                           \
958 }
959
960 /* Define this if stack space is still allocated for a parameter passed
961    in a register.  */
962 /* #define REG_PARM_STACK_SPACE */
963
964 /* Value is the number of bytes of arguments automatically
965    popped when returning from a subroutine call.
966    FUNDECL is the declaration node of the function (as a tree),
967    FUNTYPE is the data type of the function (as a tree),
968    or for a library call it is an identifier node for the subroutine name.
969    SIZE is the number of bytes of arguments passed on the stack.  */
970
971 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
972
973 /* Define how to find the value returned by a function.
974    VALTYPE is the data type of the value (as a tree).
975    If the precise function being called is known, FUNC is its FUNCTION_DECL;
976    otherwise, FUNC is 0.
977
978    On Alpha the value is found in $0 for integer functions and
979    $f0 for floating-point functions.  */
980
981 #define FUNCTION_VALUE(VALTYPE, FUNC)   \
982   gen_rtx_REG (((INTEGRAL_TYPE_P (VALTYPE)                      \
983                  && TYPE_PRECISION (VALTYPE) < BITS_PER_WORD)   \
984                 || POINTER_TYPE_P (VALTYPE))                    \
985                ? word_mode : TYPE_MODE (VALTYPE),               \
986                ((TARGET_FPREGS                                  \
987                  && (TREE_CODE (VALTYPE) == REAL_TYPE           \
988                      || TREE_CODE (VALTYPE) == COMPLEX_TYPE))   \
989                 ? 32 : 0))
990
991 /* Define how to find the value returned by a library function
992    assuming the value has mode MODE.  */
993
994 #define LIBCALL_VALUE(MODE)     \
995    gen_rtx_REG (MODE,                                           \
996                 (TARGET_FPREGS                                  \
997                  && (GET_MODE_CLASS (MODE) == MODE_FLOAT        \
998                      || GET_MODE_CLASS (MODE) == MODE_COMPLEX_FLOAT) \
999                  ? 32 : 0))
1000
1001 /* The definition of this macro implies that there are cases where
1002    a scalar value cannot be returned in registers.
1003
1004    For the Alpha, any structure or union type is returned in memory, as
1005    are integers whose size is larger than 64 bits.  */
1006
1007 #define RETURN_IN_MEMORY(TYPE) \
1008   (TYPE_MODE (TYPE) == BLKmode \
1009    || TYPE_MODE (TYPE) == TFmode \
1010    || TYPE_MODE (TYPE) == TCmode \
1011    || (TREE_CODE (TYPE) == INTEGER_TYPE && TYPE_PRECISION (TYPE) > 64))
1012
1013 /* 1 if N is a possible register number for a function value
1014    as seen by the caller.  */
1015
1016 #define FUNCTION_VALUE_REGNO_P(N)  \
1017   ((N) == 0 || (N) == 1 || (N) == 32 || (N) == 33)
1018
1019 /* 1 if N is a possible register number for function argument passing.
1020    On Alpha, these are $16-$21 and $f16-$f21.  */
1021
1022 #define FUNCTION_ARG_REGNO_P(N) \
1023   (((N) >= 16 && (N) <= 21) || ((N) >= 16 + 32 && (N) <= 21 + 32))
1024 \f
1025 /* Define a data type for recording info about an argument list
1026    during the scan of that argument list.  This data type should
1027    hold all necessary information about the function itself
1028    and about the args processed so far, enough to enable macros
1029    such as FUNCTION_ARG to determine where the next arg should go.
1030
1031    On Alpha, this is a single integer, which is a number of words
1032    of arguments scanned so far.
1033    Thus 6 or more means all following args should go on the stack.  */
1034
1035 #define CUMULATIVE_ARGS int
1036
1037 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1038    for a call to a function whose data type is FNTYPE.
1039    For a library call, FNTYPE is 0.  */
1040
1041 #define INIT_CUMULATIVE_ARGS(CUM,FNTYPE,LIBNAME,INDIRECT)  (CUM) = 0
1042
1043 /* Define intermediate macro to compute the size (in registers) of an argument
1044    for the Alpha.  */
1045
1046 #define ALPHA_ARG_SIZE(MODE, TYPE, NAMED)                               \
1047   ((MODE) == TFmode || (MODE) == TCmode ? 1                             \
1048    : (((MODE) == BLKmode ? int_size_in_bytes (TYPE) : GET_MODE_SIZE (MODE)) \
1049       + (UNITS_PER_WORD - 1)) / UNITS_PER_WORD)
1050
1051 /* Update the data in CUM to advance over an argument
1052    of mode MODE and data type TYPE.
1053    (TYPE is null for libcalls where that information may not be available.)  */
1054
1055 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)                    \
1056   if (MUST_PASS_IN_STACK (MODE, TYPE))                                  \
1057     (CUM) = 6;                                                          \
1058   else                                                                  \
1059     (CUM) += ALPHA_ARG_SIZE (MODE, TYPE, NAMED)
1060
1061 /* Determine where to put an argument to a function.
1062    Value is zero to push the argument on the stack,
1063    or a hard register in which to store the argument.
1064
1065    MODE is the argument's machine mode.
1066    TYPE is the data type of the argument (as a tree).
1067     This is null for libcalls where that information may
1068     not be available.
1069    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1070     the preceding args and about the function being called.
1071    NAMED is nonzero if this argument is a named parameter
1072     (otherwise it is an extra parameter matching an ellipsis).
1073
1074    On Alpha the first 6 words of args are normally in registers
1075    and the rest are pushed.  */
1076
1077 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED)    \
1078   function_arg((CUM), (MODE), (TYPE), (NAMED))
1079
1080 /* A C expression that indicates when an argument must be passed by
1081    reference.  If nonzero for an argument, a copy of that argument is
1082    made in memory and a pointer to the argument is passed instead of
1083    the argument itself.  The pointer is passed in whatever way is
1084    appropriate for passing a pointer to that type. */
1085
1086 #define FUNCTION_ARG_PASS_BY_REFERENCE(CUM, MODE, TYPE, NAMED) \
1087   ((MODE) == TFmode || (MODE) == TCmode)
1088
1089 /* Specify the padding direction of arguments.
1090
1091    On the Alpha, we must pad upwards in order to be able to pass args in
1092    registers.  */
1093
1094 #define FUNCTION_ARG_PADDING(MODE, TYPE)        upward
1095
1096 /* For an arg passed partly in registers and partly in memory,
1097    this is the number of registers used.
1098    For args passed entirely in registers or entirely in memory, zero.  */
1099
1100 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED)      \
1101 ((CUM) < 6 && 6 < (CUM) + ALPHA_ARG_SIZE (MODE, TYPE, NAMED)    \
1102  ? 6 - (CUM) : 0)
1103
1104 /* Perform any needed actions needed for a function that is receiving a
1105    variable number of arguments. 
1106
1107    CUM is as above.
1108
1109    MODE and TYPE are the mode and type of the current parameter.
1110
1111    PRETEND_SIZE is a variable that should be set to the amount of stack
1112    that must be pushed by the prolog to pretend that our caller pushed
1113    it.
1114
1115    Normally, this macro will push all remaining incoming registers on the
1116    stack and set PRETEND_SIZE to the length of the registers pushed. 
1117
1118    On the Alpha, we allocate space for all 12 arg registers, but only
1119    push those that are remaining.
1120
1121    However, if NO registers need to be saved, don't allocate any space.
1122    This is not only because we won't need the space, but because AP includes
1123    the current_pretend_args_size and we don't want to mess up any
1124    ap-relative addresses already made.
1125
1126    If we are not to use the floating-point registers, save the integer
1127    registers where we would put the floating-point registers.  This is
1128    not the most efficient way to implement varargs with just one register
1129    class, but it isn't worth doing anything more efficient in this rare
1130    case.  */
1131    
1132 #define SETUP_INCOMING_VARARGS(CUM,MODE,TYPE,PRETEND_SIZE,NO_RTL)       \
1133 { if ((CUM) < 6)                                                        \
1134     {                                                                   \
1135       if (! (NO_RTL))                                                   \
1136         {                                                               \
1137           rtx tmp; int set = get_varargs_alias_set ();                  \
1138           tmp = gen_rtx_MEM (BLKmode,                                   \
1139                              plus_constant (virtual_incoming_args_rtx,  \
1140                                             ((CUM) + 6)* UNITS_PER_WORD)); \
1141           MEM_ALIAS_SET (tmp) = set;                                    \
1142           move_block_from_reg                                           \
1143             (16 + CUM, tmp,                                             \
1144              6 - (CUM), (6 - (CUM)) * UNITS_PER_WORD);                  \
1145                                                                         \
1146           tmp = gen_rtx_MEM (BLKmode,                                   \
1147                              plus_constant (virtual_incoming_args_rtx,  \
1148                                             (CUM) * UNITS_PER_WORD));   \
1149           MEM_ALIAS_SET (tmp) = set;                                    \
1150           move_block_from_reg                                           \
1151             (16 + (TARGET_FPREGS ? 32 : 0) + CUM, tmp,                  \
1152              6 - (CUM), (6 - (CUM)) * UNITS_PER_WORD);                  \
1153          }                                                              \
1154       PRETEND_SIZE = 12 * UNITS_PER_WORD;                               \
1155     }                                                                   \
1156 }
1157
1158 /* We do not allow indirect calls to be optimized into sibling calls, nor
1159    can we allow a call to a function in a different compilation unit to
1160    be optimized into a sibcall.  Except if the function is known not to
1161    return, in which case our caller doesn't care what the gp is.  */
1162 #define FUNCTION_OK_FOR_SIBCALL(DECL)                   \
1163   (DECL                                                 \
1164    && ((TREE_ASM_WRITTEN (DECL) && !flag_pic)           \
1165        || ! TREE_PUBLIC (DECL)))
1166
1167 /* Try to output insns to set TARGET equal to the constant C if it can be
1168    done in less than N insns.  Do all computations in MODE.  Returns the place
1169    where the output has been placed if it can be done and the insns have been
1170    emitted.  If it would take more than N insns, zero is returned and no
1171    insns and emitted.  */
1172
1173 /* Define the information needed to generate branch and scc insns.  This is
1174    stored from the compare operation.  Note that we can't use "rtx" here
1175    since it hasn't been defined!  */
1176
1177 struct alpha_compare
1178 {
1179   struct rtx_def *op0, *op1;
1180   int fp_p;
1181 };
1182
1183 extern struct alpha_compare alpha_compare;
1184
1185 /* Machine specific function data.  */
1186
1187 struct machine_function
1188 {
1189   /* If non-null, this rtx holds the return address for the function.  */
1190   struct rtx_def *ra_rtx;
1191 };
1192
1193 /* Make (or fake) .linkage entry for function call.
1194    IS_LOCAL is 0 if name is used in call, 1 if name is used in definition.  */
1195
1196 /* This macro defines the start of an assembly comment.  */
1197
1198 #define ASM_COMMENT_START " #"
1199
1200 /* This macro produces the initial definition of a function.  */
1201
1202 #define ASM_DECLARE_FUNCTION_NAME(FILE,NAME,DECL) \
1203   alpha_start_function(FILE,NAME,DECL);
1204
1205 /* This macro closes up a function definition for the assembler.  */
1206
1207 #define ASM_DECLARE_FUNCTION_SIZE(FILE,NAME,DECL) \
1208   alpha_end_function(FILE,NAME,DECL)
1209    
1210 /* This macro notes the end of the prologue.  */
1211
1212 #define FUNCTION_END_PROLOGUE(FILE)  output_end_prologue (FILE)
1213
1214 /* Output any profiling code before the prologue.  */
1215
1216 #define PROFILE_BEFORE_PROLOGUE 1
1217
1218 /* Output assembler code to FILE to increment profiler label # LABELNO
1219    for profiling a function entry.  Under OSF/1, profiling is enabled
1220    by simply passing -pg to the assembler and linker.  */
1221
1222 #define FUNCTION_PROFILER(FILE, LABELNO)
1223
1224 /* Output assembler code to FILE to initialize this source file's
1225    basic block profiling info, if that has not already been done.
1226    This assumes that __bb_init_func doesn't garble a1-a5. */
1227
1228 #define FUNCTION_BLOCK_PROFILER(FILE, LABELNO)                  \
1229     do {                                                        \
1230         ASM_OUTPUT_REG_PUSH (FILE, 16);                         \
1231         fputs ("\tlda $16,$PBX32\n", (FILE));                   \
1232         fputs ("\tldq $26,0($16)\n", (FILE));                   \
1233         fputs ("\tbne $26,1f\n", (FILE));                       \
1234         fputs ("\tlda $27,__bb_init_func\n", (FILE));           \
1235         fputs ("\tjsr $26,($27),__bb_init_func\n", (FILE));     \
1236         fputs ("\tldgp $29,0($26)\n", (FILE));                  \
1237         fputs ("1:\n", (FILE));                                 \
1238         ASM_OUTPUT_REG_POP (FILE, 16);                          \
1239     } while (0);
1240
1241 /* Output assembler code to FILE to increment the entry-count for
1242    the BLOCKNO'th basic block in this source file.  */
1243
1244 #define BLOCK_PROFILER(FILE, BLOCKNO)                           \
1245     do {                                                        \
1246         int blockn = (BLOCKNO);                                 \
1247         fputs ("\tsubq $30,16,$30\n", (FILE));                  \
1248         fputs ("\tstq $26,0($30)\n", (FILE));                   \
1249         fputs ("\tstq $27,8($30)\n", (FILE));                   \
1250         fputs ("\tlda $26,$PBX34\n", (FILE));                   \
1251         fprintf ((FILE), "\tldq $27,%d($26)\n", 8*blockn);      \
1252         fputs ("\taddq $27,1,$27\n", (FILE));                   \
1253         fprintf ((FILE), "\tstq $27,%d($26)\n", 8*blockn);      \
1254         fputs ("\tldq $26,0($30)\n", (FILE));                   \
1255         fputs ("\tldq $27,8($30)\n", (FILE));                   \
1256         fputs ("\taddq $30,16,$30\n", (FILE));                  \
1257     } while (0)
1258
1259
1260 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1261    the stack pointer does not matter.  The value is tested only in
1262    functions that have frame pointers.
1263    No definition is equivalent to always zero.  */
1264
1265 #define EXIT_IGNORE_STACK 1
1266
1267 /* Define registers used by the epilogue and return instruction.  */
1268
1269 #define EPILOGUE_USES(REGNO)    ((REGNO) == 26)
1270 \f
1271 /* Output assembler code for a block containing the constant parts
1272    of a trampoline, leaving space for the variable parts.
1273
1274    The trampoline should set the static chain pointer to value placed
1275    into the trampoline and should branch to the specified routine.  
1276    Note that $27 has been set to the address of the trampoline, so we can
1277    use it for addressability of the two data items.  Trampolines are always
1278    aligned to FUNCTION_BOUNDARY, which is 64 bits.  */
1279
1280 #define TRAMPOLINE_TEMPLATE(FILE)               \
1281 do {                                            \
1282   fprintf (FILE, "\tldq $1,24($27)\n");         \
1283   fprintf (FILE, "\tldq $27,16($27)\n");        \
1284   fprintf (FILE, "\tjmp $31,($27),0\n");        \
1285   fprintf (FILE, "\tnop\n");                    \
1286   fprintf (FILE, "\t.quad 0,0\n");              \
1287 } while (0)
1288
1289 /* Section in which to place the trampoline.  On Alpha, instructions
1290    may only be placed in a text segment.  */
1291
1292 #define TRAMPOLINE_SECTION text_section
1293
1294 /* Length in units of the trampoline for entering a nested function.  */
1295
1296 #define TRAMPOLINE_SIZE    32
1297
1298 /* Emit RTL insns to initialize the variable parts of a trampoline.
1299    FNADDR is an RTX for the address of the function's pure code.
1300    CXT is an RTX for the static chain value for the function.  */
1301
1302 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT) \
1303   alpha_initialize_trampoline (TRAMP, FNADDR, CXT, 16, 24, 8)
1304
1305 /* A C expression whose value is RTL representing the value of the return
1306    address for the frame COUNT steps up from the current frame.
1307    FRAMEADDR is the frame pointer of the COUNT frame, or the frame pointer of
1308    the COUNT-1 frame if RETURN_ADDR_IN_PREVIOUS_FRAME is defined.  */
1309
1310 #define RETURN_ADDR_RTX  alpha_return_addr
1311
1312 /* Before the prologue, RA lives in $26. */
1313 #define INCOMING_RETURN_ADDR_RTX  gen_rtx_REG (Pmode, 26)
1314 #define DWARF_FRAME_RETURN_COLUMN DWARF_FRAME_REGNUM (26)
1315
1316 /* Describe how we implement __builtin_eh_return.  */
1317 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 16 : INVALID_REGNUM)
1318 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 28)
1319 #define EH_RETURN_HANDLER_RTX \
1320   gen_rtx_MEM (Pmode, plus_constant (stack_pointer_rtx, \
1321                                      current_function_outgoing_args_size))
1322 \f
1323 /* Addressing modes, and classification of registers for them.  */
1324
1325 /* #define HAVE_POST_INCREMENT 0 */
1326 /* #define HAVE_POST_DECREMENT 0 */
1327
1328 /* #define HAVE_PRE_DECREMENT 0 */
1329 /* #define HAVE_PRE_INCREMENT 0 */
1330
1331 /* Macros to check register numbers against specific register classes.  */
1332
1333 /* These assume that REGNO is a hard or pseudo reg number.
1334    They give nonzero only if REGNO is a hard reg of the suitable class
1335    or a pseudo reg currently allocated to a suitable hard reg.
1336    Since they use reg_renumber, they are safe only once reg_renumber
1337    has been allocated, which happens in local-alloc.c.  */
1338
1339 #define REGNO_OK_FOR_INDEX_P(REGNO) 0
1340 #define REGNO_OK_FOR_BASE_P(REGNO) \
1341 ((REGNO) < 32 || (unsigned) reg_renumber[REGNO] < 32  \
1342  || (REGNO) == 63 || reg_renumber[REGNO] == 63)
1343 \f
1344 /* Maximum number of registers that can appear in a valid memory address.  */
1345 #define MAX_REGS_PER_ADDRESS 1
1346
1347 /* Recognize any constant value that is a valid address.  For the Alpha,
1348    there are only constants none since we want to use LDA to load any
1349    symbolic addresses into registers.  */
1350
1351 #define CONSTANT_ADDRESS_P(X)   \
1352   (GET_CODE (X) == CONST_INT    \
1353    && (unsigned HOST_WIDE_INT) (INTVAL (X) + 0x8000) < 0x10000)
1354
1355 /* Include all constant integers and constant doubles, but not
1356    floating-point, except for floating-point zero.  */
1357
1358 #define LEGITIMATE_CONSTANT_P(X)                \
1359   (GET_MODE_CLASS (GET_MODE (X)) != MODE_FLOAT  \
1360    || (X) == CONST0_RTX (GET_MODE (X)))
1361
1362 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1363    and check its validity for a certain class.
1364    We have two alternate definitions for each of them.
1365    The usual definition accepts all pseudo regs; the other rejects
1366    them unless they have been allocated suitable hard regs.
1367    The symbol REG_OK_STRICT causes the latter definition to be used.
1368
1369    Most source files want to accept pseudo regs in the hope that
1370    they will get allocated to the class that the insn wants them to be in.
1371    Source files for reload pass need to be strict.
1372    After reload, it makes no difference, since pseudo regs have
1373    been eliminated by then.  */
1374
1375 #ifndef REG_OK_STRICT
1376
1377 /* Nonzero if X is a hard reg that can be used as an index
1378    or if it is a pseudo reg.  */
1379 #define REG_OK_FOR_INDEX_P(X) 0
1380
1381 /* Nonzero if X is a hard reg that can be used as a base reg
1382    or if it is a pseudo reg.  */
1383 #define REG_OK_FOR_BASE_P(X)  \
1384   (REGNO (X) < 32 || REGNO (X) == 63 || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1385
1386 /* ??? Nonzero if X is the frame pointer, or some virtual register
1387    that may eliminate to the frame pointer.  These will be allowed to
1388    have offsets greater than 32K.  This is done because register
1389    elimination offsets will change the hi/lo split, and if we split
1390    before reload, we will require additional instructions.   */
1391 #define REG_OK_FP_BASE_P(X)                     \
1392   (REGNO (X) == 31 || REGNO (X) == 63           \
1393    || (REGNO (X) >= FIRST_PSEUDO_REGISTER       \
1394        && REGNO (X) < LAST_VIRTUAL_REGISTER))
1395
1396 #else
1397
1398 /* Nonzero if X is a hard reg that can be used as an index.  */
1399 #define REG_OK_FOR_INDEX_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
1400
1401 /* Nonzero if X is a hard reg that can be used as a base reg.  */
1402 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
1403
1404 #define REG_OK_FP_BASE_P(X) 0
1405
1406 #endif
1407 \f
1408 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1409    that is a valid memory address for an instruction.
1410    The MODE argument is the machine mode for the MEM expression
1411    that wants to use this address. 
1412
1413    For Alpha, we have either a constant address or the sum of a register
1414    and a constant address, or just a register.  For DImode, any of those
1415    forms can be surrounded with an AND that clear the low-order three bits;
1416    this is an "unaligned" access.
1417
1418    First define the basic valid address.  */
1419
1420 #define GO_IF_LEGITIMATE_SIMPLE_ADDRESS(MODE, X, ADDR)                  \
1421 {                                                                       \
1422   rtx tmp = (X);                                                        \
1423   if (GET_CODE (tmp) == SUBREG                                          \
1424       && (GET_MODE_SIZE (GET_MODE (tmp))                                \
1425           < GET_MODE_SIZE (GET_MODE (SUBREG_REG (tmp)))))               \
1426     tmp = SUBREG_REG (tmp);                                             \
1427   if (REG_P (tmp) && REG_OK_FOR_BASE_P (tmp))                           \
1428     goto ADDR;                                                          \
1429   if (CONSTANT_ADDRESS_P (X))                                           \
1430     goto ADDR;                                                          \
1431   if (GET_CODE (X) == PLUS)                                             \
1432     {                                                                   \
1433       tmp = XEXP (X, 0);                                                \
1434       if (GET_CODE (tmp) == SUBREG                                      \
1435           && (GET_MODE_SIZE (GET_MODE (tmp))                            \
1436               < GET_MODE_SIZE (GET_MODE (SUBREG_REG (tmp)))))           \
1437         tmp = SUBREG_REG (tmp);                                         \
1438       if (REG_P (tmp))                                                  \
1439         {                                                               \
1440           if (REG_OK_FP_BASE_P (tmp)                                    \
1441               && GET_CODE (XEXP (X, 1)) == CONST_INT)                   \
1442             goto ADDR;                                                  \
1443           if (REG_OK_FOR_BASE_P (tmp)                                   \
1444               && CONSTANT_ADDRESS_P (XEXP (X, 1)))                      \
1445             goto ADDR;                                                  \
1446         }                                                               \
1447       else if (GET_CODE (tmp) == ADDRESSOF                              \
1448                && CONSTANT_ADDRESS_P (XEXP (X, 1)))                     \
1449         goto ADDR;                                                      \
1450     }                                                                   \
1451 }
1452
1453 /* Now accept the simple address, or, for DImode only, an AND of a simple
1454    address that turns off the low three bits.  */
1455
1456 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR) \
1457 { GO_IF_LEGITIMATE_SIMPLE_ADDRESS (MODE, X, ADDR); \
1458   if ((MODE) == DImode                          \
1459       && GET_CODE (X) == AND                    \
1460       && GET_CODE (XEXP (X, 1)) == CONST_INT    \
1461       && INTVAL (XEXP (X, 1)) == -8)            \
1462     GO_IF_LEGITIMATE_SIMPLE_ADDRESS (MODE, XEXP (X, 0), ADDR); \
1463 }
1464
1465 /* Try machine-dependent ways of modifying an illegitimate address
1466    to be legitimate.  If we find one, return the new, valid address.
1467    This macro is used in only one place: `memory_address' in explow.c.
1468
1469    OLDX is the address as it was before break_out_memory_refs was called.
1470    In some cases it is useful to look at this to decide what needs to be done.
1471
1472    MODE and WIN are passed so that this macro can use
1473    GO_IF_LEGITIMATE_ADDRESS.
1474
1475    It is always safe for this macro to do nothing.  It exists to recognize
1476    opportunities to optimize the output. 
1477
1478    For the Alpha, there are three cases we handle:
1479
1480    (1) If the address is (plus reg const_int) and the CONST_INT is not a
1481        valid offset, compute the high part of the constant and add it to the
1482        register.  Then our address is (plus temp low-part-const).
1483    (2) If the address is (const (plus FOO const_int)), find the low-order
1484        part of the CONST_INT.  Then load FOO plus any high-order part of the
1485        CONST_INT into a register.  Our address is (plus reg low-part-const).
1486        This is done to reduce the number of GOT entries.
1487    (3) If we have a (plus reg const), emit the load as in (2), then add
1488        the two registers, and finally generate (plus reg low-part-const) as
1489        our address.  */
1490
1491 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)                     \
1492 { if (GET_CODE (X) == PLUS && GET_CODE (XEXP (X, 0)) == REG     \
1493       && GET_CODE (XEXP (X, 1)) == CONST_INT                    \
1494       && ! CONSTANT_ADDRESS_P (XEXP (X, 1)))                    \
1495     {                                                           \
1496       HOST_WIDE_INT val = INTVAL (XEXP (X, 1));                 \
1497       HOST_WIDE_INT lowpart = (val & 0xffff) - 2 * (val & 0x8000); \
1498       HOST_WIDE_INT highpart = val - lowpart;                   \
1499       rtx high = GEN_INT (highpart);                            \
1500       rtx temp = expand_binop (Pmode, add_optab, XEXP (x, 0),   \
1501                                high, NULL_RTX, 1, OPTAB_LIB_WIDEN); \
1502                                                                 \
1503       (X) = plus_constant (temp, lowpart);                      \
1504       goto WIN;                                                 \
1505     }                                                           \
1506   else if (GET_CODE (X) == CONST                                \
1507            && GET_CODE (XEXP (X, 0)) == PLUS                    \
1508            && GET_CODE (XEXP (XEXP (X, 0), 1)) == CONST_INT)    \
1509     {                                                           \
1510       HOST_WIDE_INT val = INTVAL (XEXP (XEXP (X, 0), 1));       \
1511       HOST_WIDE_INT lowpart = (val & 0xffff) - 2 * (val & 0x8000); \
1512       HOST_WIDE_INT highpart = val - lowpart;                   \
1513       rtx high = XEXP (XEXP (X, 0), 0);                         \
1514                                                                 \
1515       if (highpart)                                             \
1516         high = plus_constant (high, highpart);                  \
1517                                                                 \
1518       (X) = plus_constant (force_reg (Pmode, high), lowpart);   \
1519       goto WIN;                                                 \
1520     }                                                           \
1521   else if (GET_CODE (X) == PLUS && GET_CODE (XEXP (X, 0)) == REG \
1522            && GET_CODE (XEXP (X, 1)) == CONST                   \
1523            && GET_CODE (XEXP (XEXP (X, 1), 0)) == PLUS          \
1524            && GET_CODE (XEXP (XEXP (XEXP (X, 1), 0), 1)) == CONST_INT) \
1525     {                                                           \
1526       HOST_WIDE_INT val = INTVAL (XEXP (XEXP (XEXP (X, 1), 0), 1)); \
1527       HOST_WIDE_INT lowpart = (val & 0xffff) - 2 * (val & 0x8000); \
1528       HOST_WIDE_INT highpart = val - lowpart;                   \
1529       rtx high = XEXP (XEXP (XEXP (X, 1), 0), 0);               \
1530                                                                 \
1531       if (highpart)                                             \
1532         high = plus_constant (high, highpart);                  \
1533                                                                 \
1534       high = expand_binop (Pmode, add_optab, XEXP (X, 0),       \
1535                            force_reg (Pmode, high),             \
1536                            high, 1, OPTAB_LIB_WIDEN);           \
1537       (X) = plus_constant (high, lowpart);                      \
1538       goto WIN;                                                 \
1539     }                                                           \
1540 }
1541
1542 /* Try a machine-dependent way of reloading an illegitimate address
1543    operand.  If we find one, push the reload and jump to WIN.  This
1544    macro is used in only one place: `find_reloads_address' in reload.c.
1545
1546    For the Alpha, we wish to handle large displacements off a base
1547    register by splitting the addend across an ldah and the mem insn.
1548    This cuts number of extra insns needed from 3 to 1.  */
1549    
1550 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)     \
1551 do {                                                                    \
1552   /* We must recognize output that we have already generated ourselves.  */ \
1553   if (GET_CODE (X) == PLUS                                              \
1554       && GET_CODE (XEXP (X, 0)) == PLUS                                 \
1555       && GET_CODE (XEXP (XEXP (X, 0), 0)) == REG                        \
1556       && GET_CODE (XEXP (XEXP (X, 0), 1)) == CONST_INT                  \
1557       && GET_CODE (XEXP (X, 1)) == CONST_INT)                           \
1558     {                                                                   \
1559       push_reload (XEXP (X, 0), NULL_RTX, &XEXP (X, 0), NULL,   \
1560                    BASE_REG_CLASS, GET_MODE (X), VOIDmode, 0, 0,        \
1561                    OPNUM, TYPE);                                        \
1562       goto WIN;                                                         \
1563     }                                                                   \
1564   if (GET_CODE (X) == PLUS                                              \
1565       && GET_CODE (XEXP (X, 0)) == REG                                  \
1566       && REGNO (XEXP (X, 0)) < FIRST_PSEUDO_REGISTER                    \
1567       && REG_MODE_OK_FOR_BASE_P (XEXP (X, 0), MODE)                     \
1568       && GET_CODE (XEXP (X, 1)) == CONST_INT)                           \
1569     {                                                                   \
1570       HOST_WIDE_INT val = INTVAL (XEXP (X, 1));                         \
1571       HOST_WIDE_INT low = ((val & 0xffff) ^ 0x8000) - 0x8000;           \
1572       HOST_WIDE_INT high                                                \
1573         = (((val - low) & 0xffffffff) ^ 0x80000000) - 0x80000000;       \
1574                                                                         \
1575       /* Check for 32-bit overflow.  */                                 \
1576       if (high + low != val)                                            \
1577         break;                                                          \
1578                                                                         \
1579       /* Reload the high part into a base reg; leave the low part       \
1580          in the mem directly.  */                                       \
1581                                                                         \
1582       X = gen_rtx_PLUS (GET_MODE (X),                                   \
1583                         gen_rtx_PLUS (GET_MODE (X), XEXP (X, 0),        \
1584                                       GEN_INT (high)),                  \
1585                         GEN_INT (low));                                 \
1586                                                                         \
1587       push_reload (XEXP (X, 0), NULL_RTX, &XEXP (X, 0), NULL,   \
1588                    BASE_REG_CLASS, GET_MODE (X), VOIDmode, 0, 0,        \
1589                    OPNUM, TYPE);                                        \
1590       goto WIN;                                                         \
1591     }                                                                   \
1592 } while (0)
1593
1594 /* Go to LABEL if ADDR (a legitimate address expression)
1595    has an effect that depends on the machine mode it is used for.
1596    On the Alpha this is true only for the unaligned modes.   We can
1597    simplify this test since we know that the address must be valid.  */
1598
1599 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)  \
1600 { if (GET_CODE (ADDR) == AND) goto LABEL; }
1601
1602 /* Compute the cost of an address.  For the Alpha, all valid addresses are
1603    the same cost.  */
1604
1605 #define ADDRESS_COST(X)  0
1606
1607 /* Machine-dependent reorg pass.   */
1608 #define MACHINE_DEPENDENT_REORG(X)      alpha_reorg(X)
1609 \f
1610 /* Specify the machine mode that this machine uses
1611    for the index in the tablejump instruction.  */
1612 #define CASE_VECTOR_MODE SImode
1613
1614 /* Define as C expression which evaluates to nonzero if the tablejump
1615    instruction expects the table to contain offsets from the address of the
1616    table.
1617
1618    Do not define this if the table should contain absolute addresses.
1619    On the Alpha, the table is really GP-relative, not relative to the PC
1620    of the table, but we pretend that it is PC-relative; this should be OK,
1621    but we should try to find some better way sometime.  */
1622 #define CASE_VECTOR_PC_RELATIVE 1
1623
1624 /* Specify the tree operation to be used to convert reals to integers.  */
1625 #define IMPLICIT_FIX_EXPR FIX_ROUND_EXPR
1626
1627 /* This is the kind of divide that is easiest to do in the general case.  */
1628 #define EASY_DIV_EXPR TRUNC_DIV_EXPR
1629
1630 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1631 #define DEFAULT_SIGNED_CHAR 1
1632
1633 /* This flag, if defined, says the same insns that convert to a signed fixnum
1634    also convert validly to an unsigned one.
1635
1636    We actually lie a bit here as overflow conditions are different.  But
1637    they aren't being checked anyway.  */
1638
1639 #define FIXUNS_TRUNC_LIKE_FIX_TRUNC
1640
1641 /* Max number of bytes we can move to or from memory
1642    in one reasonably fast instruction.  */
1643
1644 #define MOVE_MAX 8
1645
1646 /* If a memory-to-memory move would take MOVE_RATIO or more simple
1647    move-instruction pairs, we will do a movstr or libcall instead.
1648
1649    Without byte/word accesses, we want no more than four instructions;
1650    with, several single byte accesses are better.   */
1651
1652 #define MOVE_RATIO  (TARGET_BWX ? 7 : 2)
1653
1654 /* Largest number of bytes of an object that can be placed in a register.
1655    On the Alpha we have plenty of registers, so use TImode.  */
1656 #define MAX_FIXED_MODE_SIZE     GET_MODE_BITSIZE (TImode)
1657
1658 /* Nonzero if access to memory by bytes is no faster than for words.
1659    Also non-zero if doing byte operations (specifically shifts) in registers
1660    is undesirable. 
1661
1662    On the Alpha, we want to not use the byte operation and instead use
1663    masking operations to access fields; these will save instructions.  */
1664
1665 #define SLOW_BYTE_ACCESS        1
1666
1667 /* Define if operations between registers always perform the operation
1668    on the full register even if a narrower mode is specified.  */
1669 #define WORD_REGISTER_OPERATIONS
1670
1671 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1672    will either zero-extend or sign-extend.  The value of this macro should
1673    be the code that says which one of the two operations is implicitly
1674    done, NIL if none.  */
1675 #define LOAD_EXTEND_OP(MODE) ((MODE) == SImode ? SIGN_EXTEND : ZERO_EXTEND)
1676
1677 /* Define if loading short immediate values into registers sign extends.  */
1678 #define SHORT_IMMEDIATES_SIGN_EXTEND
1679
1680 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1681    is done just by pretending it is already truncated.  */
1682 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1683
1684 /* We assume that the store-condition-codes instructions store 0 for false
1685    and some other value for true.  This is the value stored for true.  */
1686
1687 #define STORE_FLAG_VALUE 1
1688
1689 /* Define the value returned by a floating-point comparison instruction.  */
1690
1691 #define FLOAT_STORE_FLAG_VALUE(MODE) \
1692   REAL_VALUE_ATOF ((TARGET_FLOAT_VAX ? "0.5" : "2.0"), (MODE))
1693
1694 /* Canonicalize a comparison from one we don't have to one we do have.  */
1695
1696 #define CANONICALIZE_COMPARISON(CODE,OP0,OP1) \
1697   do {                                                                  \
1698     if (((CODE) == GE || (CODE) == GT || (CODE) == GEU || (CODE) == GTU) \
1699         && (GET_CODE (OP1) == REG || (OP1) == const0_rtx))              \
1700       {                                                                 \
1701         rtx tem = (OP0);                                                \
1702         (OP0) = (OP1);                                                  \
1703         (OP1) = tem;                                                    \
1704         (CODE) = swap_condition (CODE);                                 \
1705       }                                                                 \
1706     if (((CODE) == LT || (CODE) == LTU)                                 \
1707         && GET_CODE (OP1) == CONST_INT && INTVAL (OP1) == 256)          \
1708       {                                                                 \
1709         (CODE) = (CODE) == LT ? LE : LEU;                               \
1710         (OP1) = GEN_INT (255);                                          \
1711       }                                                                 \
1712   } while (0)
1713
1714 /* Specify the machine mode that pointers have.
1715    After generation of rtl, the compiler makes no further distinction
1716    between pointers and any other objects of this machine mode.  */
1717 #define Pmode DImode
1718
1719 /* Mode of a function address in a call instruction (for indexing purposes). */
1720
1721 #define FUNCTION_MODE Pmode
1722
1723 /* Define this if addresses of constant functions
1724    shouldn't be put through pseudo regs where they can be cse'd.
1725    Desirable on machines where ordinary constants are expensive
1726    but a CALL with constant address is cheap.
1727
1728    We define this on the Alpha so that gen_call and gen_call_value
1729    get to see the SYMBOL_REF (for the hint field of the jsr).  It will
1730    then copy it into a register, thus actually letting the address be
1731    cse'ed.  */
1732
1733 #define NO_FUNCTION_CSE
1734
1735 /* Define this to be nonzero if shift instructions ignore all but the low-order
1736    few bits. */
1737 #define SHIFT_COUNT_TRUNCATED 1
1738
1739 /* The EV4 is dual issue; EV5/EV6 are quad issue.  */
1740 #define ISSUE_RATE  (alpha_cpu == PROCESSOR_EV4 ? 2 : 4)
1741
1742 /* Describe the fact that MULTI instructions are multiple instructions
1743    and so to assume they don't pair with anything.  */
1744 #define MD_SCHED_VARIABLE_ISSUE(DUMP, SCHED_VERBOSE, INSN, CAN_ISSUE_MORE) \
1745   if (recog_memoized (INSN) < 0 || get_attr_type (INSN) == TYPE_MULTI)     \
1746      (CAN_ISSUE_MORE) = 0
1747
1748 /* Compute the cost of computing a constant rtl expression RTX
1749    whose rtx-code is CODE.  The body of this macro is a portion
1750    of a switch statement.  If the code is computed here,
1751    return it with a return statement.  Otherwise, break from the switch.
1752
1753    If this is an 8-bit constant, return zero since it can be used
1754    nearly anywhere with no cost.  If it is a valid operand for an
1755    ADD or AND, likewise return 0 if we know it will be used in that
1756    context.  Otherwise, return 2 since it might be used there later.
1757    All other constants take at least two insns.  */
1758
1759 #define CONST_COSTS(RTX,CODE,OUTER_CODE) \
1760   case CONST_INT:                                               \
1761     if (INTVAL (RTX) >= 0 && INTVAL (RTX) < 256)                \
1762       return 0;                                                 \
1763   case CONST_DOUBLE:                                            \
1764     if ((RTX) == CONST0_RTX (GET_MODE (RTX)))                   \
1765       return 0;                                                 \
1766     else if (((OUTER_CODE) == PLUS && add_operand (RTX, VOIDmode)) \
1767         || ((OUTER_CODE) == AND && and_operand (RTX, VOIDmode))) \
1768       return 0;                                                 \
1769     else if (add_operand (RTX, VOIDmode) || and_operand (RTX, VOIDmode)) \
1770       return 2;                                                 \
1771     else                                                        \
1772       return COSTS_N_INSNS (2);                                 \
1773   case CONST:                                                   \
1774   case SYMBOL_REF:                                              \
1775   case LABEL_REF:                                               \
1776   switch (alpha_cpu)                                            \
1777     {                                                           \
1778     case PROCESSOR_EV4:                                         \
1779       return COSTS_N_INSNS (3);                                 \
1780     case PROCESSOR_EV5:                                         \
1781     case PROCESSOR_EV6:                                         \
1782       return COSTS_N_INSNS (2);                                 \
1783     default: abort();                                           \
1784     }
1785     
1786 /* Provide the costs of a rtl expression.  This is in the body of a
1787    switch on CODE.  */
1788    
1789 #define RTX_COSTS(X,CODE,OUTER_CODE)                    \
1790   case PLUS:  case MINUS:                               \
1791     if (FLOAT_MODE_P (GET_MODE (X)))                    \
1792       switch (alpha_cpu)                                \
1793         {                                               \
1794         case PROCESSOR_EV4:                             \
1795           return COSTS_N_INSNS (6);                     \
1796         case PROCESSOR_EV5:                             \
1797         case PROCESSOR_EV6:                             \
1798           return COSTS_N_INSNS (4);                     \
1799         default: abort();                               \
1800         }                                               \
1801     else if (GET_CODE (XEXP (X, 0)) == MULT             \
1802              && const48_operand (XEXP (XEXP (X, 0), 1), VOIDmode)) \
1803       return (2 + rtx_cost (XEXP (XEXP (X, 0), 0), OUTER_CODE)  \
1804               + rtx_cost (XEXP (X, 1), OUTER_CODE));    \
1805     break;                                              \
1806   case MULT:                                            \
1807     switch (alpha_cpu)                                  \
1808       {                                                 \
1809       case PROCESSOR_EV4:                               \
1810         if (FLOAT_MODE_P (GET_MODE (X)))                \
1811           return COSTS_N_INSNS (6);                     \
1812         return COSTS_N_INSNS (23);                      \
1813       case PROCESSOR_EV5:                               \
1814         if (FLOAT_MODE_P (GET_MODE (X)))                \
1815           return COSTS_N_INSNS (4);                     \
1816         else if (GET_MODE (X) == DImode)                \
1817           return COSTS_N_INSNS (12);                    \
1818         else                                            \
1819           return COSTS_N_INSNS (8);                     \
1820       case PROCESSOR_EV6:                               \
1821         if (FLOAT_MODE_P (GET_MODE (X)))                \
1822           return COSTS_N_INSNS (4);                     \
1823         else                                            \
1824           return COSTS_N_INSNS (7);                     \
1825       default: abort();                                 \
1826       }                                                 \
1827   case ASHIFT:                                          \
1828     if (GET_CODE (XEXP (X, 1)) == CONST_INT             \
1829         && INTVAL (XEXP (X, 1)) <= 3)                   \
1830       break;                                            \
1831     /* ... fall through ... */                          \
1832   case ASHIFTRT:  case LSHIFTRT:                        \
1833     switch (alpha_cpu)                                  \
1834       {                                                 \
1835       case PROCESSOR_EV4:                               \
1836         return COSTS_N_INSNS (2);                       \
1837       case PROCESSOR_EV5:                               \
1838       case PROCESSOR_EV6:                               \
1839         return COSTS_N_INSNS (1);                       \
1840       default: abort();                                 \
1841       }                                                 \
1842   case IF_THEN_ELSE:                                    \
1843     switch (alpha_cpu)                                  \
1844       {                                                 \
1845       case PROCESSOR_EV4:                               \
1846       case PROCESSOR_EV6:                               \
1847         return COSTS_N_INSNS (2);                       \
1848       case PROCESSOR_EV5:                               \
1849         return COSTS_N_INSNS (1);                       \
1850       default: abort();                                 \
1851       }                                                 \
1852   case DIV:  case UDIV:  case MOD:  case UMOD:          \
1853     switch (alpha_cpu)                                  \
1854       {                                                 \
1855       case PROCESSOR_EV4:                               \
1856         if (GET_MODE (X) == SFmode)                     \
1857           return COSTS_N_INSNS (34);                    \
1858         else if (GET_MODE (X) == DFmode)                \
1859           return COSTS_N_INSNS (63);                    \
1860         else                                            \
1861           return COSTS_N_INSNS (70);                    \
1862       case PROCESSOR_EV5:                               \
1863         if (GET_MODE (X) == SFmode)                     \
1864           return COSTS_N_INSNS (15);                    \
1865         else if (GET_MODE (X) == DFmode)                \
1866           return COSTS_N_INSNS (22);                    \
1867         else                                            \
1868           return COSTS_N_INSNS (70);    /* ??? */       \
1869       case PROCESSOR_EV6:                               \
1870         if (GET_MODE (X) == SFmode)                     \
1871           return COSTS_N_INSNS (12);                    \
1872         else if (GET_MODE (X) == DFmode)                \
1873           return COSTS_N_INSNS (15);                    \
1874         else                                            \
1875           return COSTS_N_INSNS (70);    /* ??? */       \
1876       default: abort();                                 \
1877       }                                                 \
1878   case MEM:                                             \
1879     switch (alpha_cpu)                                  \
1880       {                                                 \
1881       case PROCESSOR_EV4:                               \
1882       case PROCESSOR_EV6:                               \
1883         return COSTS_N_INSNS (3);                       \
1884       case PROCESSOR_EV5:                               \
1885         return COSTS_N_INSNS (2);                       \
1886       default: abort();                                 \
1887       }                                                 \
1888   case NEG:  case ABS:                                  \
1889     if (! FLOAT_MODE_P (GET_MODE (X)))                  \
1890       break;                                            \
1891     /* ... fall through ... */                          \
1892   case FLOAT:  case UNSIGNED_FLOAT:  case FIX:  case UNSIGNED_FIX: \
1893   case FLOAT_EXTEND:  case FLOAT_TRUNCATE:              \
1894     switch (alpha_cpu)                                  \
1895       {                                                 \
1896       case PROCESSOR_EV4:                               \
1897         return COSTS_N_INSNS (6);                       \
1898       case PROCESSOR_EV5:                               \
1899       case PROCESSOR_EV6:                               \
1900         return COSTS_N_INSNS (4);                       \
1901       default: abort();                                 \
1902       }
1903 \f
1904 /* Control the assembler format that we output.  */
1905
1906 /* Output to assembler file text saying following lines
1907    may contain character constants, extra white space, comments, etc.  */
1908
1909 #define ASM_APP_ON ""
1910
1911 /* Output to assembler file text saying following lines
1912    no longer contain unusual constructs.  */
1913
1914 #define ASM_APP_OFF ""
1915
1916 #define TEXT_SECTION_ASM_OP "\t.text"
1917
1918 /* Output before read-only data.  */
1919
1920 #define READONLY_DATA_SECTION_ASM_OP "\t.rdata"
1921
1922 /* Output before writable data.  */
1923
1924 #define DATA_SECTION_ASM_OP "\t.data"
1925
1926 /* Define an extra section for read-only data, a routine to enter it, and
1927    indicate that it is for read-only data.
1928
1929    The first time we enter the readonly data section for a file, we write
1930    eight bytes of zero.  This works around a bug in DEC's assembler in
1931    some versions of OSF/1 V3.x.  */
1932
1933 #define EXTRA_SECTIONS  readonly_data
1934
1935 #define EXTRA_SECTION_FUNCTIONS                                 \
1936 void                                                            \
1937 literal_section ()                                              \
1938 {                                                               \
1939   if (in_section != readonly_data)                              \
1940     {                                                           \
1941       static int firsttime = 1;                                 \
1942                                                                 \
1943       fprintf (asm_out_file, "%s\n", READONLY_DATA_SECTION_ASM_OP); \
1944       if (firsttime)                                            \
1945         {                                                       \
1946           firsttime = 0;                                        \
1947           ASM_OUTPUT_DOUBLE_INT (asm_out_file, const0_rtx);     \
1948         }                                                       \
1949                                                                 \
1950       in_section = readonly_data;                               \
1951     }                                                           \
1952 }                                                               \
1953
1954 #define READONLY_DATA_SECTION   literal_section
1955
1956 /* If we are referencing a function that is static, make the SYMBOL_REF
1957    special.  We use this to see indicate we can branch to this function
1958    without setting PV or restoring GP.  */
1959
1960 #define ENCODE_SECTION_INFO(DECL)  \
1961   if (TREE_CODE (DECL) == FUNCTION_DECL && ! TREE_PUBLIC (DECL)) \
1962     SYMBOL_REF_FLAG (XEXP (DECL_RTL (DECL), 0)) = 1;
1963
1964 /* How to refer to registers in assembler output.
1965    This sequence is indexed by compiler's hard-register-number (see above).  */
1966
1967 #define REGISTER_NAMES                                          \
1968 {"$0", "$1", "$2", "$3", "$4", "$5", "$6", "$7", "$8",          \
1969  "$9", "$10", "$11", "$12", "$13", "$14", "$15",                \
1970  "$16", "$17", "$18", "$19", "$20", "$21", "$22", "$23",        \
1971  "$24", "$25", "$26", "$27", "$28", "$29", "$30", "AP",         \
1972  "$f0", "$f1", "$f2", "$f3", "$f4", "$f5", "$f6", "$f7", "$f8", \
1973  "$f9", "$f10", "$f11", "$f12", "$f13", "$f14", "$f15",         \
1974  "$f16", "$f17", "$f18", "$f19", "$f20", "$f21", "$f22", "$f23",\
1975  "$f24", "$f25", "$f26", "$f27", "$f28", "$f29", "$f30", "FP"}
1976
1977 /* How to renumber registers for dbx and gdb.  */
1978
1979 #define DBX_REGISTER_NUMBER(REGNO) (REGNO)
1980
1981 /* This is how to output the definition of a user-level label named NAME,
1982    such as the label on a static function or variable NAME.  */
1983
1984 #define ASM_OUTPUT_LABEL(FILE,NAME)     \
1985   do { assemble_name (FILE, NAME); fputs (":\n", FILE); } while (0)
1986
1987 /* This is how to output a command to make the user-level label named NAME
1988    defined for reference from other files.  */
1989
1990 #define ASM_GLOBALIZE_LABEL(FILE,NAME)  \
1991   do { fputs ("\t.globl ", FILE); assemble_name (FILE, NAME); fputs ("\n", FILE);} while (0)
1992
1993 /* The prefix to add to user-visible assembler symbols. */
1994
1995 #define USER_LABEL_PREFIX ""
1996
1997 /* This is how to output an internal numbered label where
1998    PREFIX is the class of label and NUM is the number within the class.  */
1999
2000 #define ASM_OUTPUT_INTERNAL_LABEL(FILE,PREFIX,NUM)      \
2001   fprintf (FILE, "$%s%d:\n", PREFIX, NUM)
2002
2003 /* This is how to output a label for a jump table.  Arguments are the same as
2004    for ASM_OUTPUT_INTERNAL_LABEL, except the insn for the jump table is
2005    passed. */
2006
2007 #define ASM_OUTPUT_CASE_LABEL(FILE,PREFIX,NUM,TABLEINSN)        \
2008 { ASM_OUTPUT_ALIGN (FILE, 2); ASM_OUTPUT_INTERNAL_LABEL (FILE, PREFIX, NUM); }
2009
2010 /* This is how to store into the string LABEL
2011    the symbol_ref name of an internal numbered label where
2012    PREFIX is the class of label and NUM is the number within the class.
2013    This is suitable for output with `assemble_name'.  */
2014
2015 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
2016   sprintf ((LABEL), "*$%s%ld", (PREFIX), (long)(NUM))
2017
2018 /* Check a floating-point value for validity for a particular machine mode.  */
2019
2020 #define CHECK_FLOAT_VALUE(MODE, D, OVERFLOW) \
2021   ((OVERFLOW) = check_float_value (MODE, &D, OVERFLOW))
2022
2023 /* This is how to output an assembler line defining a `long double'
2024    constant.  */
2025
2026 #define ASM_OUTPUT_LONG_DOUBLE(FILE,VALUE)                              \
2027   do {                                                                  \
2028     long t[4];                                                          \
2029     REAL_VALUE_TO_TARGET_LONG_DOUBLE ((VALUE), t);                      \
2030     fprintf (FILE, "\t.quad 0x%lx%08lx,0x%lx%08lx\n",                   \
2031              t[1] & 0xffffffff, t[0] & 0xffffffff,                      \
2032              t[3] & 0xffffffff, t[2] & 0xffffffff);                     \
2033   } while (0)
2034
2035 /* This is how to output an assembler line defining a `double' constant.  */
2036
2037 #define ASM_OUTPUT_DOUBLE(FILE,VALUE)                                   \
2038   do {                                                                  \
2039     long t[2];                                                          \
2040     REAL_VALUE_TO_TARGET_DOUBLE ((VALUE), t);                           \
2041     fprintf (FILE, "\t.quad 0x%lx%08lx\n",                              \
2042              t[1] & 0xffffffff, t[0] & 0xffffffff);                     \
2043   } while (0)
2044
2045 /* This is how to output an assembler line defining a `float' constant.  */
2046
2047 #define ASM_OUTPUT_FLOAT(FILE,VALUE)                            \
2048   do {                                                          \
2049     long t;                                                     \
2050     REAL_VALUE_TO_TARGET_SINGLE ((VALUE), t);                   \
2051     fprintf (FILE, "\t.long 0x%lx\n", t & 0xffffffff);          \
2052   } while (0)
2053   
2054 /* This is how to output an assembler line defining an `int' constant.  */
2055
2056 #define ASM_OUTPUT_INT(FILE,VALUE)              \
2057 ( fprintf (FILE, "\t.long "),                   \
2058   output_addr_const (FILE, (VALUE)),            \
2059   fprintf (FILE, "\n"))
2060
2061 /* This is how to output an assembler line defining a `long' constant.  */
2062
2063 #define ASM_OUTPUT_DOUBLE_INT(FILE,VALUE)       \
2064 ( fprintf (FILE, "\t.quad "),                   \
2065   output_addr_const (FILE, (VALUE)),            \
2066   fprintf (FILE, "\n"))
2067
2068 /* Likewise for `char' and `short' constants.  */
2069
2070 #define ASM_OUTPUT_SHORT(FILE,VALUE)  \
2071   fprintf (FILE, "\t.word %d\n",                \
2072     (int)(GET_CODE (VALUE) == CONST_INT         \
2073      ? INTVAL (VALUE) & 0xffff : (abort (), 0)))
2074
2075 #define ASM_OUTPUT_CHAR(FILE,VALUE)             \
2076   fprintf (FILE, "\t.byte %d\n",                \
2077     (int)(GET_CODE (VALUE) == CONST_INT         \
2078      ? INTVAL (VALUE) & 0xff : (abort (), 0)))
2079
2080 /* We use the default ASCII-output routine, except that we don't write more
2081    than 50 characters since the assembler doesn't support very long lines.  */
2082
2083 #define ASM_OUTPUT_ASCII(MYFILE, MYSTRING, MYLENGTH) \
2084   do {                                                                        \
2085     FILE *_hide_asm_out_file = (MYFILE);                                      \
2086     const unsigned char *_hide_p = (const unsigned char *) (MYSTRING);        \
2087     int _hide_thissize = (MYLENGTH);                                          \
2088     int _size_so_far = 0;                                                     \
2089     {                                                                         \
2090       FILE *asm_out_file = _hide_asm_out_file;                                \
2091       const unsigned char *p = _hide_p;                                       \
2092       int thissize = _hide_thissize;                                          \
2093       int i;                                                                  \
2094       fprintf (asm_out_file, "\t.ascii \"");                                  \
2095                                                                               \
2096       for (i = 0; i < thissize; i++)                                          \
2097         {                                                                     \
2098           register int c = p[i];                                              \
2099                                                                               \
2100           if (_size_so_far ++ > 50 && i < thissize - 4)                       \
2101             _size_so_far = 0, fprintf (asm_out_file, "\"\n\t.ascii \"");      \
2102                                                                               \
2103           if (c == '\"' || c == '\\')                                         \
2104             putc ('\\', asm_out_file);                                        \
2105           if (c >= ' ' && c < 0177)                                           \
2106             putc (c, asm_out_file);                                           \
2107           else                                                                \
2108             {                                                                 \
2109               fprintf (asm_out_file, "\\%o", c);                              \
2110               /* After an octal-escape, if a digit follows,                   \
2111                  terminate one string constant and start another.             \
2112                  The Vax assembler fails to stop reading the escape           \
2113                  after three digits, so this is the only way we               \
2114                  can get it to parse the data properly.  */                   \
2115               if (i < thissize - 1                                            \
2116                   && p[i + 1] >= '0' && p[i + 1] <= '9')                      \
2117                 _size_so_far = 0, fprintf (asm_out_file, "\"\n\t.ascii \"");  \
2118           }                                                                   \
2119         }                                                                     \
2120       fprintf (asm_out_file, "\"\n");                                         \
2121     }                                                                         \
2122   }                                                                           \
2123   while (0)
2124
2125 /* To get unaligned data, we have to turn off auto alignment.  */
2126 #define UNALIGNED_SHORT_ASM_OP          "\t.align 0\n\t.word\t"
2127 #define UNALIGNED_INT_ASM_OP            "\t.align 0\n\t.long\t"
2128 #define UNALIGNED_DOUBLE_INT_ASM_OP     "\t.align 0\n\t.quad\t"
2129
2130 /* This is how to output an insn to push a register on the stack.
2131    It need not be very fast code.  */
2132
2133 #define ASM_OUTPUT_REG_PUSH(FILE,REGNO)                                 \
2134  fprintf (FILE, "\tsubq $30,8,$30\n\tst%s $%s%d,0($30)\n",              \
2135           (REGNO) > 32 ? "t" : "q", (REGNO) > 32 ? "f" : "",            \
2136           (REGNO) & 31);
2137
2138 /* This is how to output an insn to pop a register from the stack.
2139    It need not be very fast code.  */
2140
2141 #define ASM_OUTPUT_REG_POP(FILE,REGNO)                                  \
2142   fprintf (FILE, "\tld%s $%s%d,0($30)\n\taddq $30,8,$30\n",             \
2143           (REGNO) > 32 ? "t" : "q", (REGNO) > 32 ? "f" : "",            \
2144           (REGNO) & 31);
2145
2146 /* This is how to output an assembler line for a numeric constant byte.  */
2147
2148 #define ASM_OUTPUT_BYTE(FILE,VALUE)  \
2149   fprintf (FILE, "\t.byte 0x%x\n", (int) ((VALUE) & 0xff))
2150
2151 /* This is how to output an element of a case-vector that is absolute.
2152    (Alpha does not use such vectors, but we must define this macro anyway.)  */
2153
2154 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE) abort ()
2155
2156 /* This is how to output an element of a case-vector that is relative.  */
2157
2158 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2159   fprintf (FILE, "\t.%s $L%d\n", TARGET_WINDOWS_NT ? "long" : "gprel32", \
2160            (VALUE))
2161
2162 /* This is how to output an assembler line
2163    that says to advance the location counter
2164    to a multiple of 2**LOG bytes.  */
2165
2166 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2167   if ((LOG) != 0)                       \
2168     fprintf (FILE, "\t.align %d\n", LOG);
2169
2170 /* This is how to advance the location counter by SIZE bytes.  */
2171
2172 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
2173   fprintf (FILE, "\t.space %d\n", (SIZE))
2174
2175 /* This says how to output an assembler line
2176    to define a global common symbol.  */
2177
2178 #define ASM_OUTPUT_COMMON(FILE, NAME, SIZE, ROUNDED)  \
2179 ( fputs ("\t.comm ", (FILE)),                   \
2180   assemble_name ((FILE), (NAME)),               \
2181   fprintf ((FILE), ",%d\n", (SIZE)))
2182
2183 /* This says how to output an assembler line
2184    to define a local common symbol.  */
2185
2186 #define ASM_OUTPUT_LOCAL(FILE, NAME, SIZE,ROUNDED)      \
2187 ( fputs ("\t.lcomm ", (FILE)),                          \
2188   assemble_name ((FILE), (NAME)),                       \
2189   fprintf ((FILE), ",%d\n", (SIZE)))
2190
2191 /* Store in OUTPUT a string (made with alloca) containing
2192    an assembler-name for a local static variable named NAME.
2193    LABELNO is an integer which is different for each call.  */
2194
2195 #define ASM_FORMAT_PRIVATE_NAME(OUTPUT, NAME, LABELNO)  \
2196 ( (OUTPUT) = (char *) alloca (strlen ((NAME)) + 10),    \
2197   sprintf ((OUTPUT), "%s.%d", (NAME), (LABELNO)))
2198
2199 /* Define the parentheses used to group arithmetic operations
2200    in assembler code.  */
2201
2202 #define ASM_OPEN_PAREN "("
2203 #define ASM_CLOSE_PAREN ")"
2204
2205 /* Output code to add DELTA to the first argument, and then jump to FUNCTION.
2206    Used for C++ multiple inheritance.  */
2207 /* ??? This is only used with the v2 ABI, and alpha.c makes assumptions
2208    about current_function_is_thunk that are not valid with the v3 ABI.  */
2209 #if 0
2210 #define ASM_OUTPUT_MI_THUNK(FILE, THUNK_FNDECL, DELTA, FUNCTION)        \
2211 do {                                                                    \
2212   const char *fn_name = XSTR (XEXP (DECL_RTL (FUNCTION), 0), 0);        \
2213   int reg;                                                              \
2214                                                                         \
2215   if (! TARGET_OPEN_VMS && ! TARGET_WINDOWS_NT)                         \
2216     fprintf (FILE, "\tldgp $29,0($27)\n");                              \
2217                                                                         \
2218   /* Mark end of prologue.  */                                          \
2219   output_end_prologue (FILE);                                           \
2220                                                                         \
2221   /* Rely on the assembler to macro expand a large delta.  */           \
2222   fprintf (FILE, "\t.set at\n");                                        \
2223   reg = aggregate_value_p (TREE_TYPE (TREE_TYPE (FUNCTION))) ? 17 : 16; \
2224   fprintf (FILE, "\tlda $%d,%ld($%d)\n", reg, (long)(DELTA), reg);      \
2225                                                                         \
2226   if (current_file_function_operand (XEXP (DECL_RTL (FUNCTION), 0),     \
2227                                      VOIDmode))                         \
2228     {                                                                   \
2229       fprintf (FILE, "\tbr $31,$");                                     \
2230       assemble_name (FILE, fn_name);                                    \
2231       fprintf (FILE, "..ng\n");                                         \
2232     }                                                                   \
2233   else                                                                  \
2234     {                                                                   \
2235       fprintf (FILE, "\tjmp $31,");                                     \
2236       assemble_name (FILE, fn_name);                                    \
2237       fputc ('\n', FILE);                                               \
2238     }                                                                   \
2239   fprintf (FILE, "\t.set noat\n");                                      \
2240 } while (0)
2241 #endif
2242 \f
2243
2244 /* Define results of standard character escape sequences.  */
2245 #define TARGET_BELL 007
2246 #define TARGET_BS 010
2247 #define TARGET_TAB 011
2248 #define TARGET_NEWLINE 012
2249 #define TARGET_VT 013
2250 #define TARGET_FF 014
2251 #define TARGET_CR 015
2252
2253 /* Print operand X (an rtx) in assembler syntax to file FILE.
2254    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2255    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2256
2257 #define PRINT_OPERAND(FILE, X, CODE)  print_operand (FILE, X, CODE)
2258
2259 /* Determine which codes are valid without a following integer.  These must
2260    not be alphabetic.
2261
2262    ~    Generates the name of the current function.
2263
2264    &    Generates fp-rounding mode suffix: nothing for normal, 'c' for
2265         chopped, 'm' for minus-infinity, and 'd' for dynamic rounding
2266         mode.  alpha_fprm controls which suffix is generated.
2267
2268    '    Generates trap-mode suffix for instructions that accept the
2269         su suffix only (cmpt et al).
2270
2271    `    Generates trap-mode suffix for instructions that accept the
2272         v and sv suffix.  The only instruction that needs this is cvtql.
2273
2274    (    Generates trap-mode suffix for instructions that accept the
2275         v, sv, and svi suffix.  The only instruction that needs this
2276         is cvttq.
2277
2278    )    Generates trap-mode suffix for instructions that accept the
2279         u, su, and sui suffix.  This is the bulk of the IEEE floating
2280         point instructions (addt et al).
2281
2282    +    Generates trap-mode suffix for instructions that accept the
2283         sui suffix (cvtqt and cvtqs).
2284
2285    ,    Generates single precision suffix for floating point
2286         instructions (s for IEEE, f for VAX)
2287
2288    -    Generates double precision suffix for floating point
2289         instructions (t for IEEE, g for VAX)
2290    */
2291
2292 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)                               \
2293   ((CODE) == '&' || (CODE) == '`' || (CODE) == '\'' || (CODE) == '('    \
2294    || (CODE) == ')' || (CODE) == '+' || (CODE) == ',' || (CODE) == '-'  \
2295    || (CODE) == '~')
2296 \f
2297 /* Print a memory address as an operand to reference that memory location.  */
2298
2299 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) \
2300   print_operand_address((FILE), (ADDR))
2301
2302 /* Define the codes that are matched by predicates in alpha.c.  */
2303
2304 #define PREDICATE_CODES                                                 \
2305   {"reg_or_0_operand", {SUBREG, REG, CONST_INT}},                       \
2306   {"reg_or_6bit_operand", {SUBREG, REG, CONST_INT}},                    \
2307   {"reg_or_8bit_operand", {SUBREG, REG, CONST_INT}},                    \
2308   {"cint8_operand", {CONST_INT}},                                       \
2309   {"reg_or_cint_operand", {SUBREG, REG, CONST_INT}},                    \
2310   {"add_operand", {SUBREG, REG, CONST_INT}},                            \
2311   {"sext_add_operand", {SUBREG, REG, CONST_INT}},                       \
2312   {"const48_operand", {CONST_INT}},                                     \
2313   {"and_operand", {SUBREG, REG, CONST_INT}},                            \
2314   {"or_operand", {SUBREG, REG, CONST_INT}},                             \
2315   {"mode_mask_operand", {CONST_INT}},                                   \
2316   {"mul8_operand", {CONST_INT}},                                        \
2317   {"mode_width_operand", {CONST_INT}},                                  \
2318   {"reg_or_fp0_operand", {SUBREG, REG, CONST_DOUBLE}},                  \
2319   {"alpha_comparison_operator", {EQ, LE, LT, LEU, LTU}},                \
2320   {"alpha_zero_comparison_operator", {EQ, NE, LE, LT, LEU, LTU}},       \
2321   {"alpha_swapped_comparison_operator", {EQ, GE, GT, GEU, GTU}},        \
2322   {"signed_comparison_operator", {EQ, NE, LE, LT, GE, GT}},             \
2323   {"alpha_fp_comparison_operator", {EQ, LE, LT, UNORDERED}},            \
2324   {"divmod_operator", {DIV, MOD, UDIV, UMOD}},                          \
2325   {"fp0_operand", {CONST_DOUBLE}},                                      \
2326   {"current_file_function_operand", {SYMBOL_REF}},                      \
2327   {"call_operand", {REG, SYMBOL_REF}},                                  \
2328   {"input_operand", {SUBREG, REG, MEM, CONST_INT, CONST_DOUBLE,         \
2329                      SYMBOL_REF, CONST, LABEL_REF}},                    \
2330   {"some_operand", {SUBREG, REG, MEM, CONST_INT, CONST_DOUBLE,          \
2331                     SYMBOL_REF, CONST, LABEL_REF}},                     \
2332   {"some_ni_operand", {SUBREG, REG, MEM}},                              \
2333   {"aligned_memory_operand", {MEM}},                                    \
2334   {"unaligned_memory_operand", {MEM}},                                  \
2335   {"reg_or_unaligned_mem_operand", {SUBREG, REG, MEM}},                 \
2336   {"any_memory_operand", {MEM}},                                        \
2337   {"hard_fp_register_operand", {SUBREG, REG}},                          \
2338   {"hard_int_register_operand", {SUBREG, REG}},                         \
2339   {"reg_not_elim_operand", {SUBREG, REG}},                              \
2340   {"reg_no_subreg_operand", {REG}},                                     \
2341   {"addition_operation", {PLUS}},
2342 \f
2343 /* Define the `__builtin_va_list' type for the ABI.  */
2344 #define BUILD_VA_LIST_TYPE(VALIST) \
2345   (VALIST) = alpha_build_va_list ()
2346
2347 /* Implement `va_start' for varargs and stdarg.  */
2348 #define EXPAND_BUILTIN_VA_START(stdarg, valist, nextarg) \
2349   alpha_va_start (stdarg, valist, nextarg)
2350
2351 /* Implement `va_arg'.  */
2352 #define EXPAND_BUILTIN_VA_ARG(valist, type) \
2353   alpha_va_arg (valist, type)
2354 \f
2355 /* Tell collect that the object format is ECOFF.  */
2356 #define OBJECT_FORMAT_COFF
2357 #define EXTENDED_COFF
2358
2359 /* If we use NM, pass -g to it so it only lists globals.  */
2360 #define NM_FLAGS "-pg"
2361
2362 /* Definitions for debugging.  */
2363
2364 #define SDB_DEBUGGING_INFO              /* generate info for mips-tfile */
2365 #define DBX_DEBUGGING_INFO              /* generate embedded stabs */
2366 #define MIPS_DEBUGGING_INFO             /* MIPS specific debugging info */
2367
2368 #ifndef PREFERRED_DEBUGGING_TYPE        /* assume SDB_DEBUGGING_INFO */
2369 #define PREFERRED_DEBUGGING_TYPE  SDB_DEBUG
2370 #endif
2371
2372
2373 /* Correct the offset of automatic variables and arguments.  Note that
2374    the Alpha debug format wants all automatic variables and arguments
2375    to be in terms of two different offsets from the virtual frame pointer,
2376    which is the stack pointer before any adjustment in the function.
2377    The offset for the argument pointer is fixed for the native compiler,
2378    it is either zero (for the no arguments case) or large enough to hold
2379    all argument registers.
2380    The offset for the auto pointer is the fourth argument to the .frame
2381    directive (local_offset).
2382    To stay compatible with the native tools we use the same offsets
2383    from the virtual frame pointer and adjust the debugger arg/auto offsets
2384    accordingly. These debugger offsets are set up in output_prolog.  */
2385
2386 extern long alpha_arg_offset;
2387 extern long alpha_auto_offset;
2388 #define DEBUGGER_AUTO_OFFSET(X) \
2389   ((GET_CODE (X) == PLUS ? INTVAL (XEXP (X, 1)) : 0) + alpha_auto_offset)
2390 #define DEBUGGER_ARG_OFFSET(OFFSET, X) (OFFSET + alpha_arg_offset)
2391
2392
2393 #define ASM_OUTPUT_SOURCE_LINE(STREAM, LINE)                            \
2394   alpha_output_lineno (STREAM, LINE)
2395
2396 #define ASM_OUTPUT_SOURCE_FILENAME(STREAM, NAME)                        \
2397   alpha_output_filename (STREAM, NAME)
2398
2399 /* mips-tfile.c limits us to strings of one page.  We must underestimate this
2400    number, because the real length runs past this up to the next
2401    continuation point.  This is really a dbxout.c bug.  */
2402 #define DBX_CONTIN_LENGTH 3000
2403
2404 /* By default, turn on GDB extensions.  */
2405 #define DEFAULT_GDB_EXTENSIONS 1
2406
2407 /* Stabs-in-ECOFF can't handle dbxout_function_end().  */
2408 #define NO_DBX_FUNCTION_END 1
2409
2410 /* If we are smuggling stabs through the ALPHA ECOFF object
2411    format, put a comment in front of the .stab<x> operation so
2412    that the ALPHA assembler does not choke.  The mips-tfile program
2413    will correctly put the stab into the object file.  */
2414
2415 #define ASM_STABS_OP    ((TARGET_GAS) ? "\t.stabs\t" : " #.stabs\t")
2416 #define ASM_STABN_OP    ((TARGET_GAS) ? "\t.stabn\t" : " #.stabn\t")
2417 #define ASM_STABD_OP    ((TARGET_GAS) ? "\t.stabd\t" : " #.stabd\t")
2418
2419 /* Forward references to tags are allowed.  */
2420 #define SDB_ALLOW_FORWARD_REFERENCES
2421
2422 /* Unknown tags are also allowed.  */
2423 #define SDB_ALLOW_UNKNOWN_REFERENCES
2424
2425 #define PUT_SDB_DEF(a)                                  \
2426 do {                                                    \
2427   fprintf (asm_out_file, "\t%s.def\t",                  \
2428            (TARGET_GAS) ? "" : "#");                    \
2429   ASM_OUTPUT_LABELREF (asm_out_file, a);                \
2430   fputc (';', asm_out_file);                            \
2431 } while (0)
2432
2433 #define PUT_SDB_PLAIN_DEF(a)                            \
2434 do {                                                    \
2435   fprintf (asm_out_file, "\t%s.def\t.%s;",              \
2436            (TARGET_GAS) ? "" : "#", (a));               \
2437 } while (0)
2438
2439 #define PUT_SDB_TYPE(a)                                 \
2440 do {                                                    \
2441   fprintf (asm_out_file, "\t.type\t0x%x;", (a));        \
2442 } while (0)
2443
2444 /* For block start and end, we create labels, so that
2445    later we can figure out where the correct offset is.
2446    The normal .ent/.end serve well enough for functions,
2447    so those are just commented out.  */
2448
2449 extern int sdb_label_count;             /* block start/end next label # */
2450
2451 #define PUT_SDB_BLOCK_START(LINE)                       \
2452 do {                                                    \
2453   fprintf (asm_out_file,                                \
2454            "$Lb%d:\n\t%s.begin\t$Lb%d\t%d\n",           \
2455            sdb_label_count,                             \
2456            (TARGET_GAS) ? "" : "#",                     \
2457            sdb_label_count,                             \
2458            (LINE));                                     \
2459   sdb_label_count++;                                    \
2460 } while (0)
2461
2462 #define PUT_SDB_BLOCK_END(LINE)                         \
2463 do {                                                    \
2464   fprintf (asm_out_file,                                \
2465            "$Le%d:\n\t%s.bend\t$Le%d\t%d\n",            \
2466            sdb_label_count,                             \
2467            (TARGET_GAS) ? "" : "#",                     \
2468            sdb_label_count,                             \
2469            (LINE));                                     \
2470   sdb_label_count++;                                    \
2471 } while (0)
2472
2473 #define PUT_SDB_FUNCTION_START(LINE)
2474
2475 #define PUT_SDB_FUNCTION_END(LINE)
2476
2477 #define PUT_SDB_EPILOGUE_END(NAME) ((void)(NAME))
2478
2479 /* Macros for mips-tfile.c to encapsulate stabs in ECOFF, and for
2480    mips-tdump.c to print them out.
2481
2482    These must match the corresponding definitions in gdb/mipsread.c.
2483    Unfortunately, gcc and gdb do not currently share any directories. */
2484
2485 #define CODE_MASK 0x8F300
2486 #define MIPS_IS_STAB(sym) (((sym)->index & 0xFFF00) == CODE_MASK)
2487 #define MIPS_MARK_STAB(code) ((code)+CODE_MASK)
2488 #define MIPS_UNMARK_STAB(code) ((code)-CODE_MASK)
2489
2490 /* Override some mips-tfile definitions.  */
2491
2492 #define SHASH_SIZE 511
2493 #define THASH_SIZE 55
2494
2495 /* Align ecoff symbol tables to avoid OSF1/1.3 nm complaints.  */
2496
2497 #define ALIGN_SYMTABLE_OFFSET(OFFSET) (((OFFSET) + 7) & ~7)
2498
2499 /* The system headers under Alpha systems are generally C++-aware.  */
2500 #define NO_IMPLICIT_EXTERN_C
2501
2502 /* Generate calls to memcpy, etc., not bcopy, etc. */
2503 #define TARGET_MEM_FUNCTIONS 1